亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊(cè)

國密算法

  • RSA機(jī)密算法,可以提供低位數(shù)密鑰的加密,利用miral庫實(shí)現(xiàn)

    RSA機(jī)密算法,可以提供低位數(shù)密鑰的加密,利用miral庫實(shí)現(xiàn)

    標(biāo)簽: miral RSA 算法 密鑰

    上傳時(shí)間: 2014-08-14

    上傳用戶:zhangzhenyu

  • 國密對(duì)稱算法SMS4源碼

    【資源描述】:國密對(duì)稱算法SMS4源碼

    標(biāo)簽: 國密對(duì)稱算法 sms4

    上傳時(shí)間: 2022-06-17

    上傳用戶:slq1234567890

  • 線束導(dǎo)通檢測(cè)與管線氣密檢測(cè)系統(tǒng)的設(shè)計(jì).rar

    線束導(dǎo)通檢測(cè)與管線氣密檢測(cè)系統(tǒng)是一種保證線束質(zhì)量和可靠性以及管線密閉性的最基本測(cè)試儀器,它可以剔除大量線束連接中出現(xiàn)的短路、斷路、誤配線和接觸不良等故障,也可以用于檢測(cè)管線的氣密性是否符合實(shí)際生產(chǎn)要求,從而提高相關(guān)工業(yè)產(chǎn)品的質(zhì)量及穩(wěn)定性。 本文詳細(xì)介紹了線束導(dǎo)通檢測(cè)與管線氣密檢測(cè)系統(tǒng)的硬件制作及軟件設(shè)計(jì)。論文首先闡述了課題背景和線束導(dǎo)通檢測(cè)與管線氣密檢測(cè)裝置發(fā)展的國內(nèi)外現(xiàn)狀,同時(shí)對(duì)線束測(cè)試的基本原理和幾種常見的失效模式進(jìn)行了分析。隨后詳細(xì)介紹本系統(tǒng)的總體設(shè)計(jì)方案和設(shè)計(jì)思路以及系統(tǒng)的結(jié)構(gòu)組成。文章主體主要分為三大部分內(nèi)容,第一部分為線束檢測(cè)系統(tǒng)的設(shè)計(jì),第二部分為管線氣密檢測(cè)系統(tǒng)的設(shè)計(jì),第三部分為檢測(cè)信息編輯PC機(jī)軟件的設(shè)計(jì)。三大部分涵蓋軟、硬件的設(shè)計(jì)研究,但在設(shè)計(jì)及功能上相對(duì)獨(dú)立,故分開進(jìn)行介紹。 作為第一部分線束檢測(cè)系統(tǒng)設(shè)計(jì)的開頭篇,第二章詳細(xì)介紹了系統(tǒng)的導(dǎo)通檢測(cè)、數(shù)據(jù)讀寫、人機(jī)交互等各個(gè)模塊的硬件設(shè)計(jì)。第三章以第二章所介紹的硬件結(jié)構(gòu)為基礎(chǔ),從線束檢測(cè)算法、數(shù)據(jù)通信、數(shù)據(jù)存取等方面逐層進(jìn)行探討,從而完成對(duì)線束檢測(cè)系統(tǒng)軟件部分的介紹。按照第一部分的模式,第二部分所包含的四、五兩章對(duì)本系統(tǒng)中的管線氣密檢測(cè)部分分別從硬件和軟件的角度進(jìn)行詳細(xì)介紹和深度剖析。第三部分主要介紹基于MFC的PC機(jī)信息編輯軟件的開發(fā),分別從開發(fā)工具、軟件架構(gòu)、算法等方面進(jìn)行詳盡的闡述。 本論文介紹的汽車線束檢測(cè)系統(tǒng)可以支持最多1024個(gè)線束點(diǎn),8路氣密管線的檢測(cè),并且能管理并存儲(chǔ)線束測(cè)試的大量數(shù)據(jù),方便操作人員查看線束測(cè)試情況,同時(shí)線束檢測(cè)部分具有自學(xué)習(xí)功能,應(yīng)用前景十分廣闊。

    標(biāo)簽: 線束 導(dǎo)通 檢測(cè)

    上傳時(shí)間: 2013-04-24

    上傳用戶:lmq0059

  • 基于ARM的高級(jí)數(shù)據(jù)加密算法應(yīng)用研究

    隨著信息化、網(wǎng)絡(luò)化和智能化的發(fā)展,嵌入式系統(tǒng)和加密技術(shù)成為當(dāng)今熱門的技術(shù)。本文將兩方面的技術(shù)結(jié)合起來,在對(duì)ARM嵌入式系統(tǒng)和高級(jí)數(shù)據(jù)加密標(biāo)準(zhǔn)算法Rijndael作全面分析的基礎(chǔ)上,對(duì)其應(yīng)用做了研究。 文中首先分析了嵌入式系統(tǒng)和數(shù)據(jù)加密算法的發(fā)展?fàn)顩r,介紹了 ARM微處理器體系結(jié)構(gòu)和 Rijndael 算法原理的相關(guān)知識(shí)。然后,結(jié)合課題研究,詳細(xì)介紹了開發(fā)板 SHX-ARM7 的硬件配置和嵌入式軟件開發(fā)環(huán)境的建立,包括 ADS1.2和超級(jí)終端的設(shè)置。 文中深入研究了嵌入式操作系統(tǒng)的移植和 Rijndael 算法在開發(fā)板上的編程實(shí)現(xiàn),給出了仿真實(shí)驗(yàn)結(jié)果。選擇移植的μC/OS-Ⅱ操作系統(tǒng)具有良好的實(shí)時(shí)性、可擴(kuò)展性和可移植性,為進(jìn)一步的嵌入式應(yīng)用打下基礎(chǔ)。Rijndael 算法的實(shí)現(xiàn)分為三大模塊:密鑰擴(kuò)展、加密和解密模塊,其結(jié)果可作為API函數(shù),在嵌入式加密應(yīng)用軟件編程中直接調(diào)用。 本文對(duì)基于 ARM 的 Rijndael 算法的應(yīng)用進(jìn)行了探討,給出了基于ARM微處理器與Rijndael算法的IC卡數(shù)據(jù)加密系統(tǒng)的設(shè)計(jì)方案,并提出了三種密鑰安全管理方案,經(jīng)比較重點(diǎn)描述了“一卡一密、一次一密”的密碼管理思想。該方法能夠保證每張 IC 卡每次用來存儲(chǔ)重要數(shù)據(jù)時(shí)的初始密鑰都是隨機(jī)的,在一定程度上增加了破譯難度,提高了安全性。 在結(jié)論中闡述了尚需進(jìn)一步解決的問題以及下一步的工作內(nèi)容。

    標(biāo)簽: ARM 數(shù)據(jù)加密 應(yīng)用研究 算法

    上傳時(shí)間: 2013-07-06

    上傳用戶:kjgkadjg

  • AES加、解密算法的FPGA優(yōu)化設(shè)計(jì)

    2000年10月2日,美國國家標(biāo)準(zhǔn)與技術(shù)研究所宣布采用Rijndael算法作為高級(jí)加密標(biāo)準(zhǔn),并于2002年5月26日正式生效,AES算法將在今后很長一段時(shí)間內(nèi),在信息安全中扮演重要角色。因此,對(duì)AES算法實(shí)現(xiàn)的研究就成為了國內(nèi)外的熱點(diǎn),會(huì)在信息安全領(lǐng)域得到廣泛的應(yīng)用。用FPGA實(shí)現(xiàn)AES算法具有快速、靈活、開發(fā)周期短等優(yōu)點(diǎn)。 本論文就是針對(duì)AES加、解密算法在同一片F(xiàn)PGA中的優(yōu)化實(shí)現(xiàn)問題,在深入分析了AES算法的整體結(jié)構(gòu)、基本變換以及加、解密流程的基礎(chǔ)上,對(duì)AES算法的加、解密系統(tǒng)的FPGA優(yōu)化設(shè)計(jì)進(jìn)行了研究。主要內(nèi)容為: 1.確定了實(shí)現(xiàn)方案以及關(guān)鍵技術(shù),在比較了常用的結(jié)構(gòu)后,采用了適合高速并行實(shí)現(xiàn)AES加、解密算法的結(jié)構(gòu)——內(nèi)外混合的流水線結(jié)構(gòu),并給出了總體的設(shè)計(jì)框圖。由于流水線結(jié)構(gòu)不適用于反饋模式,為了達(dá)到較高的運(yùn)算速度,該系統(tǒng)使用的是電碼本模式(ECB)的工作方式; 2.對(duì)各個(gè)子模塊的設(shè)計(jì)分別予以詳細(xì)分析,結(jié)合算法本身和FPGA的特點(diǎn),采用查表法優(yōu)化處理了字節(jié)代換運(yùn)算,列混合運(yùn)算和密鑰擴(kuò)展運(yùn)算。同時(shí),考慮到應(yīng)用環(huán)境的不同,本設(shè)計(jì)支持?jǐn)?shù)據(jù)分組為128比特,密鑰長度為128比特、192比特以及256比特三種模式下的AES算法加、解密過程。完成了AES加、解密算法在同一片F(xiàn)PGA中實(shí)現(xiàn)的這個(gè)系統(tǒng)的優(yōu)化設(shè)計(jì); 3.利用QLJARTUSII開發(fā)工具進(jìn)行代碼的編寫工作和綜合編譯工作,在 MODELSIM中進(jìn)行仿真并給出仿真結(jié)果,給出了各個(gè)模塊和整個(gè)設(shè)計(jì)的仿真測(cè)試結(jié)果; 4.和其他類似的設(shè)計(jì)做了橫向?qū)Ρ?,得出結(jié)論:本設(shè)計(jì)在保證了速度的基礎(chǔ)上實(shí)現(xiàn)了資源和速度的均衡,在性能上具有較大的優(yōu)勢(shì)。

    標(biāo)簽: FPGA AES 解密 算法

    上傳時(shí)間: 2013-05-25

    上傳用戶:wcl168881111111

  • 基于FPGA技術(shù)的高性能AES_CBC算法的實(shí)現(xiàn)研究

    AES是美國于2000年10月份確立的高級(jí)加密標(biāo)準(zhǔn),該標(biāo)準(zhǔn)的反饋鏈路模式AESCBC加密算法,用于在IPSec中替代DESCBC和3DESCBC。 加密是安全數(shù)據(jù)網(wǎng)絡(luò)的關(guān)鍵,要保證在公眾網(wǎng)上傳輸?shù)男畔⒉槐桓`取和偷聽,必須對(duì)數(shù)據(jù)進(jìn)行加密。在不影響網(wǎng)絡(luò)性能的前提下,快速實(shí)現(xiàn)數(shù)據(jù)加密/解密,對(duì)于開發(fā)高性能的安全路由器、安全網(wǎng)關(guān)等對(duì)數(shù)據(jù)處理速度要求高的通信設(shè)備具有重要的意義。 在目前可查詢的基于FPGA技術(shù)實(shí)現(xiàn)AESCBC的設(shè)計(jì)中,最快的加/解密速度達(dá)到700Mbps/400MHZ。商用CPU奔騰4主頻3.06,用匯編語言編寫程序,全部資源用于加密解密,最快的加密解密速度可以達(dá)到1.4Gbps。但根據(jù)國外測(cè)試結(jié)果表明,即使開發(fā)的路由器本身就基于高性能的雙64位MIPS網(wǎng)絡(luò)處理器,軟件加密解決方案僅能達(dá)到路由器所要求的最低吞吐速率600Mbps。 本文首先研究分析了目前幾種實(shí)現(xiàn)AESCBC的方法有缺點(diǎn)的情況下,在深入研究影響硬件快速實(shí)現(xiàn)AESCBC難點(diǎn)基礎(chǔ)上,設(shè)計(jì)出一種適應(yīng)于報(bào)文加密解密的硬件快速實(shí)現(xiàn)AESCBC的方案,在設(shè)計(jì)中采用加密解密和密鑰展開并行工作,實(shí)現(xiàn)了在線提供子密鑰。在解密中采用了雙隊(duì)列技術(shù),實(shí)現(xiàn)了報(bào)文解密和子密鑰展開協(xié)調(diào)工作,提高了解密速度。 本文在quartus全面仿真設(shè)計(jì)方案的基礎(chǔ)上,全面驗(yàn)證了硬件實(shí)現(xiàn)AESCBC方案的正確性,全面分析了本設(shè)計(jì)加密解密的性能。并且針對(duì)設(shè)計(jì)中的流水線效率低的問題,提出改善流水線性能的方案,設(shè)計(jì)出報(bào)文級(jí)并行加密解密方案,并且給出了硬件實(shí)現(xiàn)VPN的初步方案。實(shí)現(xiàn)了單一模塊加密速度達(dá)到1.16Gbps,單一模塊解密速度達(dá)到900Mbps,多個(gè)模塊并行工作加密解密速度達(dá)到6.4Gbps。 論文最后給出了總結(jié)與展望。目前實(shí)現(xiàn)的AESCBC算法,只能通過仿真驗(yàn)證其功能的正確性,還需要下載到芯片上做進(jìn)一步的驗(yàn)證。要用硬件實(shí)現(xiàn)整個(gè)IPSec,還要進(jìn)一步開發(fā)基于FPGA的技術(shù)??傊?,為了適應(yīng)路由器發(fā)展的需求,還有很多技術(shù)需要研究。

    標(biāo)簽: AES_CBC FPGA 性能 實(shí)現(xiàn)研究

    上傳時(shí)間: 2013-05-29

    上傳用戶:wangzhen1990

  • 基于XC2S300E芯片的高級(jí)加密標(biāo)準(zhǔn)算法的FPGA設(shè)計(jì)

    加密算法一直在信息安全領(lǐng)域起著無可替代的作用,它直接影響著國家的未來和發(fā)展.隨著密碼分析水平、芯片處理能力和計(jì)算技術(shù)的不斷進(jìn)步,原有的數(shù)據(jù)加密標(biāo)準(zhǔn)(DES)算法及其變形的安全強(qiáng)度已經(jīng)難以適應(yīng)新的安全需要,其實(shí)現(xiàn)速度、代碼大小和跨平臺(tái)性均難以繼續(xù)滿足新的應(yīng)用需求.在未來的20年內(nèi),高級(jí)加密標(biāo)準(zhǔn)(AES)將替代DES成為新的數(shù)據(jù)加密標(biāo)準(zhǔn).高級(jí)加密標(biāo)準(zhǔn)算法是采用對(duì)稱密鑰密碼實(shí)現(xiàn)的分組密碼,支持128比特分組長度及128比特、192比特與256比特可變密鑰長度.無論在反饋模式還是在非反饋模式中使用AES算法,其軟件和硬件對(duì)計(jì)算環(huán)境的適應(yīng)性強(qiáng),性能穩(wěn)定,密鑰建立時(shí)間優(yōu)良,密鑰靈活性強(qiáng).存儲(chǔ)需求量低,即使在空間有限的環(huán)境使用也具備良好的性能.在分析高級(jí)加密標(biāo)準(zhǔn)算法原理的基礎(chǔ)上,描述了圈變換及密鑰擴(kuò)展的詳細(xì)編制原理,用硬件描述語言(VHDL)描述了該算法的整體結(jié)構(gòu)和算法流程.詳細(xì)論述了分組密碼的兩種運(yùn)算模式(反饋模式和非反饋模式)下算法多種體系結(jié)構(gòu)的實(shí)現(xiàn)原理,重點(diǎn)論述了基本體系結(jié)構(gòu)、循環(huán)展開結(jié)構(gòu)、內(nèi)部流水線結(jié)構(gòu)、外部流水線結(jié)構(gòu)、混合流水線結(jié)構(gòu)及資源共享結(jié)構(gòu)等.最后在XILINX公司XC2S300E芯片的基礎(chǔ)上,采用自頂向下設(shè)計(jì)思想,論述了高級(jí)加密標(biāo)準(zhǔn)算法的FPGA設(shè)計(jì)方法,提出了具體模塊劃分方法并對(duì)各個(gè)模塊的實(shí)現(xiàn)進(jìn)行了詳細(xì)論述.圈變換采用內(nèi)部流水線結(jié)構(gòu),多個(gè)圈變換采用資源共享結(jié)構(gòu),密鑰調(diào)度與加密運(yùn)算并行執(zhí)行.占用芯片面積及引腳資源較少,在芯片選型方面具有很好的適應(yīng)性.

    標(biāo)簽: S300 300E FPGA 300

    上傳時(shí)間: 2013-06-20

    上傳用戶:fairy0212

  • 基于ARM核嵌入式系統(tǒng)的AES算法優(yōu)化

    本文從AES的算法原理和基于ARM核嵌入式系統(tǒng)的開發(fā)著手,研究了AES算法的設(shè)計(jì)原則、數(shù)學(xué)知識(shí)、整體結(jié)構(gòu)、算法描述以及AES存住的優(yōu)點(diǎn)利局限性。 針對(duì)ARM核的體系結(jié)構(gòu)及特點(diǎn),對(duì)AES算法進(jìn)行了優(yōu)化設(shè)計(jì),提出了從AES算法本身和其結(jié)構(gòu)兩個(gè)方面進(jìn)行優(yōu)化的方法,在算法本身優(yōu)化方面是把加密模塊中的字節(jié)替換運(yùn)算、列混合運(yùn)算和解密模塊中的逆列混合運(yùn)算中原來的復(fù)雜的運(yùn)算分別轉(zhuǎn)換為簡(jiǎn)單的循環(huán)移位、乘和異或運(yùn)算。在算法結(jié)構(gòu)優(yōu)化方面是在輸入輸山接口上采用了4個(gè)32位的寄存器對(duì)128bits數(shù)據(jù)進(jìn)行了并行輸入并行輸出的優(yōu)化設(shè)計(jì);在密鑰擴(kuò)展上的優(yōu)化設(shè)計(jì)是采用內(nèi)部擴(kuò)展,即在進(jìn)行每一輪的運(yùn)算過程的同時(shí)算出下一輪的密鑰,并把下一輪的密鑰暫存在SRAM里,使得密鑰擴(kuò)展與加/解密運(yùn)算并行執(zhí)行;加密和解密優(yōu)化設(shè)計(jì)是將輪函數(shù)查表操作中的四個(gè)操作表查詢工作合并成一個(gè)操作表查詢工作,同時(shí)為了使加密代碼在解密代碼中可重用,節(jié)省硬件資源,在解密過程中采用了與加密相一致的過程順序。 根據(jù)上述的優(yōu)化設(shè)計(jì),基于ARM核嵌入式系統(tǒng)的ADS開發(fā)環(huán)境,提出了AES實(shí)現(xiàn)的軟硬件方案、AES加密模塊和解密模塊的實(shí)現(xiàn)方案以及測(cè)試方案,總結(jié)了基于ARM下的高效編程技巧及混合接口規(guī)則,在集成開發(fā)環(huán)境下對(duì)算法進(jìn)行了實(shí)現(xiàn),分別得出了初始密鑰為128bits、192bits和256bits下的加密與解密的結(jié)果,并得劍了正確驗(yàn)證。在性能測(cè)試的過程中應(yīng)用編譯器的優(yōu)化選項(xiàng)和其它優(yōu)化技巧優(yōu)化了算法,使算法具有較高的加密速度。

    標(biāo)簽: ARM AES 嵌入式系統(tǒng) 算法優(yōu)化

    上傳時(shí)間: 2013-04-24

    上傳用戶:liansi

  • 橢圓曲線密碼體制的數(shù)字簽名算法

    隨著計(jì)算機(jī)運(yùn)算速度的提高和計(jì)算機(jī)網(wǎng)絡(luò)的發(fā)展,基于離散對(duì)數(shù)問題和大整數(shù)因子分解問題的數(shù)字簽名算法越來越不能滿足信息安全的需要。為了滿足信息安全的要求,安全性依賴于橢圓曲線離散對(duì)數(shù)困難問題(ECDLP)的橢圓曲線密碼體制是當(dāng)前密碼學(xué)界研究的熱點(diǎn)之一?,F(xiàn)有的求解ECDLP的算法都是全指數(shù)時(shí)間復(fù)雜度的算法。由于專用集成電路具有速度快、性能好、安全性高等優(yōu)勢(shì),使得采用專用集成電路來實(shí)現(xiàn)橢圓曲線密碼體制己成為主要趨勢(shì)。因此,本課題著眼于應(yīng)用,針對(duì)基于橢圓曲線數(shù)字簽名算法的FPGA實(shí)現(xiàn)進(jìn)行了較為深入的探討與研究。 本課題從實(shí)際應(yīng)用的需要出發(fā),以初等數(shù)論、有限域理論、數(shù)字簽名技術(shù)和橢圓曲線理論為依據(jù),確定了如下基于橢圓曲線數(shù)字簽名算法的硬件實(shí)現(xiàn)方案:首先,對(duì)實(shí)現(xiàn)基于橢圓曲線數(shù)字簽名算法所需的算法和技術(shù)進(jìn)行了剖析和系統(tǒng)設(shè)計(jì)。然后,按照層次化、模塊化的設(shè)計(jì)思想,在Xinlinx公司的ISE 7.1工具中,采用硬件描述語言VHDL作為設(shè)計(jì)輸入,對(duì)各運(yùn)算器和控制模塊進(jìn)行電路設(shè)計(jì);采用Menter公司的ModelSim SE 6.2b工具對(duì)之進(jìn)行功能仿真,以保證底層設(shè)計(jì)的正確性。最后,在確保每個(gè)模塊的設(shè)計(jì)正確的前提下,完成電路的總體設(shè)計(jì),再進(jìn)行總體設(shè)計(jì)的仿真與測(cè)試。 本課題對(duì)Schnorr數(shù)字簽名算法的改進(jìn),實(shí)現(xiàn)了比未改進(jìn)前的Schnorr數(shù)字簽名算法平均節(jié)省三分之一的運(yùn)行時(shí)間。對(duì)基于橢圓曲線數(shù)字簽名算法的設(shè)計(jì)也獲得了良好的指標(biāo):產(chǎn)生簽名只需要1ms多的時(shí)間,驗(yàn)證簽名也需要不到3ms。本課題的研究對(duì)實(shí)現(xiàn)電子交易安全方面有重要的作用,尤其是在密鑰分配、電子貨幣、電子證券、電子商務(wù)和電子政務(wù)等領(lǐng)域都有重要的應(yīng)用價(jià)值,其成果具有廣泛的應(yīng)用前景。

    標(biāo)簽: 橢圓曲線 密碼體制 數(shù)字簽名算法

    上傳時(shí)間: 2013-04-24

    上傳用戶:獨(dú)孤求源

  • 針對(duì)JPEG圖像的通用隱寫分析算法

    提出了一種針對(duì)JPEG圖像的通用隱寫分析算法。該算法提取了15個(gè)具有良好分類特性的特征參數(shù),輸入構(gòu)建的LS-SVM分類器,以達(dá)到檢測(cè)載密圖像的目的。實(shí)驗(yàn)結(jié)果表明,該算法的檢測(cè)正確率較高,檢測(cè)速度快,能夠?qū)崿F(xiàn)針對(duì)各類JPEG載密圖像的有效檢測(cè)。

    標(biāo)簽: JPEG 圖像 分析算法

    上傳時(shí)間: 2014-12-23

    上傳用戶:dddddd55

主站蜘蛛池模板: 石台县| 邹城市| 宝鸡市| 微山县| 虞城县| 新源县| 格尔木市| 隆化县| 神农架林区| 富民县| 梨树县| 岳普湖县| 丹巴县| 菏泽市| 金华市| 开江县| 荣昌县| 社会| 石门县| 百色市| 延庆县| 裕民县| 桃园县| 工布江达县| 江油市| 新乡县| 泰州市| 吐鲁番市| 白玉县| 阳东县| 龙南县| 阿尔山市| 凤庆县| 惠来县| 察雅县| 武定县| 西安市| 横山县| 清远市| 理塘县| 建平县|