隨著網絡技術的飛速發展,辦公樓宇或住宅小區的用電管理也正逐步走向智能化、網絡化。論文針對傳統的電表系統具有抗干擾能力差、計量不精確、人工抄表費時費力、功能單一等缺點,提出了一套基于以太網傳輸的三相電量采集系統。該系統采用電能計量芯片CS5460A負責采集電量,AT89S53單片機作為數據處理的核心部件,通過SPI總線傳送電流、電壓、有功、無功等實時測量值,并用以太網控制器ENC28J60,實現以太網通信,配合上位機顯示,對電能進行集中管理。 本系統采用電子計量芯片代替傳統的機械脈沖式電能表,并結合用電特性,使得電能計量精度大大提高,電量統計也更加精確。電能表輸出的脈沖信號經過網絡模塊的統計換算之后,通過以太網傳輸給管理計算機,使得傳輸距離大大增加。用電量信息經過統計計算存入數據庫,可以生成一個用戶用電報表并可打印出來,這樣可有效的把電能計量、收費管理、用電過程管理等功能集于一體。采用以太網總線控制,不僅減少了布線的成本和難度,且利于數據在局域網內的共享。 本文首先對當前電子式電能表的發展情況、技術特點作了一個簡單的概述。其次闡述了系統的硬件電路設計及系統軟件設計,并對以太網通信的重要依據-TCP/IP協議作了全面的分析,介紹了TCP/IP協議的四個協議層:鏈路層、網絡層、傳輸層和應用層及其具體實現方法,精簡了TCP/IP協議。最后簡單介紹了上位機上的管理軟件設計。
上傳時間: 2013-06-09
上傳用戶:youth25
集散控制系統(Distributing Control System,縮寫DCS)是以多個微處理機為基礎利用現代網絡技術、現代控制技術、圖形顯示技術等實現對分散控制系統的調節、監視的控制技術。DCS具有功能分散,故障分散的優點,適合于上位機對多個下位機的管理和監控。本文將DCS技術應用到中央空調上,設計了中央空調的溫度模糊集散控制系統。 本系統在整體結構上采用集散控制的方案。一臺控制計算機(上位機)對各個空調房間的風機和水泵進行集中管理,若干臺下位機下放分散到現場實現分布式控制,上位機和各個下位機之間用控制網絡互連以實現相互之間的信息傳遞。 在控制策略上,針對被控量溫度的大慣性、時變性的特點,本文設計了溫度的二維模糊控制策略,該策略是基于專家和有經驗的操作人員的經驗進行調控的智能控制系統。模糊控制是以查詢模糊控制規則表的形式實現,模糊控制表可以隨著人們的經驗和知識的增長日益完善。 根據總體方案,設計下位機即開關磁阻電機(SRM)控制節點和信號采集節點的軟、硬件。主要工作包括SRM的就地和遠程兩種控制方式的實現、模/數和數/模轉換器的控制、模擬電壓的采集、溫度傳感器的選型、CAN網絡通信的硬、軟件,以及下位機的主程序的設計和調試等。 完成上述工作后,采用溫度開環和閉環分別進行了試驗。通過實驗證明,所設計方案的可行性。最后對中央空調溫度控制系統的運行性能進行了總結,對下一步用于該系統的研究與開發具有一定的參考價值。
上傳時間: 2013-04-24
上傳用戶:yangzhiwei
基于M S P 430單片機的數字電壓表的設計設計電路圖
上傳時間: 2013-06-02
上傳用戶:FFAN
基于AT89C51單片機的數字電壓表的設計
上傳時間: 2013-07-10
上傳用戶:liglechongchong
隨著計算機技術、通信技術的飛速發展和3C(計算機、通信、消費電子)的融合,嵌入式系統已經滲透到各個領域。在32位嵌入式微處理器市場上,基于ARM(Advanced RISC Machine)內核的微處理器在市場上處于絕對的領導地位,因此追蹤ARM技術的發展趨勢顯得尤為重要。在嵌入式操作系統的選擇上,Linux一直因其內核精簡、代碼開放、易于移植等特點受到廣大嵌入式系統工程師的青睞。另外,嵌入式系統一旦具備網絡接入功能,其信息處理能力更加強大,因此有必要為嵌入式系統構建Web服務器。 本文主要目的是研究基于ARM的嵌入式Linux開發平臺構建,并在此基礎上進行網絡應用程序的開發。 文章深入剖析了ARM9的體系結構,介紹了基于ARM9的S3C2410開發板的特性及資源;闡述了嵌入式操作系統的相關知識及嵌入式Linux移植的基本方法;搭建了移植所需要的開發環境,主要包括在宿主機Linux操作系統下編譯arm-linux交叉編譯工具等;然后詳細闡述了嵌入式Linux開發平臺的構建過程,包括對BootLoader的分析和移植,Linux2.6內核的結構分析、代碼修改以及內核裁減、配置和移植,網卡驅動程序的移植,以及根文件系統的創建。按文中提供的方法和技巧可以很方便的建立一個ARM-Linux開發平臺。 文章最后給出了基于所建平臺的網絡應用,即在上述所建的軟硬件平臺上創建Web服務器Boa,并基于Boa進行應用開發。最終實現了基于Boa嵌入式Web服務器的服務器端表單處理程序,實現了PC機與目標板的動態網頁交互功能,并且,通過PC機IE瀏覽器可以直接控制目標板上的硬件和可執行程序,以實現對目標板的遠程監控功能。
上傳時間: 2013-04-24
上傳用戶:kernaling
完整的紅外抄表系統 自己做過的項目 包括完整的程序和電路圖,PCB板圖 使用偉福編譯器編譯
上傳時間: 2013-07-14
上傳用戶:lhw888
現代通信朝著全網IP化的進程逐步發展,越來越多的通信需要IP路由查找;同時光纖技術的發展,使得比特速率達到了20Gbps,路由技術成了整個通信系統的瓶頸,迫切需要一種具有高查找性能,低成本的路由算法,能夠適應大規模應用。 本文研究了一種高性能、低成本的路由算法。在四分支并行路由查找算法的基礎上,實現了雙分支并行,每個分支流水查找的16-8-8路由算法。該算法由三級表構成,長度小于16的前綴通過擴展成為長度16的前綴存儲在第一級表中;長度小于24位的前綴通過擴展成為長度24的前綴存儲在前兩級表中;長度大于24的前綴則通過專門的存儲空間進行存儲。將IP路由的二維查找轉化為一維精確查找,每次查找最多訪問存儲器3次,就可以查得下一跳的路由信息。使用Verilog語言實現了本文提出的算法,并對算法進行了功能仿真。為了實現低成本,該算法采用了FPGA和SSRAM的硬件結構實現。 功能仿真表明本文設計的算法查找速度能適應20Gbps的接口轉發速率。
上傳時間: 2013-04-24
上傳用戶:金宜
測量技巧萬用表實用測量技法與故障檢修電子技能基礎
上傳時間: 2013-05-18
上傳用戶:wsf950131
在數字電視系統中,MPEG-2編碼復用器是系統傳輸的核心環節,所有的節目、數據以及各種增值服務都是通過復用打包成傳輸流傳輸出去。目前,只有少數公司掌握復用器的核心算法技術,能夠采用MPEG-2可變碼率統計復用方法提高帶寬利用率,保證高質量圖像傳輸。由于目前正處廣播電視全面向數字化過渡期間,市場潛力巨大,因此對復用器的研究開發非常重要。本文針對復用器及其接口技術進行研究并設計出成形產品。 文中首先對MPEG-2標準及NIOS Ⅱ軟核進行分析。重點研究了復用器中的部分關鍵技術:PSI信息提取及重構算法、PID映射方法、PCR校正及CRC校驗算法,給出了實現方法,并通過了硬件驗證。然后對復用器中主要用到的AsI接口和DS3接口進行了分析與研究,給出了設計方法,并通過了硬件驗證。 本文的主要工作如下: ●首先對復用器整體功能進行詳細分析,并劃分軟硬件各自需要完成的功能。給出復用器的整體方案以及ASI接口和DS3接口設計方案。 ●在FPGA上采用c語言實現了PSI信息提取與重構算法。 ●給出了實現快速的PID映射方法,并根據FPGA特點給出一種新的PID映射方法,減少了邏輯資源的使用,提高了穩定性。 ●采用Verilog設計了SI信息提取與重構的硬件平臺,并用c語言實現了SDT表的提取與重構算法,在FPGA中成功實現了動態分配內存空間。 ●在FPGA上實現了.ASI接口,主要分析了位同步的實現過程,實現了一種新的快速實現字節同步的設計。 ●在FPGA上實現了DS3接口,提出并實現了一種兼容式DS3接口設計。并對幀同步設計進行改進。 ●完成部分PCB版圖設計,并進行調試監測。 本復用器設計最大特點是將軟件設計和硬件設計進行合理劃分,硬件平臺及接口采用Verilog語言實現,PSI信息算法主要采用c語言實現。這種軟硬件的劃分使系統設計更加靈活,且軟件設計與硬件設計可同時進行,極大的提高了工作效率。 整個項目設計采用verilog和c兩種語言完成,采用Altera公司的FPGA芯片EP1C20,在Quartus和NIOS IDE兩種設計平臺下設計實現。根據此方案已經開發出兩臺帶有ASI和DS3接口的數字電視TS流復用器,經測試達到了預期的性能和技術指標。
上傳時間: 2013-08-03
上傳用戶:gdgzhym
碼元定時恢復(位同步)技術是數字通信中的關鍵技術。位同步信號本身的抖動、錯位會直接降低通信設備的抗干擾性能,使誤碼率上升,甚至會使傳輸遭到完全破壞。尤其對于突發傳輸系統,快速、精確的定時同步算法是近年來研究的一個焦點。本文就是以Inmarsat GES/AES數據接收系統為背景,研究了突發通信傳輸模式下的全數字接收機中位同步方法,并予以實現。 本文系統地論述了位同步原理,在此基礎上著重研究了位同步的系統結構、碼元定時恢復算法以及衡量系統性能的各項指標,為后續工作奠定了基礎。 首先根據衛星系統突發信道傳輸的特點分析了傳統位同步方法在突發系統中的不足,接下來對Inmarsat系統的短突發R信道和長突發T信道的調制方式和幀結構做了細致的分析,并在Agilent ADS中進行了仿真。 在此基礎上提出了一種充分利用報頭前導比特信息的,由滑動平均、閾值判斷和累加求極值組成的快速報頭時鐘捕獲方法,此方法可快速精準地完成短突發形式下的位同步,并在FPGA上予以實現,效果良好。 在長突發形式下的報頭時鐘捕獲后還需要對后續數據進行位同步跟蹤,在跟蹤過程中本論文首先用DSP Builder實現了插值環路的位同步算法,進行了Matlab仿真和FPGA實現。并在插值環路的基礎上做出改進,提出了一種新的高效的基于移位算法的位同步方案并予以FPGA實現。最后將移位算法與插值算法進行了性能比較,證明該算法更適合于本項目中Inmarsat的長突發信道位同步跟蹤。 論文對兩個突發信道的位同步系統進行了理論研究、算法設計以及硬件實現的全過程,滿足系統要求。
上傳時間: 2013-04-24
上傳用戶:yare