亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

圖片提取工具

  • 基于FPGA的GPIB控制器的IP核設計

    當前,片上系統(tǒng)(SOC)已成為系統(tǒng)實現(xiàn)的主流技術。流片風險與費用增加、上市時間壓力加大、產(chǎn)品功能愈加復雜等因素使得SOC產(chǎn)業(yè)逐漸劃分為IP提供者、SOC設計服務者和芯片集成者三個層次。SOC設計已走向基于IP集成的平臺設計階段,經(jīng)過嚴格驗證質量可靠的IP核成為SOC產(chǎn)業(yè)中的重要一環(huán)。 GPIB控制器芯片是組建自動測試系統(tǒng)的核心,在測試領域應用廣泛。本人通過查閱大量的技術資料,分析了集成電路在國內(nèi)外發(fā)展的最新動態(tài),提出了基于FPGA的自主知識產(chǎn)權的GPIB控制器IP核的設計和實現(xiàn)。 本文首先討論了基于FPGA的GPIB控制器的背景意義,接著對FPGA開發(fā)所具備的基本知識作了簡要介紹。文中對GPIB總線進行了簡單的描述,根據(jù)芯片設計的主要思想,重點在于論述怎樣用FPGA來實現(xiàn)IEEE-488.2協(xié)議,并詳細闡述了GPIB控制器的十種接口功能及其狀態(tài)機的IP核實現(xiàn)。同時,對數(shù)據(jù)通路也進行了較為細致的說明。在設計的時候采用基于模塊化設計思想,用VerilogHDL語言完成各模塊功能描述,通過Synplifv軟件的綜合,用Modelsim對設計進行了前、后仿真。最后利用生成的模塊符號采取類似畫電路圖的方法完成整個系統(tǒng)芯片的lP軟核設計,并用EDA工具下載到了FPGA上。 為了更好地驗證設計思想,借助EDA工具對GPIB控制器的工作狀態(tài)進行了軟件仿真,給出仿真結果,仿真波形驗證了GPIB控制器的工作符合預想。最后,本文對基于FPGA的GPIB控制器的IP核設計過程進行了總結,展望了當前GPIB控制器設計的發(fā)展趨勢,指出了開展進一步研究需要做的工作。

    標簽: FPGA GPIB 控制器 IP核

    上傳時間: 2013-04-24

    上傳用戶:rockjablew

  • 提取漢字點陣程序

    提取漢字點陣程序,功能強大,能夠1024*1024一下點陣取模

    標簽: 漢字 點陣程序

    上傳時間: 2013-07-10

    上傳用戶:daoxiang126

  • 電磁無損檢測系統(tǒng)的設計與實現(xiàn)

    近年來,在鋼鐵材質質量檢測的研究領域,電磁無損檢測方法以其非破壞性和簡便快速的優(yōu)點取得了大量成果,然而對于鋼材及其制品的混料、硬度和裂紋質量檢測還存在許多難題.如用傳統(tǒng)檢測平臺檢測鋼鐵件硬度的檢測精度和速度都不夠理想。 基于上述情況,論文將先進的SOPC技術應用到鋼鐵件的電磁無損檢測中。SOPC技術將處理器、存儲器、IO接口、各種外圍設備等系統(tǒng)設計需要的部件集成到一個可編程邏輯器件上,構建成一個可編程的片上系統(tǒng)。 論文詳細論述了基于FPGA的電磁無損檢測試驗裝置的理論基礎,并在此基礎上給出了總體設計方案。全文著重敘述了系統(tǒng)的模擬部分,系統(tǒng)配置以及軟件部分的整個設計過程。利用QuartusⅡ自定義外設和Avalon總線多主并行處理的特點,采用Vefilog HDL,語言實現(xiàn)激勵信號發(fā)生器和高速數(shù)據(jù)采集器,使得信號激勵和信號采集在同一片芯片中實現(xiàn),從而提高了信號及信號處理的精確度。由于電磁檢測對多種參數(shù)的敏感反應,必須抑制由此引入的多種因素的干擾,利用FIR數(shù)字濾波和相關方法從眾多的干擾信號中提取出有效信號的幅度和相位,同時利用NiosⅡC2H功能對濾波模塊進行硬件加速處理,大大提高了信號處理的速度。利用最小二乘法建立回歸方程模型進行無損檢測。最后運用此電磁無損檢測系統(tǒng)對軸承鋼的硬度進行了定性測試,取得了較好的檢測結果。 試驗結果表明,將SOPC技術應用到電磁無損檢測系統(tǒng)中,系統(tǒng)的檢測速度和檢測精度都有所提高,并使得整個系統(tǒng)在規(guī)模、可靠性、性能指標、開發(fā)成本、產(chǎn)品維護及硬件升級等多方面實現(xiàn)了優(yōu)化。

    標簽: 電磁 無損檢測

    上傳時間: 2013-06-04

    上傳用戶:13081287919

  • 串口收發(fā)工具

    使用VB2008制作的串口收發(fā)工具,可以收發(fā)16進制數(shù)據(jù),文本(支持ASCII或UNICODE編碼);具備定時自動發(fā)送功能.系統(tǒng)需要.NET FRAMWORK3.5支持.

    標簽: 串口 收發(fā)

    上傳時間: 2013-04-24

    上傳用戶:qq442012091

  • 基于FPGA的視頻圖像檢測技術

    在圖像處理及檢測系統(tǒng)中,實時性要求往往影響著系統(tǒng)處理速度的性能。本文在分析研究視頻檢測技術及方法的基礎上,應用嵌入式系統(tǒng)設計和圖像處理技術,以交通信息視頻檢測系統(tǒng)為研究背景,展開了基于FPGA視頻圖像檢測技術的研究與應用,通過系統(tǒng)仿真驗證了基于FPGA架構的圖像并行處理和檢測系統(tǒng)具有較高的實時處理能力,能夠準確并穩(wěn)定地檢測出運動目標的信息。可見FPGA對提高視頻檢測及處理的實時性是一個較好的選擇。 本文主要研究的內(nèi)容有: 1.分析研究了視頻圖像檢測技術,針對傳統(tǒng)基于PC構架和DSP處理器的視頻檢測系統(tǒng)的弊端,并從可靠性、穩(wěn)定性、實時性和開發(fā)成本等因素考慮,提出了以FPGA芯片作為中央處理器的嵌入式并行數(shù)據(jù)處理系統(tǒng)的設計方案。 2.應用模塊化的硬件設計方法,構建了新一代嵌入式視頻檢測系統(tǒng)的硬件平臺。該系統(tǒng)由異步FIFO模塊、圖像空間轉換模塊、SRAM幀存控制模塊、圖像預處理模塊和圖像檢測模塊等組成,較好地解決了圖像采樣存儲、處理和傳輸?shù)膯栴},并為以后系統(tǒng)功能的擴展奠定了良好的基礎。 3.在深入研究了線性與非線性濾波幾種圖像處理算法,分析比較了各自的優(yōu)缺點的基礎上,本文提出一種適合于FPGA的快速圖像中值濾波算法,并給出該算法的硬件實現(xiàn)結構圖,應用VHDL硬件描述語言編程、實現(xiàn),仿真結果表明,快速中值濾波算法的處理速度較傳統(tǒng)算法提高了50%,更有效地降低了系統(tǒng)資源占用率和提高了系統(tǒng)運算速度,增強了檢測系統(tǒng)的實時性能。 4.研究了基于視頻的交通車流量檢測算法,重點討論背景差分法,圖像二值化以及利用直方圖分析方法確定二值化的閾值,并對圖像進行了直方圖均衡處理,提高圖像檢測精度。并結合嵌入式系統(tǒng)處理技術,在FPGA系統(tǒng)上研究設計了這些算法的硬件實現(xiàn)結構,用VHDL語言實現(xiàn),并對各個模塊及相應算法做出了功能仿真和性能分析。 5.系統(tǒng)仿真與驗證是整個FPGA設計流程中最重要的步驟,針對現(xiàn)有仿真工具用手動設置輸入波形工作量大等弊病,本文提出了一種VHDL測試基準(TestBench)方法解決系統(tǒng)輸入源仿真問題,用TEXTIO程序包設計了MATLAB與FPGA仿真軟件的接口,很好地解決了仿真測試中因測試向量龐大而難以手動輸入的問題。并將系統(tǒng)的仿真結果數(shù)據(jù)在MATLAB上還原為圖像,方便了系統(tǒng)測試結果的分析與調試。系統(tǒng)測試的結果表明,運動目標的檢測基本符合要求,可以排除行走路人等移動物體(除車輛外)的噪聲干擾,有效地檢測出正確的目標。 本文主要研究了基于FPGA片上系統(tǒng)的圖像處理及檢測技術,針對FPGA技術的特點對某些算法提出了改進,并在MATLAB、QuartusⅡ和ModelSim軟件開發(fā)平臺上仿真實現(xiàn),仿真結果達到預期目標。本文的研究對智能化交通監(jiān)控系統(tǒng)的車流量檢測做了有益探索,對其他場合的圖像高速處理及檢測也具有一定的參考價值。

    標簽: FPGA 視頻圖像 檢測技術

    上傳時間: 2013-07-13

    上傳用戶:woshiayin

  • 基于FPGA的圖像處理算法及壓縮編碼

    本文以“機車車輛輪對動態(tài)檢測裝置”為研究背景,以改進提升裝置性能為目標,研究在Altera公司的FPGA(Field Programmable Gate Array)芯片Cyclone上實現(xiàn)圖像采集控制、圖像處理算法、JPEG(Joint Photographic Expert Group)壓縮編碼標準的基本系統(tǒng)。本文使用硬件描述語言Verilog,以RedLogic的RVDK開發(fā)板作為硬件平臺,在開發(fā)工具OUARTUS2 6.0和MODELSIM SE 6.1B環(huán)境中完成軟核的設計與仿真驗證。 數(shù)據(jù)采集部分完成的功能是將由模擬攝像機拍攝到的圖像信號進行數(shù)字化,然后從數(shù)據(jù)流中提取有效數(shù)據(jù),加以適當裁剪,最后將奇偶場圖像數(shù)據(jù)合并成幀,存儲到存儲器中。數(shù)字化及碼流產(chǎn)生的功能由SAA7113芯片完成,由FPGA對SAA7113芯片初始化設置、控制,并對數(shù)字化后的數(shù)據(jù)進行操作。 圖像處理算法部分考慮到實時性與算法復雜度等因素,從裝置的圖像處理流程中有選擇性地實現(xiàn)了直方圖均衡化、中值濾波與邊緣檢測三種圖像處理算法。 壓縮編碼部分依據(jù)JPEG標準基本系統(tǒng)順序編碼模式,在FPGA上實現(xiàn)了DCT(Discrete Cosine Transform)變換、量化、Zig-Zag掃描、直流系數(shù)DPCM(Differential Pulse Code Modulation)編碼、交流系數(shù)RLC(Run Length code)編碼、霍夫曼編碼等主要步驟,最后用實際的圖像數(shù)據(jù)塊對系統(tǒng)進行了驗證。

    標簽: FPGA 圖像處理 壓縮編碼 算法

    上傳時間: 2013-04-24

    上傳用戶:qazwsc

  • FPGA設計指南——器件、工具和流程

    本書涉及大量豐富的、工程師所喜好的技術細節(jié)如多種不同的設計流程、工具和概念。此外本書還涵蓋了一系列技術層次相對低的主題,如基本概念等。

    標簽: FPGA 設計指南 器件 流程

    上傳時間: 2013-07-20

    上傳用戶:D&L37

  • 線性調頻信號的脈沖壓縮系統(tǒng)

    本文完成了一種高速高性能數(shù)字脈沖壓縮處理器的設計和FPGA實現(xiàn),包括系統(tǒng)架構設計、方案論證及仿真、算法實現(xiàn)、結果的測試等。 緒論部分首先闡明了本課題研究的背景和意義,概述了雷達數(shù)字脈沖壓縮系統(tǒng)的主要研究內(nèi)容,關鍵技術及其發(fā)展趨勢,然后介紹了數(shù)字脈沖壓縮系統(tǒng)設計與實現(xiàn)的要求,最后給出了本文的主要研究內(nèi)容。 第二章敘述了線性調頻信號脈沖壓縮的基本原理,對系統(tǒng)設計的實現(xiàn)方法進行了實時性方面的論證,并基于MATLAB做了仿真分析。 第三章從數(shù)字系統(tǒng)結構化設計方面將本系統(tǒng)劃分為三個部分:輸入部分、脈壓計算部分、輸出部分,并在流程圖中對各部分所要實現(xiàn)的功能做了介紹。 第四章首先總結了數(shù)字脈沖壓縮的實現(xiàn)途徑;提出了基于自定制浮點數(shù)據(jù)格式和分時復用蝶型結構的數(shù)字脈沖壓縮系統(tǒng)設計思想,對其關鍵技術進行了深入的研究。 第五章對輸入輸出模塊的功能做了詳細的描述,設計了具體的結構和電路。 第六章針對系統(tǒng)的測試驗證,提出面向SOC的模塊驗證和系統(tǒng)軟硬協(xié)同驗證的驗證策略。通過Link for Modelsim工具,實現(xiàn)MATAB與Modelsim之間對VHDL代碼的聯(lián)合仿真測試,通過在線邏輯分析工具ChipScope,完成系統(tǒng)的片上測試,并分析系統(tǒng)的性能,證明系統(tǒng)的可實用性。滿足設計的要求。 本文研制的數(shù)字脈沖壓縮處理器具有動態(tài)范圍大、處理精度高、處理能力強、體積小、重量輕、實時性好的優(yōu)點,為設計高性能的現(xiàn)代雷達信號處理系統(tǒng)提供了可靠的保證。

    標簽: 線性調頻信號 脈沖壓縮

    上傳時間: 2013-07-01

    上傳用戶:lingduhanya

  • 基于數(shù)據(jù)符號同步的FPGA仿真實現(xiàn)

    近年來,人們對無線數(shù)據(jù)和多媒體業(yè)務的需求迅猛增加,促進了寬帶無線通信新技術的發(fā)展和應用。正交頻分復用 (Orthogonal Frequency Division Multiolexing,OFDM)技術已經(jīng)廣泛應用于各種高速寬帶無線通信系統(tǒng)中。然而 OFDM 系統(tǒng)相比單載波系統(tǒng)更容易受到頻偏和時偏的影響,因此如何有效地消除頻偏和時偏,實現(xiàn)系統(tǒng)的時頻同步是 OFDM 系統(tǒng)中非常關鍵的技術。 本文討論了非同步對 OFDM 系統(tǒng)的影響,分析了當前用于 OFDM 系統(tǒng)中基于數(shù)據(jù)符號的同步算法,并簡單介紹非基于數(shù)據(jù)符號同步技術。基于數(shù)據(jù)符號的同步技術通過加入訓練符號或導頻等附加信息,并利用導頻或訓練符號的相關性實現(xiàn)時頻同步。此算法由于加入了附加信息,降低了帶寬利用率,但同步精度相對較高,同步捕獲時間較短。 隨著電子芯片技術的快速發(fā)展,電子設計自動化 (Electronic DesignAutomation,EDA) 技術和可編程邏輯芯片 (FPGA/CPLD) 的應用越來越受到大家的重視,為此文中對 EDA 技術和 Altera 公司制造的 FPGA 芯片的原理和結構特點進行了闡述,還介紹了在相關軟件平臺進行開發(fā)的系統(tǒng)流程。 論文在對基于數(shù)據(jù)符號三種算法進行較詳細的分析和研究的基礎上,尤其改進了基于導頻符號的同步算法之后,利用 Altera 公司的 FPGA 芯片EP1S25F102015 在 OuartusⅡ5.0 工具平臺上實現(xiàn)了 OFDM 同步的硬件設計,然后進行了軟件仿真。其中對基于導頻符號同步的改進算法硬件設計過程了進行了詳細闡述。不僅如此,對于基于 PN 序列幀的同步算法和基于循環(huán)前綴 (Cycle Prefix,CP) 的極大似然 (Maximam Likelihood,ML)估計同步算法也有具體的仿真實現(xiàn)。 最后,文章還對它們進行了比較,基于導頻符號同步設計的同步精度比較高,但是耗費芯片的資源多,另一個缺點是沒有頻偏估計,因此運用受到一定限制。基于 PN 序列幀的同步設計使用了最少的芯片資源,但要提取 PN 序列中的信號數(shù)據(jù)有一定困難。基于循環(huán)前綴的同步設計占用了芯片 I/O 腳稍顯多。這幾種同步算法各有優(yōu)缺點,但可以根據(jù)不同的信道環(huán)境選用它們。

    標簽: FPGA 數(shù)據(jù) 同步的 仿真實現(xiàn)

    上傳時間: 2013-04-24

    上傳用戶:斷點PPpp

  • 基于FPGA的HDB3編譯碼設計

    一般由信源發(fā)出的數(shù)字基帶信號含有豐富的低頻分量,甚至直流分量,這些信號往往不宜直接用于傳輸,易產(chǎn)生碼間干擾進而直接影響傳輸?shù)目煽啃裕蚨獙ζ溥M行編碼以便傳輸。傳統(tǒng)的井下信號在傳輸過程中普遍采用曼徹斯特碼的編解碼方式,而該方式的地面解碼電路復雜。FPGA(現(xiàn)場可編程門陣列)作為一種新興的可編程邏輯器件,具有較高的集成度,能將編解碼電路集成在一片芯片上,而HDB3碼(三階高密度雙極性碼)具有解碼規(guī)則簡單,無直流,低頻成份少,可打破長連0和提取同步方便等優(yōu)點。基于上述情況,本文提出了基于FPGA的}tDB3編譯碼設計方案。 該研究的總體設計方案包括用MATLAB進行HDB3編譯碼算法的驗證,基于FPGA的HDB3碼編譯碼設計與仿真,結果分析與比較三大部分。為了保證該設計的可靠性,首先是進行編譯碼的算法驗證;其次通過在FPGA的集成設計環(huán)境QuartusⅡ軟件中完成HDB3碼的編譯、綜合、仿真等步驟,通過下載電纜下載到特定的FPGA芯片上,用邏輯分析儀進行時序仿真;最后將算法驗證結果與仿真結果作一對比,分析該研究的可行性與可靠性。 研究表明,基于FPGA的HDB3編譯碼設計具有體積小,譯碼簡單,編程靈活,集成度高,可靠等優(yōu)點。

    標簽: FPGA HDB3 編譯碼

    上傳時間: 2013-04-24

    上傳用戶:siguazgb

主站蜘蛛池模板: 汶上县| 全南县| 侯马市| 龙陵县| 富顺县| 石渠县| 福贡县| 天台县| 尼木县| 北海市| 乌拉特中旗| 林西县| 定日县| 略阳县| 永和县| 汉川市| 黔西县| 盐山县| 新昌县| 深泽县| 深州市| 宜阳县| 阿拉善左旗| 开原市| 读书| 绥滨县| 南丰县| 游戏| 曲麻莱县| 栾川县| 久治县| 赞皇县| 延边| 海口市| 香河县| 绥棱县| 米脂县| 肃北| 陆良县| 高平市| 长垣县|