亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲(chóng)蟲(chóng)首頁(yè)| 資源下載| 資源專輯| 精品軟件
登錄| 注冊(cè)

在線搜索

  • ARM嵌入式系統(tǒng)在家用通信平臺(tái)中的應(yīng)用與研究

    智能家庭信息系統(tǒng)是集自動(dòng)化、計(jì)算機(jī)、通信技術(shù)于一體的“3C”系統(tǒng),它將各種家電產(chǎn)品結(jié)合成一個(gè)有機(jī)整體,實(shí)現(xiàn)了對(duì)家電設(shè)備進(jìn)行集中或異地控制和管理,以及能夠與外界進(jìn)行信息交互,以控制終端為突破口作為對(duì)家庭信息系統(tǒng)的研究,將有可能在以后的競(jìng)爭(zhēng)中占據(jù)制高點(diǎn),取得良好的經(jīng)濟(jì)和社會(huì)效益。 本課題開(kāi)發(fā)的智能家庭信息系統(tǒng)是以實(shí)際項(xiàng)目為背景,對(duì)基于網(wǎng)絡(luò)的嵌入式家庭信息系統(tǒng)進(jìn)行了研究。通過(guò)對(duì)傳統(tǒng)智能家居的特點(diǎn)進(jìn)行分析,指出了目前市場(chǎng)上的智能家居系統(tǒng)的局限性,提出了基于短距無(wú)線網(wǎng)絡(luò)的現(xiàn)代智能家居系統(tǒng)是將來(lái)的發(fā)展趨勢(shì)。 接著對(duì)智能家居控制的系統(tǒng)構(gòu)架以及相關(guān)關(guān)鍵技術(shù)進(jìn)行了分析和比較,指出基于IEEE802.15.4的ZigBee技術(shù)是目前最適合無(wú)線家居控制系統(tǒng)的無(wú)線標(biāo)準(zhǔn),并對(duì)該標(biāo)準(zhǔn)進(jìn)行了深入研究。 論文充分考慮到家庭信息化網(wǎng)絡(luò)的現(xiàn)狀和家庭內(nèi)部各信息家電的互連、集中控制、遠(yuǎn)程訪問(wèn)與控制的需求,以及低成本實(shí)現(xiàn)的實(shí)際需要,及設(shè)備互連對(duì)傳輸帶寬和使用靈活性等特點(diǎn)的需要,設(shè)計(jì)了以無(wú)線ZigBee技術(shù)組成家庭網(wǎng)絡(luò)體系總體結(jié)構(gòu),避免了在家庭內(nèi)部布線的缺陷,且滿足了功耗低,成本低,網(wǎng)絡(luò)容量大等要求。 設(shè)計(jì)了新型無(wú)線通訊模塊,該模塊主控芯片采用8位低功耗微控制器ATMEGA64及CHIPCON公司推出的首款符合2.4 GHZ IEEE802.15.4標(biāo)準(zhǔn)的射頻收發(fā)器CC2420來(lái)實(shí)現(xiàn)ZigBee模塊,它可以降低無(wú)線通訊的成本和提高無(wú)線通訊的可靠性,可以單獨(dú)使用,也可以嵌入其它設(shè)備。 論文采用了免費(fèi)、公開(kāi)的linux操作系統(tǒng),并給出了在Linux上的開(kāi)發(fā)流程。 最后,論文具體分析了無(wú)線ZigBee協(xié)議、ZigBee組網(wǎng)技術(shù)以及它們?cè)趯?lái)的廣泛應(yīng)用。深入地研究了HTTP超文本傳輸協(xié)議,設(shè)計(jì)了遠(yuǎn)程客戶端訪問(wèn)和控制家用電器的界面,并給出了部分軟件設(shè)計(jì)流程圖。

    標(biāo)簽: ARM 嵌入式系統(tǒng) 中的應(yīng)用

    上傳時(shí)間: 2013-04-24

    上傳用戶:agent

  • uCOS-II在MSP430的移植功能詳細(xì)說(shuō)明

    uCOS-II在MSP430的移植功能詳細(xì)說(shuō)明

    標(biāo)簽: uCOS-II MSP 430 移植

    上傳時(shí)間: 2013-06-21

    上傳用戶:gaome

  • 曲線識(shí)別技術(shù)在機(jī)器人中的應(yīng)用

    以VC++作為開(kāi)發(fā)工具,運(yùn)用開(kāi)源的計(jì)算機(jī)視覺(jué)庫(kù)OpenCv,采集圖像信息,進(jìn)行圖像處理,得到軌跡曲線的數(shù)據(jù),控制實(shí)驗(yàn)室UP6 機(jī)器人,使機(jī)器人手部跟蹤曲線的軌跡運(yùn)動(dòng)。在工業(yè)自動(dòng)化上有一定的價(jià)值。

    標(biāo)簽: 曲線識(shí)別 中的應(yīng)用 機(jī)器人

    上傳時(shí)間: 2013-07-12

    上傳用戶:jjj0202

  • DVBT信道編解碼算法研究及FPGA實(shí)現(xiàn)

    數(shù)字通信系統(tǒng)中,在實(shí)際信道上傳輸數(shù)字信號(hào)時(shí),由于信道傳輸特性不理想及噪聲的影響,接收端所收到的數(shù)字信號(hào)不可避免地會(huì)發(fā)生錯(cuò)誤。為了減小誤碼率,提高接收質(zhì)量,必須采用差錯(cuò)控制編碼。對(duì)于數(shù)字視頻通信系統(tǒng)這類高碼率,高要求的系統(tǒng),為了提供優(yōu)良的圖象質(zhì)量,采用差錯(cuò)控制編碼尤為重要。 本文采用的DVB-T系統(tǒng)差錯(cuò)控制技術(shù)是針對(duì)于數(shù)字視頻通信而設(shè)計(jì)的,提出了糾錯(cuò)編碼結(jié)合交織技術(shù)的實(shí)現(xiàn)方案,即RS(204,188,8)截短碼、卷積交織、卷積碼三種技術(shù)的級(jí)聯(lián)。各技術(shù)中的參數(shù)設(shè)計(jì)為輸入的MPEG-2傳輸流(TS流)提供了便利,在編碼后可以保持傳輸流的幀結(jié)構(gòu)和同步字節(jié)不改變,使接收端的同步捕獲和同步跟蹤成為可能。 本文首先簡(jiǎn)要介紹了差錯(cuò)控制技術(shù),DVB-T系統(tǒng),以及硬件實(shí)現(xiàn)所用到的FPGA實(shí)現(xiàn)方法。然后分別研究RS碼、卷積交織、卷積碼的編解碼原理,并提出了三類技術(shù)的硬件實(shí)現(xiàn)方案。其中,重點(diǎn)論述了RS碼解碼的硬件實(shí)現(xiàn)。將RS碼解碼分為四個(gè)模塊:伴隨式計(jì)算,BM迭代,錢搜索和錯(cuò)誤值計(jì)算,分別講述每個(gè)模塊的電路設(shè)計(jì)方案并給出仿真結(jié)果。最后,將該差錯(cuò)控制系統(tǒng)應(yīng)用于一個(gè)輸出速率恒定的實(shí)際數(shù)字視頻通信系統(tǒng)中,按系統(tǒng)需要,加入了接口電路和速率控制的設(shè)計(jì)。

    標(biāo)簽: DVBT FPGA 信道 編解碼

    上傳時(shí)間: 2013-04-24

    上傳用戶:gcs333

  • FPGA技術(shù)在TETRA終端中的應(yīng)用

    FPGA.技術(shù)在許多領(lǐng)域均有廣泛的應(yīng)用,特別是在無(wú)線通信領(lǐng)域里,越來(lái)越多的工程師在進(jìn)行數(shù)字集成電路的設(shè)計(jì)時(shí)選擇FPGA。而采用VHDL進(jìn)行設(shè)計(jì)輸入的設(shè)計(jì)方法有著不依賴器件,移植容易,能加快設(shè)計(jì)的特點(diǎn)。因而,VHDL。和FPGA器件結(jié)合,能大大提高設(shè)計(jì)的靈活性與效率,縮短了產(chǎn)品開(kāi)發(fā)的周期,加快產(chǎn)品上市時(shí)間。 本課題來(lái)源于海信TETRA終端項(xiàng)目的一部分,設(shè)計(jì)并實(shí)現(xiàn)了TETRA終端基帶電路與射頻電路的接口模塊設(shè)計(jì),內(nèi)容包括邏輯端口、SPI總線、VCO、旋鈕模塊以及時(shí)鐘/同步脈沖接口模塊的設(shè)計(jì),實(shí)現(xiàn)了主處理器對(duì)外設(shè)的控制接口擴(kuò)展。本文首先詳細(xì)介紹了FPGA技術(shù)及其發(fā)展現(xiàn)狀和趨勢(shì)以及本課題所選用的現(xiàn)場(chǎng)可編程器件,同時(shí)較詳細(xì)的介紹了VHDL語(yǔ)言及特點(diǎn)以及開(kāi)發(fā)所用到的ISE軟件。詳細(xì)論述了FPGA各接口模塊的設(shè)計(jì)、時(shí)序仿真波形的截取、FPGA的配置、各功能模塊的集成以及總體測(cè)試結(jié)果和結(jié)論。

    標(biāo)簽: TETRA FPGA 中的應(yīng)用

    上傳時(shí)間: 2013-07-04

    上傳用戶:xoxoliguozhi

  • FPGA在飛機(jī)音頻管理組件測(cè)試系統(tǒng)中的應(yīng)用研究

    音頻管理組件(Audio Management Unit,AMU)是先進(jìn)客艙娛樂(lè)與服務(wù)系統(tǒng)(Advanced Cabin Entertainment Service System,ACESS)的組成部分,應(yīng)用于飛機(jī)上音頻資源的管理與控制。飛機(jī)運(yùn)營(yíng)對(duì)航空機(jī)載電子系統(tǒng)準(zhǔn)確性、復(fù)雜性和安全性的高要求,使得其維修維護(hù)工作極大地依賴于自動(dòng)測(cè)試設(shè)備(Automatic Testing Equipment,ATE)。本課題來(lái)源于實(shí)際工程項(xiàng)目, FPGA技術(shù)具備多種優(yōu)點(diǎn),將其與民航測(cè)試設(shè)備結(jié)合研制一個(gè)用于檢測(cè)AMU故障的自動(dòng)測(cè)試系統(tǒng),該系統(tǒng)將對(duì)AMU自動(dòng)完成部件維修手冊(cè)(Comvonent Maintenance Manual,CMM)所規(guī)定的全部功能、性能方面的綜合測(cè)試。 本文首先概述音頻管理組件、自動(dòng)測(cè)試系統(tǒng)及其在民航領(lǐng)域的應(yīng)用,并闡述了課題的背景、研究目標(biāo)和相關(guān)技術(shù)要求;文章對(duì)可編程邏輯器件CPLD/FPGA的結(jié)構(gòu)原理、硬件描述語(yǔ)言VHDL的特點(diǎn)以及MAXL+plusⅡ軟件的設(shè)計(jì)流程進(jìn)行了說(shuō)明,重點(diǎn)闡述了基于FPGA的DDS信號(hào)發(fā)生器以及數(shù)據(jù)采集卡的設(shè)計(jì)實(shí)現(xiàn)、并著重闡述了ARINC429總線的傳輸規(guī)范,和基于FPGA的ARINC429總線接口的設(shè)計(jì)與實(shí)現(xiàn)。在ARINC429接口設(shè)計(jì)中采用自頂向下,多層次系統(tǒng)設(shè)計(jì)的方法,用VHDL語(yǔ)言進(jìn)行描述。在發(fā)送器中利用了FPGA內(nèi)部的分布式RAM創(chuàng)建異步FIFO,節(jié)約了FPGA的內(nèi)部資源和提高了數(shù)據(jù)傳輸速度;在接收器中采用了提高抗干擾性的優(yōu)化設(shè)計(jì)。測(cè)試結(jié)果表明基于FPGA的設(shè)計(jì)實(shí)現(xiàn)ARINC429總線數(shù)據(jù)通信的要求,使用方便,可靠性好,能夠克服HS-3282芯片中的數(shù)據(jù)格式固定,使用不夠靈活方便,價(jià)格昂貴的缺點(diǎn)。

    標(biāo)簽: FPGA 飛機(jī) 音頻 測(cè)試系統(tǒng)

    上傳時(shí)間: 2013-08-06

    上傳用戶:gzming

  • FPGA在數(shù)字信號(hào)處理中的應(yīng)用與研究

    數(shù)字信號(hào)處理是信息科學(xué)中近幾十年來(lái)發(fā)展最為迅速的學(xué)科之一.目前,數(shù)字信號(hào)處理廣泛應(yīng)用于通信、雷達(dá)、聲納、語(yǔ)音與圖像處理等領(lǐng)域.而數(shù)字信號(hào)處理算法的硬件實(shí)現(xiàn)一般來(lái)講有三種方式:用于通用目的的可編程DSP芯片;用于特定目的的固定功能DSP芯片組和ASIC;可以由用戶編程的FPGA芯片.隨著微電子技術(shù)的發(fā)展,采用現(xiàn)場(chǎng)可編程門(mén)陣列FPGA進(jìn)行數(shù)字信號(hào)處理得到了飛速發(fā)展,FPGA正在越來(lái)越多地代替ASIC和PDSP用作前端數(shù)字信號(hào)處理的運(yùn)算.該文主要探討了基于FPGA數(shù)字信號(hào)處理的實(shí)現(xiàn).首先詳細(xì)闡述了數(shù)字信號(hào)處理的理論基礎(chǔ),重點(diǎn)討論了離散傅立葉變換算法原理,由于快速傅立葉變換算法在實(shí)際中得到了廣泛的應(yīng)用,該文給出了基-2FFT算法原理、討論了按時(shí)間抽取FFT算法的特點(diǎn).該論文對(duì)硬件描述語(yǔ)言的描述方法和風(fēng)格做了一定的探討,介紹了硬件描述語(yǔ)言的開(kāi)發(fā)環(huán)境MAXPLUSII.在此基礎(chǔ)上,該論文詳細(xì)闡述了數(shù)字集成系統(tǒng)的高層次設(shè)計(jì)方法,討論了數(shù)字系統(tǒng)設(shè)計(jì)層次的劃分和數(shù)字系統(tǒng)的自頂向下的設(shè)計(jì)方法,探討了數(shù)字集成系統(tǒng)的系統(tǒng)級(jí)設(shè)計(jì)和寄存器傳輸級(jí)設(shè)計(jì),描述了數(shù)字集成系統(tǒng)的高層次綜合方法.最后該文描述了數(shù)字信號(hào)處理系統(tǒng)結(jié)構(gòu)的實(shí)現(xiàn)方法,指出常見(jiàn)的高速、實(shí)時(shí)信號(hào)處理系統(tǒng)的四種結(jié)構(gòu);由于FFT算法在數(shù)字信號(hào)處理中占有重要的地位,所以該文提出了用FPGA實(shí)現(xiàn)FFT的一種設(shè)計(jì)思想,給出了總體實(shí)現(xiàn)框圖;重點(diǎn)設(shè)計(jì)實(shí)現(xiàn)了FFT算法中的蝶形處理單元,采用了一種高效乘法器算法設(shè)計(jì)實(shí)現(xiàn)了蝶形處理單元中的旋轉(zhuǎn)因子乘法器,從而提高了蝶形處理器的運(yùn)算速度,降低了運(yùn)算復(fù)雜度.

    標(biāo)簽: FPGA 數(shù)字信號(hào)處理 中的應(yīng)用

    上傳時(shí)間: 2013-07-19

    上傳用戶:woshiayin

  • 基于ARM和嵌入式LINUX的無(wú)線視頻監(jiān)控系統(tǒng)的實(shí)現(xiàn)

    嵌入式系統(tǒng)是以應(yīng)用為中心,以計(jì)算機(jī)為基礎(chǔ),并且軟硬件可裁剪,適用于應(yīng)用系統(tǒng)對(duì)功能、可靠性、成本、體積、功耗有嚴(yán)格要求的專用計(jì)算機(jī)系統(tǒng)。嵌入式系統(tǒng)一般由嵌入式微處理器、外圍硬件設(shè)備、嵌入式操作系統(tǒng)以及用戶的應(yīng)用程序4部分組成,用于實(shí)現(xiàn)對(duì)其它設(shè)備的控制、監(jiān)視或管理等功能。其廣泛應(yīng)用于控制領(lǐng)域、消費(fèi)電子產(chǎn)品等行業(yè),已成為現(xiàn)代電子領(lǐng)域的重要研究方向之一。而隨著電子技術(shù),多媒體技術(shù)及網(wǎng)絡(luò)技術(shù)快速發(fā)展,視頻監(jiān)控系統(tǒng)也正在向嵌入式,數(shù)字化,網(wǎng)絡(luò)化方向發(fā)展。嵌入式視頻監(jiān)控系統(tǒng)充分利用大規(guī)模集成電路和網(wǎng)絡(luò)的科技成果,實(shí)現(xiàn)體積小巧,性能穩(wěn)定,通訊便利的監(jiān)控產(chǎn)品。本項(xiàng)的目的正是建立一個(gè)完整的基于 ARM9 核心處理器和嵌入式 Linux 操作系統(tǒng)的嵌入式視頻監(jiān)控系統(tǒng)。 本項(xiàng)目是在 ARM 微處理器平臺(tái)上,移植嵌入式Linux操作系統(tǒng),并完成視頻采集、壓縮、傳輸任務(wù)。系統(tǒng)采用 ARM 微處理器 AT91RM9200作為主處理器,以視頻采集芯片 ADV7181 作為視頻采集設(shè)備,用 H.263視頻壓縮協(xié)議對(duì)視頻數(shù)據(jù)進(jìn)行壓縮,最后通過(guò)中興通信公司 MG815+CDMA通信模塊傳輸?shù)椒?wù)器上。 本論文主要分成五個(gè)章節(jié): 第一章:首先介紹ARM和嵌入式Linux操作系統(tǒng)的特點(diǎn)和當(dāng)前的發(fā)展概況,然后說(shuō)明了本文的課題背景及意義; 第二章:描述了硬件開(kāi)發(fā)平臺(tái)。本系統(tǒng)采用了 ALTMEL 的AT91RM9200為核心的開(kāi)發(fā)平臺(tái),并擴(kuò)展了以視頻采集模塊和CDMA無(wú)線傳輸模塊; 第三章:描述了本系統(tǒng)的軟件開(kāi)發(fā)平臺(tái),包括嵌入式Linux開(kāi)發(fā)流程以及移植到具體硬件平臺(tái)需要完成的工作,如 U-Boot 的移植、Linux內(nèi)核的編譯與裁剪、文件系統(tǒng)的制作等; 第四章:首先論述了本系統(tǒng)中的難點(diǎn) FIFO 設(shè)備的驅(qū)動(dòng)編寫(xiě),隨后在對(duì)H.263視頻壓縮編碼敘述的基礎(chǔ)上針對(duì)塊匹配運(yùn)動(dòng)估計(jì)給出了一種改進(jìn)的菱形搜索算法代替原有的三步搜索法,并且通過(guò)實(shí)驗(yàn)結(jié)果證明,經(jīng)算法改進(jìn)優(yōu)化的新菱形算法優(yōu)于原先的三步搜索法; 第五章:得出了實(shí)驗(yàn)結(jié)果,完成了視頻數(shù)據(jù)的無(wú)線網(wǎng)絡(luò)傳輸。

    標(biāo)簽: LINUX ARM 嵌入式 無(wú)線視頻監(jiān)控系統(tǒng)

    上傳時(shí)間: 2013-04-24

    上傳用戶:martinyyyl

  • easy,51pro,3.0編程器在2.0的基礎(chǔ)上增加了更多的芯片器件

    easy,51pro,3.0編程器在2.0的基礎(chǔ)上增加了更多的芯片器件

    標(biāo)簽: easy 3.0 2.0 pro

    上傳時(shí)間: 2013-07-25

    上傳用戶:qazwsc

  • FPGA在雷達(dá)信號(hào)處理中的設(shè)計(jì)與應(yīng)用

      本文首先介紹了利用FPGA設(shè)計(jì)數(shù)字電路系統(tǒng)的流程和雷達(dá)數(shù)字信號(hào)處理的主要內(nèi)容。  在第二章中主要闡述了FIR數(shù)字濾波器的窗函數(shù)設(shè)計(jì)方法,并應(yīng)用FIR濾波器設(shè)計(jì)數(shù)字動(dòng)目標(biāo)顯示和數(shù)字動(dòng)目標(biāo)檢測(cè)系統(tǒng);脈沖壓縮處理是現(xiàn)代雷達(dá)信號(hào)處理的一個(gè)重要組成部分,線性調(diào)頻信號(hào)和二相巴克碼的脈沖壓縮處理方法在第三章做了重點(diǎn)描述。  Cyclone系列芯片是高性價(jià)比,基于1.5V、0.13um采用銅制層的SRAM工藝。它是第一種支持配置數(shù)據(jù)解壓的FPGA芯片。論文設(shè)計(jì)的最后部分是利用Altera公司Cyclone系列FPGA芯片EP1C6F256C6和EPCS4配置芯片設(shè)計(jì)設(shè)計(jì)SD轉(zhuǎn)換器,在QuartusⅡ4.0下采用VHDL語(yǔ)言和邏輯電路圖結(jié)合的設(shè)計(jì)方法,經(jīng)過(guò)仿真并最終實(shí)現(xiàn)了硬件設(shè)計(jì)。  設(shè)計(jì)結(jié)果表明電路性能可靠,SD轉(zhuǎn)換的精度較高,完全滿足設(shè)計(jì)的要求。

    標(biāo)簽: FPGA 雷達(dá)信號(hào)處理 中的設(shè)計(jì)

    上傳時(shí)間: 2013-06-26

    上傳用戶:華華123

主站蜘蛛池模板: 乐都县| 湟中县| 绿春县| 松阳县| 鲁山县| 漳平市| 青铜峡市| 克拉玛依市| 松阳县| 霍山县| 成武县| 花垣县| 巴塘县| 新龙县| 湛江市| 连云港市| 丹棱县| 台州市| 金塔县| 赞皇县| 雷波县| 曲沃县| 莲花县| 景洪市| 凯里市| 东乌珠穆沁旗| 泸溪县| 进贤县| 临清市| 英德市| 拜城县| 扶绥县| 两当县| 隆安县| 太保市| 宜兴市| 郸城县| 三明市| 定安县| 陕西省| 兰州市|