在MATLAB中實(shí)現(xiàn)硬件FPGA
標(biāo)簽: MATLAB FPGA 硬件
上傳時(shí)間: 2013-08-14
上傳用戶:15736969615
OFDM基帶調(diào)制系統(tǒng)在FPGA上的實(shí)現(xiàn),供數(shù)字信號(hào)處理專業(yè)參考
標(biāo)簽: OFDM FPGA 基帶 調(diào)制系統(tǒng)
上傳用戶:baiom
FPGA在高速數(shù)字信號(hào)處理系統(tǒng)中的應(yīng)用.pdf
標(biāo)簽: FPGA 高速數(shù)字信號(hào) 處理系統(tǒng) 中的應(yīng)用
上傳用戶:yxgi5
OFDM基帶調(diào)制系統(tǒng)在FPGA上的實(shí)現(xiàn),適合通信專業(yè)的人參考設(shè)計(jì)
上傳時(shí)間: 2013-08-15
上傳用戶:qlpqlq
ARM處理器和FPGA在數(shù)據(jù)傳輸中的應(yīng)用與研究
標(biāo)簽: FPGA ARM 處理器 中的應(yīng)用
上傳用戶:我干你啊
采用Altera公司的FPGA芯片,在MAX+plus II軟件平臺(tái)上實(shí)現(xiàn)多路HDLC電路
標(biāo)簽: Altera FPGA HDLC plus
上傳時(shí)間: 2013-08-16
上傳用戶:ommshaggar
matlab在fpga中的應(yīng)用的三個(gè)具體事例,。
標(biāo)簽: matlab fpga 中的應(yīng)用
上傳用戶:從此走出陰霾
RS編碼在FPGA上實(shí)現(xiàn)的理論和方法,對(duì)設(shè)計(jì)RS編碼很有幫助,且FOGA資源占有少
標(biāo)簽: 編碼
上傳用戶:chens000
在CPLD內(nèi)實(shí)現(xiàn)聲調(diào)和時(shí)間的控制,在LATTICE的ISPLEVER6.1下編譯通過(guò)。可以修改定時(shí)時(shí)間進(jìn)行聲調(diào)的修改
標(biāo)簽: CPLD 聲調(diào) 控制
上傳時(shí)間: 2013-08-17
上傳用戶:ysystc699
USB在FPGA上的實(shí)現(xiàn),包括源碼測(cè)試平臺(tái),測(cè)試向量,很實(shí)用。
標(biāo)簽: FPGA USB
上傳時(shí)間: 2013-08-18
上傳用戶:guojin_0704
蟲蟲下載站版權(quán)所有 京ICP備2021023401號(hào)-1