用來設定中斷TIMER0把計算出來的秒數(shù)輸出
標簽: TIMER0
上傳時間: 2015-11-08
上傳用戶:ddddddos
倒數(shù)計時器 提供時間到關機的功能 可自由設定是否關機或者提供警示
標簽:
上傳時間: 2016-02-02
上傳用戶:lepoke
FDTD CPML 計算介質(zhì)端平均電場功率
上傳時間: 2013-12-12
上傳用戶:wyc199288
一個很好用的 lcd 時鐘程序 C語言 #include<reg51.h> #include<stdio.h> //定義計時器0 的重裝值 #define RELOAD_HIGH 0x3C #define RELOAD_LOW 0xD2 //定義按鍵彈跳時間 #define DB_VAL //定義設置模式的最大時間間隔 #define TIMEOUT 200 //定義游標位置常數(shù) #define HOME 0 #define HOUR 1 #define MIN 2 #define SEC 3
標簽: include define RELOAD stdio
上傳時間: 2014-12-19
上傳用戶:zukfu
小弟撰寫的類神經(jīng)pca對圖片的壓縮與解壓縮,對來源圖片training過後,可使用該張圖像的特性(eigenvalue和eigenvetex)來對別張圖解壓縮,非常有趣的方式,再設定threashold時注意時值不要過大,因為這牽涉inverse matrex的計算.
標簽: eigenvalue eigenvetex threashol training
上傳時間: 2015-12-02
上傳用戶:wpwpwlxwlx
Matlab 是套應用於科學與工程領 域中數 值計算、分析與模擬的應用軟體,結合了 數 值分析、矩陣運算及繪圖等功能,功能強大、操作介面簡易 。在大學線性代數 及微積分課程中均可應用 Matlab 來 輔助學習。
上傳時間: 2013-12-23
上傳用戶:zuozuo1215
隨著能源危機日趨嚴重,新能源的開發(fā)與節(jié)能技術的研究日趨迫切,而新型儲能元件—超級電容器的應用為能量回收開辟了一條新的道路。 作為新型儲能器件,超級電容器擁有其它儲能器件無法比擬的優(yōu)點—充放電速度快、功率密度高、使用壽命長。但由于其額定電壓很低,一般為1V~3V,因此使用時需多節(jié)串聯(lián)以達到實用電壓值,而電容單體參數(shù)不一致必然導致單體電壓不平衡。長此以往,勢必嚴重影響超級電容組壽命及其工作可靠性。 本文從超級電容器結構與工作原理入手,詳細闡述了其各種特性,分析和比較了目前存在的各種電壓均衡電路,確定了適合能量回收系統(tǒng)中超級電容組的電壓均衡策略,提出了如下兩種方法: 一種是運用飛渡電容轉(zhuǎn)移能量的思想,在飛渡電容與超級電容器之間加入DC/DC變換器,對超級電容器恒流充放電,保證了電壓均衡電路快速性。 針對超級電容器單體電壓低造成的DC/DC變換器恒流控制困難的問題,本文采用了新型開關電源芯片LTC3425及LTC3418實現(xiàn)了恒流輸出,仿真及試驗結果驗證了該方法的有效性。 另一種方法為基于變壓器的電壓均衡法,該方法引入全橋逆變器和高頻變壓器構成了一種新穎的電壓均衡電路。此方法容易獲得超級電容器串聯(lián)組平均電壓值,使得對低于平均電壓值的超級電容器充電非常方便。此方法以較低成本實現(xiàn)了電壓均衡目的,并通過仿真和試驗驗證了該方法的有效性。 以上兩種方法均通過能量內(nèi)部轉(zhuǎn)移來完成電壓均衡,達到了較高的均衡效率,適合用于能量回收系統(tǒng)中超級電容組的電壓均衡。
上傳時間: 2013-06-08
上傳用戶:KIM66
電源是電子設備的重要組成部分,其性能的優(yōu)劣直接影響著電子設備的穩(wěn)定性和可靠性。隨著電子技術的發(fā)展,電子設備的種類越來越多,其對電源的要求也更加靈活多樣,因此如何很好的解決系統(tǒng)的電源問題已經(jīng)成為了系統(tǒng)成敗的關鍵因素。 本論文研究選取了BICMOS工藝,具有功耗低、集成度高、驅(qū)動能力強等優(yōu)點。根據(jù)電流模式的PWM控制原理,研究設計了一款基于BICMOS工藝的雙相DC-DC電源管理芯片。本電源管理芯片自動控制兩路單獨的轉(zhuǎn)換器工作,兩相結構能提供大的輸出電流,但是在開關上的功耗卻很低。芯片能夠精確的調(diào)整CPU核心電壓,對稱不同通道之間的電流。本電源管理芯片單獨檢測每一通道上的電流,以精確的獲得每個通道上的電流信息,從而更好的進行電流對稱以及電路的保護。 文中對該DC-DC電源管理芯片的主要功能模塊,如振蕩器電路、鋸齒波發(fā)生電路、比較器電路、平均電流電路、電流檢測電路等進行了設計并給出了仿真驗證結果。該芯片只需外接少數(shù)元件就可構成一個高性能的雙相DC-DC開關電源,可廣泛應用于CPU供電系統(tǒng)等。 通過應用Hspice軟件對該變換器芯片的主要模塊電路進行仿真,驗證了設計方案和理論分析的可行性和正確性,同時在芯片模塊電路設計的基礎上,應用0.8μmBICMOS工藝設計規(guī)則完成了芯片主要模塊的版圖繪制,編寫了DRC、LVS文件并驗證了版圖的正確性。所設計的基于BICMOS工藝的DC-DC電源管理芯片的均流控制電路達到了預期的要求。
上傳時間: 2013-06-06
上傳用戶:dbs012280
隨著3G網(wǎng)絡建設的展開,移動用戶數(shù)量逐漸增加,用戶和運營商對網(wǎng)絡的質(zhì)量和覆蓋要求也越來越高。而在實際工作中,基站成本在網(wǎng)絡投資中占有很大比例,并且基站選址是建網(wǎng)的主要難題之一。同基站相比,直放站以其性價比高、建設周期短等優(yōu)點在我國移動網(wǎng)絡上有著大量的應用。目前,直放站已成為提高運營商網(wǎng)絡質(zhì)量、解決網(wǎng)絡盲區(qū)或弱區(qū)問題、增強網(wǎng)絡覆蓋的主要手段之一。但由于傳統(tǒng)的模擬直放站受周邊環(huán)境因素影響較大、抗干擾能力較差、傳輸距離受限、功放效率低,同時設備間沒有統(tǒng)一的協(xié)議規(guī)范,無法滿足系統(tǒng)廠商與直放站廠商的兼容,所以移動通信市場迫切需要通過數(shù)字化來解決這些問題。 本文正是以設計新型數(shù)字化直放站為目標,以實現(xiàn)數(shù)字中頻系統(tǒng)為研究重心,圍繞數(shù)字中頻的相關技術而展開研究。 文章介紹了數(shù)字直放站的研究背景和國內(nèi)外的研究現(xiàn)狀,闡述了數(shù)字直放站系統(tǒng)的設計思想及總體實現(xiàn)框圖,并對數(shù)字直放站數(shù)字中頻部分進行了詳細的模塊劃分。針對其中的數(shù)字上下變頻模塊設計所涉及到的相關技術作詳細介紹,涉及到的理論主要有信號采樣理論、整數(shù)倍內(nèi)插和抽取理論等,在理論基礎上闡述了一些具體模塊的高效實現(xiàn)方案,最終利用FPGA實現(xiàn)了數(shù)字變頻模塊的設計。 在數(shù)字直放站系統(tǒng)中,降低峰均比是提高功放工作效率的關鍵技術之一。本文首先概述了降低峰均比的三類算法,然后針對目前常用的幾種算法進行了仿真分析,最后在綜合考慮降低峰均比效果與實現(xiàn)復雜度的基礎上,提出了改進的二次限幅算法。通過仿真驗證算法的有效性后,針對其中的噪聲整形濾波器提出了“先分解,再合成”的架構實現(xiàn)方式,并指出其中間級窄帶濾波器采用內(nèi)插級聯(lián)的方式實現(xiàn),最后整個算法在FPGA上實現(xiàn)。 在軟件無線電思想的指導下,本文利用系統(tǒng)級的設計方法完成了WCDMA數(shù)字直放站中頻系統(tǒng)設計。遵照3GPP等相關標準,完成了系統(tǒng)的仿真測試和實物測試。最后得出結論:該系統(tǒng)實現(xiàn)了WCDMA數(shù)字直放站數(shù)字中頻的基本功能,并可保證在現(xiàn)有硬件不變的基礎上實現(xiàn)不同載波間平滑過渡、不同制式間輕松升級。
上傳時間: 2013-07-07
上傳用戶:林魚2016
本文主要介紹了基于FPGA的無線信道盲均衡器的設計與實現(xiàn),在算法上選擇了比較成熟的DDLMS和CMA相結合的算法,結構上采用四路正交FIR濾波器模型.在設計的過程中我們采取了用MATLAB進行算法仿真,VerilogHDL語言進行FPGA設計的策略.在硬件描述語言的設計流程中,信道盲均衡器運用了Top-Down的模塊化設計方法,大大縮短了設計周期,提高了系統(tǒng)的穩(wěn)定性和可擴展性.測試結果表明均衡器所有的性能指標均達到預定目標,且工作性能良好,均衡效果較為理想,能夠滿足指標要求.本課題所設計和實現(xiàn)的信道盲均衡器,為FPGA芯片設計技術做了有益的探索性嘗試,對今后無線通信系統(tǒng)中的單芯片可編程系統(tǒng)(SOPC)的設計運用有著積極的借鑒意義.
上傳時間: 2013-07-11
上傳用戶:lwwhust