亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁(yè)| 資源下載| 資源專輯| 精品軟件
登錄| 注冊(cè)

坐標(biāo)(biāo)數(shù)(shù)據(jù)(jù)

  • J-Link V8個(gè)人使用經(jīng)驗(yàn)寫成的用戶手冊(cè)

    J-Link V8個(gè)人使用經(jīng)驗(yàn)寫成的用戶手冊(cè)

    標(biāo)簽: J-Link 經(jīng)驗(yàn) 用戶手冊(cè)

    上傳時(shí)間: 2013-10-07

    上傳用戶:hulee

  • J-Link v8仿真器全制作DIY

    教你如何制作一個(gè)J-Link V8仿真器! 已經(jīng)成功!

    標(biāo)簽: J-Link DIY 仿真器

    上傳時(shí)間: 2013-10-15

    上傳用戶:truth12

  • J-link使用指南

    J-LINK仿真器詳細(xì)教程 flash下載操作等

    標(biāo)簽: J-link 使用指南

    上傳時(shí)間: 2013-11-14

    上傳用戶:JamesB

  • 微帶天線[加]I.J.鮑爾

    微帶天線[加]I.J.鮑爾

    標(biāo)簽: I.J. 微帶天線

    上傳時(shí)間: 2013-11-17

    上傳用戶:jhksyghr

  • 單片機(jī)開發(fā)板配套52個(gè)程序(c語(yǔ)言源代碼)

    買的開發(fā)板上帶的52個(gè)應(yīng)用于實(shí)物的程序,希望對(duì)大家有幫助

    標(biāo)簽: 單片機(jī)開發(fā)板 c語(yǔ)言 程序 源代碼

    上傳時(shí)間: 2013-11-04

    上傳用戶:xymbian

  • ADI在線工具簡(jiǎn)化工程師的設(shè)計(jì)

      創(chuàng)新、效能、卓越是ADI公司的文化支柱。作為業(yè)界公認(rèn)的全球領(lǐng)先數(shù)據(jù)轉(zhuǎn)換和信號(hào)調(diào)理技術(shù)領(lǐng)先者,我們除了提供成千上萬(wàn)種產(chǎn)品以外,還開發(fā)了全面的設(shè)計(jì)工具,以便客戶在整個(gè)設(shè)計(jì)階段都能輕松快捷地評(píng)估電路。

    標(biāo)簽: ADI 在線工具 工程師

    上傳時(shí)間: 2013-11-25

    上傳用戶:kachleen

  • ADI在線工具簡(jiǎn)化工程師的設(shè)計(jì)

      創(chuàng)新、效能、卓越是ADI公司的文化支柱。作為業(yè)界公認(rèn)的全球領(lǐng)先數(shù)據(jù)轉(zhuǎn)換和信號(hào)調(diào)理技術(shù)領(lǐng)先者,我們除了提供成千上萬(wàn)種產(chǎn)品以外,還開發(fā)了全面的設(shè)計(jì)工具,以便客戶在整個(gè)設(shè)計(jì)階段都能輕松快捷地評(píng)估電路。

    標(biāo)簽: ADI 在線工具 工程師

    上傳時(shí)間: 2013-10-18

    上傳用戶:cxl274287265

  • XAPP520將符合2.5V和3.3V I/O標(biāo)準(zhǔn)的7系列FPGA高性能I/O Bank進(jìn)行連接

    XAPP520將符合2.5V和3.3V I/O標(biāo)準(zhǔn)的7系列FPGA高性能I/O Bank進(jìn)行連接  The I/Os in Xilinx® 7 series FPGAs are classified as either high range (HR) or high performance (HP) banks. HR I/O banks can be operated from 1.2V to 3.3V, whereas HP I/O banks are optimized for operation between 1.2V and 1.8V. In circumstances that require an HP 1.8V I/O bank to interface with 2.5V or 3.3V logic, a range of options can be deployed. This application note describes methodologies for interfacing 7 series HP I/O banks with 2.5V and 3.3V systems

    標(biāo)簽: XAPP FPGA Bank 520

    上傳時(shí)間: 2013-11-06

    上傳用戶:wentianyou

  • 采用高速串行收發(fā)器Rocket I/O實(shí)現(xiàn)數(shù)據(jù)率為2.5 G

    摘要: 串行傳輸技術(shù)具有更高的傳輸速率和更低的設(shè)計(jì)成本, 已成為業(yè)界首選, 被廣泛應(yīng)用于高速通信領(lǐng)域。提出了一種新的高速串行傳輸接口的設(shè)計(jì)方案, 改進(jìn)了Aurora 協(xié)議數(shù)據(jù)幀格式定義的弊端, 并采用高速串行收發(fā)器Rocket I/O, 實(shí)現(xiàn)數(shù)據(jù)率為2.5 Gbps的高速串行傳輸。關(guān)鍵詞: 高速串行傳輸; Rocket I/O; Aurora 協(xié)議 為促使FPGA 芯片與串行傳輸技術(shù)更好地結(jié)合以滿足市場(chǎng)需求, Xilinx 公司適時(shí)推出了內(nèi)嵌高速串行收發(fā)器RocketI/O 的Virtex II Pro 系列FPGA 和可升級(jí)的小型鏈路層協(xié)議———Aurora 協(xié)議。Rocket I/O支持從622 Mbps 至3.125 Gbps的全雙工傳輸速率, 還具有8 B/10 B 編解碼、時(shí)鐘生成及恢復(fù)等功能, 可以理想地適用于芯片之間或背板的高速串行數(shù)據(jù)傳輸。Aurora 協(xié)議是為專有上層協(xié)議或行業(yè)標(biāo)準(zhǔn)的上層協(xié)議提供透明接口的第一款串行互連協(xié)議, 可用于高速線性通路之間的點(diǎn)到點(diǎn)串行數(shù)據(jù)傳輸, 同時(shí)其可擴(kuò)展的帶寬, 為系統(tǒng)設(shè)計(jì)人員提供了所需要的靈活性[4]。但該協(xié)議幀格式的定義存在弊端,會(huì)導(dǎo)致系統(tǒng)資源的浪費(fèi)。本文提出的設(shè)計(jì)方案可以改進(jìn)Aurora 協(xié)議的固有缺陷,提高系統(tǒng)性能, 實(shí)現(xiàn)數(shù)據(jù)率為2.5 Gbps 的高速串行傳輸, 具有良好的可行性和廣闊的應(yīng)用前景。

    標(biāo)簽: Rocket 2.5 高速串行 收發(fā)器

    上傳時(shí)間: 2013-10-13

    上傳用戶:lml1234lml

  • J-LIN仿真器操作步驟

    J-LIN仿真器操作步驟,J-LIN仿真器操作步驟。

    標(biāo)簽: J-LIN 仿真器 操作

    上傳時(shí)間: 2013-10-31

    上傳用戶:1966640071

主站蜘蛛池模板: 宜黄县| 平邑县| 定西市| 合水县| 浪卡子县| 孝感市| 班戈县| 阳西县| 洛宁县| 定州市| 舒兰市| 荣成市| 韩城市| 大城县| 和顺县| 龙海市| 怀远县| 廊坊市| 阳曲县| 启东市| 乌兰县| 册亨县| 天长市| 河北区| 甘孜县| 梨树县| 大埔县| 英吉沙县| 宣恩县| 句容市| 宕昌县| 钦州市| 顺义区| 山阳县| 汉中市| 洛浦县| 海原县| 宁都县| 漳平市| 嘉义县| 安国市|