基于西門(mén)子PLC設(shè)計(jì)的自動(dòng)售貨機(jī)系統(tǒng).doc
標(biāo)簽: PLC 西門(mén)子 自動(dòng)售貨機(jī)
上傳時(shí)間: 2013-04-24
上傳用戶:270189020
按照公安部規(guī)定,我國(guó)從 2004 年開(kāi)始換發(fā)第二代居民身份證,預(yù)計(jì)到 2008 年基本完成第二代居民身份證的換發(fā)工作。第二代身份證與第一代身份證最大的區(qū)別在于:它的內(nèi)部嵌入了一枚指甲蓋大小的非接觸式 IC 芯片,該芯片內(nèi)存儲(chǔ)有姓名、性別等9項(xiàng)信息。本課題設(shè)計(jì)出一款基于 ARM 和 GPRS 技術(shù)的第二代身份證無(wú)線手持閱讀器,該閱讀器能讀出第二代身份證內(nèi) IC 卡信息,并可通過(guò) GPRS 網(wǎng)絡(luò)將信息進(jìn)行無(wú)線傳輸。 本文以該閱讀器的設(shè)計(jì)為主線,論述的主要內(nèi)容如下: 1.介紹了課題背景及意義。全國(guó) 9 億第二代身份證的換發(fā),必然帶來(lái)各行業(yè)對(duì)閱讀器的大量需求,而現(xiàn)有閱讀器的弊端促使了對(duì)閱讀器做更深入的研究。 2.介紹了相關(guān)概念及技術(shù),包括:無(wú)線射頻識(shí)別技術(shù)、ISO/IEC14443 協(xié)議、嵌入式系統(tǒng)、ARM、GPRS技術(shù)等。 3.詳細(xì)介紹了該閱讀器的硬件設(shè)計(jì)方法,并給出主要硬件模塊電路原理圖及其 PCB 板設(shè)計(jì)方法,同時(shí)也簡(jiǎn)單介紹了硬件的焊接和調(diào)試過(guò)程。 4.詳細(xì)介紹了該閱讀器的軟件設(shè)計(jì)方法,包括:讀卡模塊驅(qū)動(dòng)程序、GPRS 模塊驅(qū)動(dòng)程序、人機(jī)對(duì)話模塊驅(qū)動(dòng)程序、I/O 口驅(qū)動(dòng)程序的流程圖和部分代碼。 5.為使該閱讀器安全可靠地運(yùn)行,對(duì)閱讀器進(jìn)行了各種功能測(cè)試,包括:讀卡功能、GPRS 數(shù)據(jù)傳輸功能、人機(jī)接口功能。 通過(guò)功能測(cè)試,該閱讀器能準(zhǔn)確讀取第二代身份證內(nèi)信息并通過(guò)GPRS 網(wǎng)絡(luò)成功將信息發(fā)送出去。該閱讀器與市面上現(xiàn)有的閱讀器相比,具有可脫機(jī)操作、無(wú)線傳輸、小巧靈便的優(yōu)點(diǎn)。由于該閱讀器軟件采用模塊化的設(shè)計(jì)方法,可以方便移植到其他非接觸卡閱讀器中,因此本閱讀器具有非常廣泛的應(yīng)用前景。
上傳時(shí)間: 2013-06-10
上傳用戶:爺?shù)臍赓|(zhì)
隨著人們物質(zhì)文化生活水平的提高和科學(xué)技術(shù)的快速發(fā)展,智能家居已成為一個(gè)發(fā)展趨勢(shì)。智能家居系統(tǒng)采用傳感技術(shù)、計(jì)算機(jī)技術(shù)和信息傳輸與處理技術(shù),能給用戶提供全方位的服務(wù),同時(shí)對(duì)住房?jī)?nèi)的情況進(jìn)行遠(yuǎn)程監(jiān)控和實(shí)時(shí)管理。安防系統(tǒng)是智能家居中的一個(gè)重要的組成部分。傳統(tǒng)的安防系統(tǒng)都是基于單片機(jī)設(shè)計(jì)實(shí)現(xiàn)的,它難以滿足現(xiàn)代家居中網(wǎng)絡(luò)家電功能,針對(duì)這些問(wèn)題,設(shè)計(jì)并實(shí)現(xiàn)了一種基于ARM和藍(lán)牙的安防系統(tǒng)。 (1) 深入研究了安防系統(tǒng)中視頻監(jiān)控的研究現(xiàn)狀與發(fā)展趨勢(shì),分析了嵌入式Linux操作系統(tǒng)的優(yōu)、缺點(diǎn)以及選擇內(nèi)核版本為L(zhǎng)inux2.6的原因,指出了選題研究的目的和意義。 (2) 從網(wǎng)絡(luò)拓?fù)浣Y(jié)構(gòu)和幾種重要協(xié)議這兩個(gè)方面入手,闡述了智能家居中的重要技術(shù)——藍(lán)牙。 (3) 根據(jù)智能家居的功能要求,設(shè)計(jì)了一種智能家居中的安防系統(tǒng),論述了ARM9嵌入式微處理器S3C2410的原理以及性能,闡述了安防系統(tǒng)中的NANDFLASH模塊、SDRAM模塊、RS232串口模塊、以太網(wǎng)模塊、USB、USB藍(lán)牙、USB攝像頭的組成原理以及設(shè)計(jì)與實(shí)現(xiàn)方法。 (4) 根據(jù)系統(tǒng)軟件環(huán)境的需求,構(gòu)建了嵌入式Linux系統(tǒng)軟件平臺(tái),論述了交叉編譯環(huán)境和NFS開(kāi)發(fā)調(diào)試環(huán)境的建立,移植S3C2410下啟動(dòng)引導(dǎo)程序VIVI,移植嵌入式操作系統(tǒng)Linux(內(nèi)核版本為2.6.14),闡述了系統(tǒng)相關(guān)設(shè)備驅(qū)動(dòng)的移植(NAND FLASH、USB、USB攝像頭、USB藍(lán)牙)、文件系統(tǒng)的使用,分析了Linux下藍(lán)牙無(wú)線通信的實(shí)現(xiàn)過(guò)程。 (5) 在搭建的嵌入式Linux系統(tǒng)軟件平臺(tái)上,論述了在Windows XP下遠(yuǎn)程登錄到Linux操作系統(tǒng)的方法,闡述了在Linux下使用V4L編程來(lái)截取攝像頭圖象,使用SOCKET編程將截取到的圖象傳送到室內(nèi)PC機(jī)上,遠(yuǎn)程監(jiān)控電腦登錄到此PC機(jī)上,利用IE瀏覽器來(lái)實(shí)現(xiàn)對(duì)現(xiàn)場(chǎng)環(huán)境的監(jiān)控。 (6) 結(jié)合實(shí)驗(yàn)測(cè)試環(huán)境和測(cè)試數(shù)據(jù),進(jìn)行了視頻監(jiān)控系統(tǒng)的性能測(cè)試,分析了測(cè)試結(jié)果并針對(duì)出現(xiàn)的問(wèn)題給出了改進(jìn)措施。 通過(guò)對(duì)安防系統(tǒng)的實(shí)驗(yàn)測(cè)試表明,系統(tǒng)能夠很好地檢測(cè)不法分子的入侵,并通過(guò)遠(yuǎn)程視頻監(jiān)控方式來(lái)告知用戶,系統(tǒng)運(yùn)行穩(wěn)定,達(dá)到了預(yù)期的設(shè)計(jì)目標(biāo)。
標(biāo)簽: ARM 藍(lán)牙 安防系統(tǒng)
上傳時(shí)間: 2013-04-24
上傳用戶:yatouzi118
本文從AES的算法原理和基于ARM核嵌入式系統(tǒng)的開(kāi)發(fā)著手,研究了AES算法的設(shè)計(jì)原則、數(shù)學(xué)知識(shí)、整體結(jié)構(gòu)、算法描述以及AES存住的優(yōu)點(diǎn)利局限性。 針對(duì)ARM核的體系結(jié)構(gòu)及特點(diǎn),對(duì)AES算法進(jìn)行了優(yōu)化設(shè)計(jì),提出了從AES算法本身和其結(jié)構(gòu)兩個(gè)方面進(jìn)行優(yōu)化的方法,在算法本身優(yōu)化方面是把加密模塊中的字節(jié)替換運(yùn)算、列混合運(yùn)算和解密模塊中的逆列混合運(yùn)算中原來(lái)的復(fù)雜的運(yùn)算分別轉(zhuǎn)換為簡(jiǎn)單的循環(huán)移位、乘和異或運(yùn)算。在算法結(jié)構(gòu)優(yōu)化方面是在輸入輸山接口上采用了4個(gè)32位的寄存器對(duì)128bits數(shù)據(jù)進(jìn)行了并行輸入并行輸出的優(yōu)化設(shè)計(jì);在密鑰擴(kuò)展上的優(yōu)化設(shè)計(jì)是采用內(nèi)部擴(kuò)展,即在進(jìn)行每一輪的運(yùn)算過(guò)程的同時(shí)算出下一輪的密鑰,并把下一輪的密鑰暫存在SRAM里,使得密鑰擴(kuò)展與加/解密運(yùn)算并行執(zhí)行;加密和解密優(yōu)化設(shè)計(jì)是將輪函數(shù)查表操作中的四個(gè)操作表查詢(xún)工作合并成一個(gè)操作表查詢(xún)工作,同時(shí)為了使加密代碼在解密代碼中可重用,節(jié)省硬件資源,在解密過(guò)程中采用了與加密相一致的過(guò)程順序。 根據(jù)上述的優(yōu)化設(shè)計(jì),基于ARM核嵌入式系統(tǒng)的ADS開(kāi)發(fā)環(huán)境,提出了AES實(shí)現(xiàn)的軟硬件方案、AES加密模塊和解密模塊的實(shí)現(xiàn)方案以及測(cè)試方案,總結(jié)了基于ARM下的高效編程技巧及混合接口規(guī)則,在集成開(kāi)發(fā)環(huán)境下對(duì)算法進(jìn)行了實(shí)現(xiàn),分別得出了初始密鑰為128bits、192bits和256bits下的加密與解密的結(jié)果,并得劍了正確驗(yàn)證。在性能測(cè)試的過(guò)程中應(yīng)用編譯器的優(yōu)化選項(xiàng)和其它優(yōu)化技巧優(yōu)化了算法,使算法具有較高的加密速度。
標(biāo)簽: ARM AES 嵌入式系統(tǒng) 算法優(yōu)化
上傳時(shí)間: 2013-04-24
上傳用戶:liansi
ARM微處理器的應(yīng)用已經(jīng)遍及工業(yè)控制、消費(fèi)類(lèi)電子產(chǎn)品、通信系統(tǒng)、網(wǎng)絡(luò)系統(tǒng)、無(wú)線系統(tǒng)等各類(lèi)產(chǎn)品市場(chǎng),占領(lǐng)了32位RISC微處理器75%以上的市場(chǎng)份額。 本文設(shè)計(jì)的基于JTAG接口的ARM編程器,以ARM微處理器作為CPU,利用其JTAG接口對(duì)Flash在線編程的技術(shù),給以ARM為內(nèi)核的應(yīng)用板(數(shù)控系統(tǒng)硬件平臺(tái))進(jìn)行快速軟件升級(jí)。在分析相關(guān)技術(shù)的基礎(chǔ)上,給出了系統(tǒng)的總體設(shè)計(jì)方案,設(shè)計(jì)了系統(tǒng)的硬件和軟件。 首先詳細(xì)分析了JTAG技術(shù)、USB技術(shù)和Modem通信原理。編程器以USB口和RS-232口作為通信接口,以JTAG接口作為調(diào)試接口和編程接口。 其次,在分析編程器需求的基礎(chǔ)上,給出了系統(tǒng)的總體設(shè)計(jì)方案,選擇了主要的部件。系統(tǒng)硬件的核心部件采用了Philips LPC2144ARM芯片,擴(kuò)展了JTAG接口、USB接口、Modem接口,同時(shí)又構(gòu)造出了一個(gè)JTAG接口。該芯片具有SPI總線,采用與SPI兼容的外部Flash作為存儲(chǔ)器。編程器軟件在ADS集成開(kāi)發(fā)環(huán)境下開(kāi)發(fā)調(diào)試。 最后,對(duì)編程器技術(shù)實(shí)現(xiàn)上的不足作了分析和編程器設(shè)計(jì)的不完善之處作了總結(jié),并對(duì)編程器的發(fā)展趨勢(shì)作了探討和展望。
上傳時(shí)間: 2013-06-16
上傳用戶:mylinden
·詳細(xì)說(shuō)明:FreeAMP (MP3播放) 程序源代碼,用來(lái)研究MP3解碼。-Source code of FreeAMP, Use by research MP3 decode 文件列表: freeamp-1010402-1345 ....................\acinclude.m4 ....................\aclocal.
上傳時(shí)間: 2013-06-12
上傳用戶:zttztt2005
隨著現(xiàn)場(chǎng)可編程門(mén)陣列(FPGA)在工業(yè)中的廣泛應(yīng)用,使得基于FPGA數(shù)字信號(hào)處理的實(shí)現(xiàn)在雷達(dá)信號(hào)處理中有著重要地位。模型化設(shè)計(jì)是一種自頂向下的面向FPGA的快速原型驗(yàn)證法,它不僅降低了FPGA設(shè)計(jì)門(mén)檻,而且縮短了開(kāi)發(fā)周期,提高了設(shè)計(jì)效率。這使得FPGA模型化設(shè)計(jì)成為了FPGA系統(tǒng)設(shè)計(jì)的發(fā)展趨勢(shì)。本文針對(duì)常見(jiàn)雷達(dá)信號(hào)處理模塊的FPGA模型化實(shí)現(xiàn),在以下幾個(gè)方面展開(kāi)研究:首先對(duì)基于FPGA的模型化設(shè)計(jì)方法進(jìn)行了研究,給出了模型化設(shè)計(jì)方法的發(fā)展現(xiàn)狀和趨勢(shì),并對(duì)本文中使用的模型化設(shè)計(jì)方法的軟件工具System Generator和AccelDSP進(jìn)行了介紹。其次使用這兩種軟件工具對(duì)FIR濾波器進(jìn)行了模型化設(shè)計(jì)并同RTL(寄存器傳輸級(jí))設(shè)計(jì)方法進(jìn)行對(duì)比,全面分析了模型化設(shè)計(jì)方法和RTL設(shè)計(jì)方法的優(yōu)缺點(diǎn)。然后在簡(jiǎn)明闡述雷達(dá)信號(hào)處理原理的基礎(chǔ)上,使用System Generator對(duì)數(shù)字下變頻(DDC)、脈沖壓縮、動(dòng)目標(biāo)顯示(MTI)及恒虛警(CFAR)處理等雷達(dá)信號(hào)處理模塊進(jìn)行了自頂向下的模型化設(shè)計(jì)。在Simulink中進(jìn)行了功能仿真驗(yàn)證,生成了HDL代碼,并在Xilinx FPGA中進(jìn)行了RTL的時(shí)序仿真分析。關(guān)鍵詞:雷達(dá)信號(hào)處理 FPGA 模型化設(shè)計(jì) System Generator AccelDSP
標(biāo)簽: FPGA 模型 雷達(dá)信號(hào)
上傳時(shí)間: 2013-07-25
上傳用戶:zhangsan123
·基于TMS320C5402芯片DSK平臺(tái)的諧波測(cè)量與分析
上傳時(shí)間: 2013-06-17
上傳用戶:gundamwzc
·ARM的MP3解碼源程序-ARM MP3 decoding source program 文件列表: ARMMP3 ......\BIOS.MCP ......\BIOS_Data ......\.........\CWSettingsWindows.stg ......\INC ......\...\BIOS.H
上傳時(shí)間: 2013-07-07
上傳用戶:461449632
·詳細(xì)說(shuō)明:支持SD卡的MP3電路圖,powerpcb4.0格式.使用AVR單片機(jī)- Supports SD the card the MP3 circuit diagram, the powerpcb4.0 form Uses the AVR monolithic integrated circuit
上傳時(shí)間: 2013-06-05
上傳用戶:zhaoq123
蟲(chóng)蟲(chóng)下載站版權(quán)所有 京ICP備2021023401號(hào)-1