用vhdl語言編寫的基于fpga的波形發(fā)生器,使用了quartusII程序。可以在1602液晶顯示器上顯示目前的波形種類。產生的波形分別是正弦波,三角波,鋸齒波和方波。
標簽: vhdl fpga 語言 編寫
上傳時間: 2015-12-17
上傳用戶:zhichenglu
實現了基于FPGA的DDS信號源設計,能同時兩路輸出,輸出波形包括正弦波、三角波、方波和鋸齒波,且其頻率和相位均可調,還能計算兩路輸出信號的相位差。
標簽: fpga dds
上傳時間: 2022-04-21
上傳用戶:
廣東工業(yè)大學碩士學位論文 (工學碩士) 基于FPGA的PCIE數據采集卡設計數據采集處理技術與傳感器技術、信號處理技術和PC機技術共同構成檢測 技術的基礎,其中數據采集處理技術作為實現自動化檢測的前提,在整個數字化 系統(tǒng)中處于尤為重要的地位。對于核磁共振這樣復雜的系統(tǒng)設備,實現自動化測 試顯得尤為必要,又因為核磁共振成像系統(tǒng)的特殊性,對數據的采集有特殊要求, 需要根據各種脈沖序列的不同要求設置采樣點數和采樣間隔,根據待采信號的不 同帶寬來設置采樣率,將系統(tǒng)成像的數據采集下來進行處理,最后重建圖像和顯 示。因此本文基于現有的采集技術開發(fā)專門應用于核磁共振成像的數據采集卡。 該采集卡從軟件與硬件兩個方面對基于FPGA的PCIE數據采集卡進行了研 究,并完成了實物設計。軟件方面以FPGA為核心芯片完成數據采集卡的接口控 制以及數據處理。通過Altera的GXB IP核對數據進行捕捉,同時根據實際需要 設計了傳輸協(xié)議,由數據處理模塊將捕捉到的數據通過CIC濾波器進行抽取濾 波,然后將信號存入DDR2 SDRAM存儲芯片中。在傳輸接口設計上采用PCIE 總線接口的數據傳輸模式,并利用FPGA的IP核資源完成接口的邏輯控制。 硬件部分分為FPGA外圍配置電路、DDR2接口電路、PCIE接口電路等模 塊。該采集卡硬件系統(tǒng)由Flash對FPGA進行初始化,通過FPGA配置PCIE總 線,根據FPGA中PCIE通道引腳的要求進行布局布線。DDR2接口電路模塊依 據DDR2芯片驅動和接收端的電平標準、端接方式確定DDR2與FPGA之間通 信的各信號走線。針對各個模塊接口電路的特點分別進行眼圖測試,分析了板卡 的通信質量,對整個原理圖布局進行了設計優(yōu)化。 通過測試,該數據采集卡實現了通過CPLD對FPGA進行加載,并在FPGA 內部實現了抽取濾波等高速數字信號處理,各種接IsI和控制邏輯以及通過大容量 的DDR2 SDRAM緩存各種數據處理結果正確。經系統(tǒng)成像,該采集卡采集下來 的數字信息可通過圖像重建準確成像,為核磁共振成像系統(tǒng)的工程實現打下了良 好的成像基礎。
標簽: 核磁共振 信號處理 FPGA PCIE DDR2
上傳時間: 2022-06-21
上傳用戶:fliang
基于FPGA的系統(tǒng)設計和應用研究
標簽: FPGA 系統(tǒng)設計 應用研究
上傳時間: 2013-04-15
上傳用戶:eeworm
基于FPGA的8051SOC設計
標簽: FPGA 8051 SOC
專輯類----可編程邏輯器件相關專輯 基于FPGA的系統(tǒng)設計和應用研究-72頁-3.1M.rar
標簽: FPGA 3.1 72
上傳時間: 2013-04-24
上傳用戶:123456wh
專輯類----單片機專輯 基于FPGA的8051SOC設計-76頁-4.3M.rar
標簽: FPGA 8051 4.3 SOC
上傳時間: 2013-07-23
上傳用戶:zjf3110
專輯類-可編程邏輯器件相關專輯-96冊-1.77G 基于FPGA的系統(tǒng)設計和應用研究-72頁-3.1M.pdf
上傳用戶:2007yqing
專輯類-單片機專輯-258冊-4.20G 基于FPGA的8051SOC設計-76頁-4.3M.pdf
上傳時間: 2013-06-06
上傳用戶:liu_yuankang
基于FPGA的防火墻系統(tǒng)設計_源碼.part02.rar
標簽: FPGA 防火墻 系統(tǒng)設計
上傳時間: 2013-06-13
上傳用戶:huxz911
蟲蟲下載站版權所有 京ICP備2021023401號-1