簡易數字頻率計利用復雜可編程邏輯器件FPGA,VHDL編程將所有功能模塊集成在一塊芯片上。功能模塊包括時基脈沖發生器、計數器、數據鎖存器和顯示電路4部分。設計時先分別設計各功能模塊,并調試得到正確仿真結果,然后將各個功能模塊組合起來。最后作整體仿真、下載,得到實物。由于采用純數字硬件設計制作,穩定性、可靠性遠遠高于使用單片機或模擬方式實現的系統,外圍電路簡單。該數字頻率計達到預期要求,實現了可變量程測量,測量范圍0.1Hz—9999MHz,精度可達0.1Hz。
標簽:
FPGA
VHDL
模塊
分
上傳時間:
2016-03-20
上傳用戶:qq521