隨著電力系統的迅速發展和電力電子技術的廣泛應用,電能污染日益嚴重,電能質量問題已經成為電力部門及電力用戶越來越關注的問題。電能質量的各項指標若偏離正常水平過大,會給發電、輸變電和用電設備帶來不同程度的危害。電能質量的好壞直接關系到國民經濟的總體效益,因此對電能質量進行檢測和分析從而提高和改善電能質量具有非常重要的意義。 本文首先介紹了電能質量的基本概念,對各種電能質量問題的分類、特征及產生原因和危害作了詳細的闡述。通過對電能質量各項指標(供電電壓偏差、頻率偏差、公用電網諧波、三相電壓不平衡度、電壓波動與閃變)的分析,以傳統的傅立葉變換理論為基礎,針對目前電能質量分析的難點即對突變的、暫態的、非平穩的信號的檢測與分類,提出了基于快速傅立葉變換的暫態電能質量分析方法。 在系統的研究了電能質量分析的相關理論和檢測技術的基礎上,針對電能質量分析系統中需要支持復雜算法和保持實時性的特殊要求,研制了基于DSP與ARM構架的嵌入式電能質量分析系統的硬件平臺和軟件系統。重點分析了DSP與ARM的選型依據、結構特點、具體應用等。并且詳細的介紹了硬件平臺的各部分組成和電路原理圖。隨后,提出了該裝置軟件部分設計思想,其中重點介紹了DSP部分的FFT算法設計、ARM部分的UC/OS-II操作系統移植和MiniGUI圖形界面開發。最后對論文的主要工作進行了總結,對以后可深入研究的方向進行了展望。
上傳時間: 2013-05-22
上傳用戶:hw1688888
隨著電力系統的迅速發展和電力電子技術的廣泛應用,電能污染日益嚴重,電能質量問題已經成為電力部門及電力用戶越來越關注的問題。電能質量的各項指標若偏離正常水平過大,會給發電、輸變電和用電設備帶來不同程度的危害。電能質量的好壞直接關系到國民經濟的總體效益,因此對電能質量進行檢測和分析從而提高和改善電能質量具有非常重要的意義。 本文首先介紹了電能質量的基本概念,對各種電能質量問題的分類、特征及產生原因和危害作了詳細的闡述。通過對電能質量各項指標(供電電壓偏差、頻率偏差、公用電網諧波、三相電壓不平衡度、電壓波動與閃變)的分析,以傳統的傅立葉變換理論為基礎,針對目前電能質量分析的難點即對突變的、暫態的、非平穩的信號的檢測與分類,提出了基于小波變換的暫態電能質量分析方法。利用小波變換模極大值原理檢測信號奇異點作為是否發生暫態擾動的判據,克服了傳統方法中無時域局部性的缺點。 在系統的研究了電能質量分析的相關理論和檢測技術的基礎上,針對電能質量分析系統中需要支持復雜算法和保持實時性的特殊要求,研制了基于DSP與ARM構架的嵌入式電能質量分析系統的硬件平臺和軟件系統。重點分析了DSP與ARM的選型依據、結構特點、具體應用等。并且詳細的介紹了硬件平臺的各部分組成和電路原理圖。隨后,提出了該裝置軟件部分設計思想,其中重點介紹了DSP部分的FFT算法設計、ARM部分的uC/OS-II操作系統移植和MiniGUI圖形界面開發。最后對論文的主要工作進行了總結,對以后可深入研究的方向進行了展望。
上傳時間: 2013-07-10
上傳用戶:ZJX5201314
本書首版于1962年,目前已是第六版。得益于作者長期教學經驗的積累,本書已被國外許多著名大學選為電子、電力工程領域入門課程的教材。作者從3個最基本的科學定律(歐姆定律、基爾霍夫電壓定律和基爾霍夫電流定律)推導出了電路分析中常用的分析方法及分析工具。書中首先介紹電路的基本參量以及電路的基本概念,然后結合基爾霍夫電壓和電流定律,介紹節點和網孔分析法以及疊加定理、電源變換等常用電路分析方法,并將運算放大器作為電路元件加以介紹;交流電路的分析開始于電容、電感的時域電路特性,然后分析RLC電路的正弦穩態響應,并介紹交流電路的功率分析方法,接著還對多相電路、磁耦合電路的性能分析進行了介紹;為了使讀者更深入了解電路的頻域特性,本書還介紹了復頻率、拉普拉斯變換和s域分析、頻率響應、傅里葉分析、二端口網絡等內容。作者注重將理論和實踐相結合,很多例題、練習、章后習題還是正文中的應用實例都取自于業界的典型應用,這也是本書的一大特色。 本書可作為信息電子類、電氣工程類、計算機類和應用物理類本科生的雙語教學用書,也可作為從事電子技術、電氣工程、通信工程領域工作的工程技術人員的參考書
上傳時間: 2013-05-27
上傳用戶:cccole0605
嵌入式系統近年來隨著其信息化、智能化、網絡化的發展,被廣泛應用于信息家電、移動設備、網絡設備和工控仿真的領域,成為繼IT網絡技術之后,又一個信息產業的主流。本設計使用的是ARM9嵌入式開發板。ARM(AdvancedRISCMachines)公司的32位RISC處理器有著高速度、低功耗、低成本、功能強、特有16/32位雙指令集等諸多優異的性能。 隨著生產業快速發展,工廠企業車間的不斷增加,對廠房的管理和設備的保護越來越受到重視。本論文主要闡述了監控系統中無線終端的設計與研究,其中涉及到嵌入式網絡瀏覽器在工廠監控設備中的應用,本監控系統的采集設備如攝像頭、儀表等將視頻、圖像、溫度等數據通過下位機上傳至控制中心,控制中心將這些數據存儲于網頁中,用戶使用手持終端,以無線上網的方式,通過嵌入式瀏覽器登陸網頁,實現遠程監控,達到實時監控的目的。 本論文第一章綜合敘述嵌入式系統的基本概念。第二章闡述基于S3C2410X的嵌入式系統開發平臺的基本架構及各個組成部分。第三章介紹了監控系統無線終端的開發平臺的設計。第四章主要闡述了LCD觸摸屏校正程序的設計。第五章講述了嵌入式瀏覽器的研究,makefile的編寫與電機控制模塊的設計。
上傳時間: 2013-04-24
上傳用戶:Miyuki
[學習要求]掌握A/D轉換的基本概念和工作原理,掌握集成A/D轉換器ADC0809的基本應用、設計方法與調試技術。[重點與難點]重點:集成A/D轉換器的應用及主要性能指標。
上傳時間: 2013-07-12
上傳用戶:ninal
現場可編程門陣列(FPGA)是一種新型器件,它將門陣列的通用結構與現場可編程的特性結合于一體.如今,FPGA系列器件已成為最受歡迎的器件之一.隨著FPGA器件的廣泛應用,它在數字系統中的作用日益變得重要,它所要求的準確性也變得更高.因此,對FPGA器件的故障測試和故障診斷方法進行更全面的研究具有重要意義.隨著集成電路規模的迅速膨脹,電路結構變得復雜,使大量的故障不可測.所以,人們把視線轉向了可測性設計(DFT)問題.可測性設計的提出為解決測試問題開辟了新的有效途徑,而邊界掃描測試方法(BST)是其中一個重要的技術.本文闡述了FPGA系列器件的結構特點,邊界掃描測試相關的基本概念與基本理論,給出利用布爾矩陣理論建立的邊界掃描測試過程的數學描述和數學模型.論文中主要討論了邊界掃描測試中的測試優化問題,給出解決兩類優化問題的現有算法,對它們的優缺點進行了對比,并且提出對兩種現有算法的改進,比較了改進前后優化算法的性能.最后總結了利用邊界掃描測試FPGA的具體過程.
上傳時間: 2013-08-06
上傳用戶:mdrd3080
本文著重研究了OFDM調制解調技術在FPGA上的實現。全文內容安排如下: 第一章介紹了PLD(可編程邏輯器件)和OFDM(正交頻分復用)技術的發展歷史。 第二章介紹了PLD的分類、工藝和結構特點,以及FPGA的開發環境、開發流程和Verilog語言的特點。 第三章就OFDM系統中的基本概念進行了詳細的闡述。 第四、五章是OFDM算法的在FPGA上的實現,首先對要實現的算法進行分析,給出了需要實現的指標。然后給出了FPGA的實現方案,對系統的進行仿真,給出了仿真波形圖和系統性能分析。 第六章總結了全文的工作,對OFDM技術的實現需要進一步完善的方面進行了探討。
上傳時間: 2013-08-05
上傳用戶:躍躍,,
隨著半導體技術與數字集成電路(微處理器、存貯器以及標準邏輯門電路等)技術的迅速發展,特別是隨著計算機技術的發展,在工業生產和科學技術研究的各行各業中,人們利用PC機的強大處理功能代替傳統儀器的某些部件,開發出各種測量儀器(虛擬儀器),傳統儀器的數字邏輯部分多是采用分立集成電路(IC)組成,分立IC愈多,給系統的電路設計、調試及維護帶來諸多不便。而隨著EDA技術的飛速發展,大規模可編程邏輯芯片CPLD / FPGA應運而生。這類芯片可以替代幾十甚至上百塊通用IC芯片,而且,因其可用硬件描述語言進行芯片設計、支持在線編程和在系統編程等優點而備受青睞。本課題主要是用FPGA實現一個驗證平臺。用于SOC及IPCore的驗證。用FPGA系統驗證板實現在實際硬件環境中的驗證可以彌補ASIC 設計流程中仿真的不足, 通過該驗證也可以加快ASIC設計且降低由于邏輯問題所造成ASIC 開發中的成本損耗。本文首先介紹了EDA技術的發展,然后介紹了FPGA,SOC,和IPCore的一些基本概念,分析了FPGA在現代集成電路設計領域的一些應用。最后,具體設計了一塊用設計驗證的開發板,并討論了其設計結構,流程及驗證方法。
上傳時間: 2013-05-16
上傳用戶:bakdesec
該論文介紹二次雷達的基本概念、發展歷史、工作流程和運作機理以及單脈沖二次雷達的系統原理,并且對傳統的單脈沖二次雷達應答信號處理器的硬件結構進行改進,提出一種全新的應答處理器硬件結構,即FPGA+DSP的混合結構.這種硬件結構的特點是結構靈活,有較強的通用性.該論文圍繞FPGA+DSP這種數字信號處理的硬件結構,闡述了它在單脈沖二次雷達應答數字信號處理器中的應用,使用VHDL語言設計FPGA程序,并且給出主要模塊的仿真結果.FPGA主要完成距離計數、方位計數、脈沖分解、產生應答數據送給DSP、與PC104交換報表等功能.長時間的成功試驗表明,基于FPGA和DSP技術的二次雷達應答信號處理器在3毫秒內可以同時處理四個重疊應答,計算所接收的每一個脈沖的到達方向,得到真實脈沖并且給出脈沖置信度.系統達到了預期的目的.該課題的另外一個重要意義是對傳統的二次監視雷達應答信號處理器進行了改進,使單脈沖二次雷達系統的應答處理能力在可靠性、穩定性和系統精度三個方面有質的飛躍.
上傳時間: 2013-04-24
上傳用戶:gokk
卷積碼是無線通信系統中廣泛使用的一種信道編碼方式。Viterbi譯碼算法是一種卷積碼的最大似然譯碼算法,它具有譯碼效率高、速度快等特點,被認為是卷積碼的最佳譯碼算法。本文的主要內容是在FPGA上實現約束長度為9,碼率為1/2,采用軟判決方式的Viterbi譯碼器。 本文首先介紹了卷積碼的基本概念,闡述了Viterbi算法的原理,重點討論了決定Viterbi算法復雜度和譯碼性能的關鍵因素,在此基礎上設計了采用“串-并”結合運算方式的Viterbi譯碼器,并在Altera EP1C20 FPGA芯片上測試通過。本文的主要工作如下: 1.對輸入數據采用了二比特四電平量化的軟判決方式,對歐氏距離的計算方法進行了簡化,以便于用硬件電路方式實現。 2.對ACS運算單元采用了“串-并”結合的運算方式,和全并行的設計相比,在滿足譯碼速度的同時,節約了芯片資源。本文中提出了一種路徑度量值存儲器的組織方式,簡化了控制模塊的邏輯電路,優化了系統的時序。 3.在幸存路徑的選擇輸出上采用了回溯譯碼方法,與傳統的寄存器交換法相比,減少了寄存器的使用,大大降低了功耗和設計的復雜度。 4.本文中設計了一個仿真平臺,采用Modelsim仿真器對設計進行了功能仿真,結果完全正確。同時提出了一種在被測設計內部插入監視器的調試方法,巧妙地利用了Matlab算法仿真程序的輸出結果,提高了追蹤錯誤的效率。 5.該設計在Altera EP1C20 FPGA芯片上通過測試,最大運行時鐘頻率110MHz,最大譯碼輸出速率10.3Mbps。 本文對譯碼器的綜合結果和Altera設計的Viterbi譯碼器IP核進行了性能比較,比較結果證明本文中設計的Viterbi譯碼器具有很高的工程實用價值。
上傳時間: 2013-07-23
上傳用戶:葉山豪