雷達(dá)信號(hào)處理是雷達(dá)系統(tǒng)的重要組成部分。在數(shù)字信號(hào)處理技術(shù)飛速發(fā)展的今天,雷達(dá)信號(hào)處理中也普遍使用數(shù)字信號(hào)處理技術(shù)。而現(xiàn)場(chǎng)可編程門(mén)陣列(FPGA)在數(shù)字信號(hào)處理中的廣泛應(yīng)用,使得FPGA在雷達(dá)信號(hào)處理中也占據(jù)了重要地位。 針對(duì)脈壓雷達(dá)信號(hào)處理的FPGA實(shí)現(xiàn),本文在以下幾個(gè)方面展開(kāi)研究: 首先對(duì)幾種主要的脈沖壓縮信號(hào)進(jìn)行了詳細(xì)的分析,得出了各種信號(hào)的特點(diǎn)及其處理方式;并比較了各種方式的優(yōu)缺點(diǎn)。 其次對(duì)幾種基本的雷達(dá)信號(hào)處理如脈沖壓縮、動(dòng)目標(biāo)檢測(cè)(MTD)、恒虛警(CFAR)等詳細(xì)地闡述了其原理;列舉了各種信號(hào)處理經(jīng)常采用的實(shí)現(xiàn)方法,對(duì)各種方法進(jìn)行了比較研究;并針對(duì)線性調(diào)頻信號(hào)在MATLAB環(huán)境中對(duì)雷達(dá)回波信號(hào)處理進(jìn)行仿真。 接下來(lái),在Xilinx ISE6.3i軟件集成環(huán)境下,通過(guò)對(duì)Xilinx提供的免費(fèi)IP核的調(diào)用,并與VHDL語(yǔ)言相結(jié)合,進(jìn)行雷達(dá)信號(hào)處理的FPGA實(shí)現(xiàn)。
標(biāo)簽:
FPGA
雷達(dá)信號(hào)處理
系統(tǒng)設(shè)計(jì)
上傳時(shí)間:
2013-06-24
上傳用戶(hù):lingzhichao