亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲(chóng)蟲(chóng)首頁(yè)| 資源下載| 資源專(zhuān)輯| 精品軟件
登錄| 注冊(cè)

增益帶寬

  • 開(kāi)關(guān)電源穩(wěn)定性設(shè)計(jì)

    眾所周知,任何閉環(huán)系統(tǒng)在增益為單位增益l,且內(nèi)部隨頻率變化的相移為360°時(shí),該閉環(huán)控制系統(tǒng)都會(huì)存在不穩(wěn)定的可能性。因此幾乎所有的開(kāi)關(guān)電源都有一個(gè)閉環(huán)反饋控制系統(tǒng),從而能獲得較好的性能。在負(fù)反饋系統(tǒng)中,控制放大器的連接方式有意地引入了180°相移,如果反饋的相位保持在180°以?xún)?nèi),那么控制環(huán)路將總是穩(wěn)定的。當(dāng)然,在現(xiàn)實(shí)中這種情況是不會(huì)存在的,由于各種各樣的開(kāi)關(guān)延時(shí)和電抗引入了額外的相移,如果不采用適合的環(huán)路補(bǔ)償,這類(lèi)相移同樣會(huì)導(dǎo)致開(kāi)關(guān)電源的不穩(wěn)定

    標(biāo)簽: 開(kāi)關(guān)電源 穩(wěn)定性設(shè)計(jì)

    上傳時(shí)間: 2013-04-24

    上傳用戶(hù):TF2015

  • 基于FPGA和PCI總線(xiàn)的WCDMA信號(hào)采集卡的研制

      本論文利用FPGA可編程邏輯器件和硬件描述語(yǔ)言Verilog,采用自頂向下的設(shè)計(jì)方法,開(kāi)發(fā)了一款基于PCI總線(xiàn)的高速數(shù)據(jù)采集卡。本數(shù)據(jù)采集系統(tǒng)中,采用PLX公司生產(chǎn)的PLX9080作為PCI總線(xiàn)接口芯片。用4片每片容量為8MB的SDRAM作為數(shù)據(jù)采集的前端和PCI總線(xiàn)的數(shù)據(jù)緩沖。用ALTERA公司生產(chǎn)的Cyclone系列FPGA實(shí)現(xiàn)PCI接口芯片PLX9080的時(shí)序邏輯、對(duì)數(shù)據(jù)采集通道的前端控制以及對(duì)SDRAM的讀寫(xiě)控制。  在本論文將重點(diǎn)放在了用硬件描述語(yǔ)言Verilog進(jìn)行FPGA硬件邏輯編程上。本論文按照自頂向下的設(shè)計(jì)方法,詳細(xì)論述了PCI接口轉(zhuǎn)化電路模塊、SDRAM存儲(chǔ)片子讀寫(xiě)控制電路模塊、FPGA內(nèi)部寄存器讀寫(xiě)控制電路模塊以及用于RF端的自動(dòng)增益控制電路AGC模塊的設(shè)計(jì)。  

    標(biāo)簽: WCDMA FPGA PCI 總線(xiàn)

    上傳時(shí)間: 2013-04-24

    上傳用戶(hù):yhm_all

  • LM258中文資料 (雙運(yùn)算放大)

    LM258內(nèi)部包括有兩個(gè)獨(dú)立的、高增益、內(nèi)部頻率補(bǔ)償?shù)碾p運(yùn)算放大器,適合于電源電壓范圍很寬的單電源使用,也適用于雙電源工作模式,在推薦的工作條件下,電源電流與電源電壓無(wú)關(guān)。它的使用范圍

    標(biāo)簽: 258 LM 運(yùn)算放大

    上傳時(shí)間: 2013-07-26

    上傳用戶(hù):zmy123

  • 10種精密全波整流電路

    十種精密全波整流電路 圖中精密全波整流電路的名稱(chēng),純屬本人命的名,只是為了區(qū)分;除非特殊說(shuō)明,增益均按1設(shè)計(jì).    圖1是最經(jīng)典的電路,優(yōu)

    標(biāo)簽: 精密 全波整流 電路

    上傳時(shí)間: 2013-07-21

    上傳用戶(hù):zoushuiqi

  • WiMAX接收機(jī)中AGC的算法研究和FPGA實(shí)現(xiàn)

    用戶(hù)對(duì)寬帶無(wú)線(xiàn)接入業(yè)務(wù)、尤其是對(duì)于寬帶無(wú)線(xiàn)化以及移動(dòng)化的需求日益增加,使無(wú)線(xiàn)寬帶接入技術(shù)WiMAX(World interoperability for Microwave Access,即全球微波接入互操作性技術(shù))應(yīng)運(yùn)而生、迅猛發(fā)展,成為這兩年業(yè)界關(guān)注的焦點(diǎn)。除了通常的互聯(lián)網(wǎng)接入應(yīng)用外,它還將在提供IPTV和VOIP等寬帶業(yè)務(wù)方面取得成功,它還有可能成為一種先進(jìn)的4G蜂窩電話(huà)技術(shù)。WiMAX未來(lái)將進(jìn)入蜂窩電話(huà)、筆記本電腦和機(jī)頂盒等應(yīng)用中。 本文在介紹WiMAX傳輸標(biāo)準(zhǔn)802.16d基礎(chǔ)上,詳細(xì)闡述了WiMAX接收機(jī)中信道解調(diào)芯片中的自動(dòng)增益控制(Automatic Gain Control,AGC)部分。首先介紹了自動(dòng)增益控制系統(tǒng)的基本組成和其主要特性指標(biāo),通過(guò)對(duì)一個(gè)步進(jìn)式AGC的分析,得到AGC模型的輸出公式。然后針對(duì)WiMAX接收機(jī)內(nèi)AGC系統(tǒng)中的模數(shù)轉(zhuǎn)換器以及AGC電路進(jìn)行介紹和理論分析。本文采用SPW(Signal Processing WorkSystem)模型對(duì)AGC電路基本結(jié)構(gòu)的算法分析,并結(jié)合仿真結(jié)果對(duì)AGC電路做了詳盡解說(shuō)并對(duì)參數(shù)進(jìn)行了解釋說(shuō)明。 最后給出了基于SPW和FPGA(Field Programmable Gate Array)驗(yàn)證的結(jié)果。通過(guò)SPW對(duì)AGC進(jìn)行了單獨(dú)的性能測(cè)試,并結(jié)合整個(gè)系統(tǒng)的性能測(cè)試來(lái)說(shuō)明AGC可以和系統(tǒng)的其他模塊協(xié)同工作。在FPGA測(cè)試中,可以證明用Verilog實(shí)現(xiàn)后AGC也同樣能較好的工作。 本文實(shí)現(xiàn)的基于導(dǎo)頻的步進(jìn)式的數(shù)字AGC是針對(duì)WiMAX系統(tǒng)的自動(dòng)增益控制電路提出的解決方案。此算法結(jié)合WiMAX系統(tǒng)的傳輸方式,提出的算法具有迅速鎖定信號(hào)的特點(diǎn),能夠滿(mǎn)足WiMAX系統(tǒng)的要求。同時(shí),由于各種關(guān)鍵參數(shù)設(shè)計(jì)為寄存器可配的方式,具有很好的靈活性,也就具有了更高的移植性,可以作為一種通用的數(shù)字AGC算法。

    標(biāo)簽: WiMAX FPGA AGC 接收

    上傳時(shí)間: 2013-04-24

    上傳用戶(hù):zhanditian

  • 基于FPGA的多普勒測(cè)頻系統(tǒng)設(shè)計(jì)

    多普勒計(jì)程儀是根據(jù)聲波在水中的多普勒效應(yīng)原理而制成的一種精密測(cè)速和計(jì)算航程的儀器,它是船用導(dǎo)航設(shè)備的重要組成之一。針對(duì)于多普勒計(jì)程儀的核心問(wèn)題——頻率估計(jì),本文提出了一種基于FPGA實(shí)現(xiàn)的多普勒測(cè)頻方案,它具有抗干擾能力強(qiáng)、運(yùn)算速度快等特點(diǎn)。本論文主要是圍繞系統(tǒng)的測(cè)頻方案的設(shè)計(jì)與實(shí)現(xiàn)展開(kāi)的。 本文主要研究工作包括:設(shè)計(jì)和調(diào)試基于FPGA的多普勒測(cè)頻系統(tǒng)的硬件電路;通過(guò)對(duì)測(cè)頻算法的研究,采用VHDL語(yǔ)言設(shè)計(jì)和實(shí)現(xiàn)系統(tǒng)的測(cè)頻算法和其它接口控制程序,并通過(guò)軟件仿真,測(cè)試設(shè)計(jì)的正確性。 測(cè)頻系統(tǒng)的硬件電路設(shè)計(jì)是本論文工作的主要部分之一,也是基于FPGA的多普勒測(cè)頻系統(tǒng)的核心部分。整個(gè)系統(tǒng)以FPGA作為主處理器,完成系統(tǒng)中所有的數(shù)字信號(hào)處理和外圍接口控制,同時(shí),基于FPGA豐富的片內(nèi)可編程邏輯資源和外部I/O資源,系統(tǒng)還擴(kuò)展了豐富的通信接口(UART、USB和以太網(wǎng)接口)和顯示電路(LCD和LED),使系統(tǒng)便于與PC機(jī)進(jìn)行數(shù)據(jù)交換和控制。 系統(tǒng)的軟件實(shí)現(xiàn)是本文工作的另一重要部分。本文通過(guò)對(duì)測(cè)頻算法的研究,完成了基于VHDL實(shí)現(xiàn)的過(guò)零檢測(cè)法和FFT算法,同時(shí)也實(shí)現(xiàn)了對(duì)接收機(jī)信號(hào)的自動(dòng)增益控制、信號(hào)采集和與計(jì)算機(jī)的通信功能等。

    標(biāo)簽: FPGA 多普勒 測(cè)頻 系統(tǒng)設(shè)計(jì)

    上傳時(shí)間: 2013-04-24

    上傳用戶(hù):121212121212

  • 網(wǎng)格編碼調(diào)制技術(shù)的FPGA實(shí)現(xiàn)

    在傳統(tǒng)的數(shù)字傳輸系統(tǒng)中,糾錯(cuò)編碼與調(diào)制是各自獨(dú)立設(shè)計(jì)并實(shí)現(xiàn)的,譯碼與解調(diào)也是如此。80年代初,Ungerboeck根據(jù)調(diào)制解調(diào)與糾錯(cuò)編碼的特點(diǎn),提出了一種新的思想,稱(chēng)作網(wǎng)格編碼調(diào)制,記為T(mén)CM。它是將調(diào)制解調(diào)與糾錯(cuò)編碼當(dāng)成一個(gè)整體來(lái)設(shè)計(jì)。它的中心思想是:采用編碼方法將信號(hào)空間做最佳分割,使已調(diào)信號(hào)矢量端點(diǎn)間有最大的距離。這樣就可以在相同發(fā)射功率、相同有效性的條件下提高信息傳輸?shù)目煽啃裕貏e適用于頻帶受限和功率受限信道。它在衛(wèi)星通信和移動(dòng)通信中的應(yīng)用又使它成為研究熱點(diǎn)。 本文介紹了TCM編碼調(diào)制的基本原理,在此基礎(chǔ)上提出了一種新的TCM編碼的方法;介紹了卷積碼Viterbi譯碼的基本原理和步驟,在此基礎(chǔ)上分析了TCM的Viterbi譯碼的特點(diǎn);研究了TCM在高斯白噪聲條件下的誤碼性能及其編碼增益,并在MATLAB上仿真來(lái)進(jìn)行驗(yàn)證;介紹了數(shù)字邏輯設(shè)計(jì)的基本方法和流程,在此基礎(chǔ)上介紹了基于FPGA的TCM系統(tǒng)的各個(gè)模塊。

    標(biāo)簽: FPGA 網(wǎng)格編碼 調(diào)制技術(shù)

    上傳時(shí)間: 2013-07-26

    上傳用戶(hù):13913148949

  • 基于FPGA的GPS中頻數(shù)字接收機(jī)

    本文進(jìn)行了基于FPGA的GPS直序偽碼擴(kuò)頻接收機(jī)的設(shè)計(jì)和數(shù)字化硬件實(shí)現(xiàn)。論文首先對(duì)GPS衛(wèi)星導(dǎo)航定位系統(tǒng)進(jìn)行了分析,并對(duì)與數(shù)字化接收機(jī)直接相關(guān)聯(lián)的GPS信號(hào)中頻部分結(jié)合實(shí)際系統(tǒng)要求進(jìn)行了設(shè)計(jì)和分析,由此確定了數(shù)字化偽碼捕獲跟蹤接收機(jī)研制的具體要求,之后完成了接收機(jī)中頻數(shù)字化方案設(shè)計(jì)。同時(shí)對(duì)偽碼捕獲跟蹤后端的載波捕獲跟蹤的實(shí)現(xiàn)方案進(jìn)行了描述和分析。最后利用EDA工具在FPGA芯片上實(shí)現(xiàn)了GPS數(shù)字化接收機(jī)的偽碼捕獲跟蹤。 受工作環(huán)境的制約,GPS衛(wèi)星接收機(jī)系統(tǒng)首先表現(xiàn)為功率受限系統(tǒng),接收機(jī)必須滿(mǎn)足在低信噪比條件下工作。同時(shí)接收機(jī)與衛(wèi)星間高動(dòng)態(tài)產(chǎn)生的多普勒頻率,給接收機(jī)實(shí)現(xiàn)快速捕獲帶來(lái)了難度。通過(guò)仿真分析,綜合了實(shí)現(xiàn)難度和性能兩方面因素,針對(duì)小信噪比工作條件提出了改進(jìn)型的序貫偽碼捕獲實(shí)施方案。同時(shí)按照捕獲概率和時(shí)間的要求,對(duì)接收機(jī)偏壓、上、下門(mén)限、NCO增益等進(jìn)行了設(shè)計(jì)和仿真分析,確定了捕獲的數(shù)字化實(shí)現(xiàn)方案,偽碼跟蹤采用超前滯后環(huán)方案。捕獲完成后可使本地偽碼與接收偽碼的相對(duì)誤差保持在±1/4碼元范圍內(nèi),而跟蹤環(huán)路的跟蹤范圍為±4/3碼元,保證了捕獲到跟蹤的可靠銜接,同時(shí)采用可變環(huán)路帶寬措施解決了跟蹤速度和精度的矛盾。 在數(shù)字化實(shí)現(xiàn)設(shè)計(jì)中,給出了詳細(xì)的數(shù)字化實(shí)現(xiàn)方案和分析,這樣在保證工作精度的同時(shí)盡量減少硬件資源的開(kāi)銷(xiāo),利用EDA工具,采用Veilog設(shè)計(jì)語(yǔ)言在Xilinx的VirtexII系列的XC2V500fg256的FPGA上完成數(shù)字化接收機(jī)偽碼捕獲跟蹤的實(shí)現(xiàn),并在其開(kāi)發(fā)平臺(tái)上對(duì)數(shù)字化接收機(jī)進(jìn)行了仿真驗(yàn)證,在給定的工作條件下達(dá)到了設(shè)計(jì)性能和指標(biāo)要求。

    標(biāo)簽: FPGA GPS 中頻 數(shù)字接收機(jī)

    上傳時(shí)間: 2013-04-24

    上傳用戶(hù):15510133306

  • RAKE接收機(jī)

    針對(duì)CDMA系統(tǒng)多徑衰落信道條件下采用MATLAB仿真軟件對(duì)單用戶(hù)RAKE接收機(jī)和多用戶(hù)RAKE接收機(jī)之間分別進(jìn)行了仿真。并采用最大比合并、等增益合并、選擇式合并這三種合并方式進(jìn)行比較。給出仿真結(jié)果及誤碼率性能參數(shù)。通過(guò)比較三種合并方式的比較得出最大合并比方式更適合RAKE接收機(jī)。通過(guò)單用戶(hù)與多用戶(hù)RAKE接收機(jī)的比較,得出RAKE接收機(jī)更適合于多用戶(hù)情況。并通過(guò)多用戶(hù)間的比較得出增多用戶(hù)對(duì)同狀態(tài)下信噪比要求增加不大。

    標(biāo)簽: RAKE 接收機(jī)

    上傳時(shí)間: 2013-04-24

    上傳用戶(hù):stewart·

  • LM324中文PDF資料

    LM324使用前必看,它是一個(gè)雙極線(xiàn)性集成電路,即其內(nèi)部帶有2個(gè)高增益運(yùn)算放大器

    標(biāo)簽: 324 LM

    上傳時(shí)間: 2013-06-17

    上傳用戶(hù):hj_18

主站蜘蛛池模板: 绵阳市| 紫金县| 新营市| 改则县| 信丰县| 碌曲县| 张家港市| 德清县| 顺义区| 辽阳县| 青浦区| 大悟县| 天台县| 德江县| 永寿县| 克东县| 曲靖市| 恩平市| 黄平县| 石城县| 凌云县| 雅江县| 内黄县| 区。| 大荔县| 博罗县| 阜新| 泉州市| 邻水| 屏东县| 正宁县| 彰武县| 锡林浩特市| 肇庆市| 庐江县| 乌拉特中旗| 沙田区| 博罗县| 双城市| 清苑县| 甘肃省|