亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

壓縮算法

  • 功率因數(shù)補償裝置中FFT諧波檢測算法研究.rar

    功率因數(shù)補償裝置中FFT諧波檢測算法研究,很有參考意義

    標(biāo)簽: FFT 功率因數(shù) 補償裝置

    上傳時間: 2013-06-29

    上傳用戶:tzl1975

  • 基于DSP的移動機器人控制系統(tǒng)設(shè)計與避障算法的實現(xiàn).rar

    移動機器人是機器人研究領(lǐng)域中重要的一個分支,智能移動機器人集人工智能、智能控制、信息處理、圖象處理、檢測與轉(zhuǎn)換等專業(yè)技術(shù)為一體,跨計算’機、自動控制、機械、電子等多學(xué)科,成為當(dāng)前智能機器人研究的重點之一。路徑規(guī)劃是移動機器人研究的一個基本而又極其重要的課題。靈活有效的路徑規(guī)劃算法能夠幫助機器人適應(yīng)各種復(fù)雜的環(huán)境,大大提高機器人的應(yīng)用領(lǐng)域,尤其是使移動機器人具備自動識別環(huán)境的能力,能在未知環(huán)境下完成一定的工作。 本文的主要任務(wù)是以LEGO Technic組件為本體,重新設(shè)計一個控制器,并據(jù)此研究移動機器人的避障和路徑規(guī)劃策略。為滿足移動機器人避障的實時性、準(zhǔn)確性要求,需要有一個功能完善的硬件平臺,實現(xiàn)信息采集、處理以及避障的策略。本文設(shè)計了一套移動機器人控制器,該控制器以DSP TMS320F2407A為核心,輔之以相應(yīng)的外圍電路、傳感器、人機交互、串行通信和電源等模塊。車體動力學(xué)實驗及避障實驗結(jié)果驗證了本文所設(shè)計的控制器的性能。 在對移動機器人的避障策略的研究過程中,采用了基于虛擬力場法的位置閉環(huán)控制方法,這種方法簡化了傳統(tǒng)避障方法的數(shù)學(xué)運算過程,提高了機器人對障礙物的反應(yīng)速度。最后,設(shè)計了一套實驗系統(tǒng),進(jìn)行相應(yīng)的避障方法實驗。結(jié)果表明,所設(shè)計的控制器能夠完成基本的實時避障功能。

    標(biāo)簽: DSP 移動機器人 控制系統(tǒng)設(shè)計

    上傳時間: 2013-06-30

    上傳用戶:gdgzhym

  • 基于DSP實現(xiàn)G729語音編碼算法.rar

    高速發(fā)展的DSP技術(shù)為語音信號處理領(lǐng)域提供了良好的發(fā)展平臺,使得實時實現(xiàn)各種復(fù)雜的算法稱為可能。G.729語音編碼是國際電信聯(lián)盟(ITU-T)于1996年獲準(zhǔn)通過的采用共軛結(jié)構(gòu)代數(shù)碼激勵線性預(yù)測技術(shù)的具有8 kbit/s碼速率的語音算法建議,廣泛應(yīng)用于數(shù)字移動通信、IP電話和數(shù)字衛(wèi)星通信中。本文研究了G.729語音編碼原理和在TMS320C5416定點DSP芯片上實時實現(xiàn)該編碼器過程中的軟、硬件設(shè)計。主要涉及有以下幾方面內(nèi)容: 1.介紹語音編碼技術(shù)和DSP技術(shù)的發(fā)展概況。 2.研究了基于CELP結(jié)構(gòu)的G.729編碼的算法原理。 3.根據(jù)G.729聲碼器實時實現(xiàn)的需要,介紹硬件平臺的組成,研究了系統(tǒng)軟件的設(shè)計和基于算法和實時需要的軟件優(yōu)化。 4.利用DSP代碼調(diào)試工具對系統(tǒng)性能進(jìn)行分析,得出測試結(jié)果。

    標(biāo)簽: G729 DSP 語音編碼

    上傳時間: 2013-07-11

    上傳用戶:woshiayin

  • 基于浮點DSP的FFT算法的研究與應(yīng)用.rar

    快速傅立葉變換(FFT)技術(shù)是數(shù)字信號處理中的核心技術(shù),它已廣泛應(yīng)用于數(shù)字信號處理的各個領(lǐng)域,長期以來一直是一個重要的研究課題。近年來,專用數(shù)字信號處理器以其優(yōu)化的硬件結(jié)構(gòu)和優(yōu)良的性能價格比為FFT的實現(xiàn)提供了一種有效的途徑,其中最具有代表性的是美國TI公司的TMS320系列DSP。 本文首先分析了常用FFT算法原理,并進(jìn)行了算法的討論和比較,然后詳細(xì)論述了以浮點型DSP為核心的實現(xiàn)FFT算法的硬件平臺的設(shè)計。平臺的硬件電路主要包括數(shù)據(jù)采集部分、數(shù)據(jù)處理部分、數(shù)據(jù)存儲部分和數(shù)據(jù)顯示部分。其中采集部分采用12位高速的A/D轉(zhuǎn)換芯片MAX197,數(shù)據(jù)處理部分采用32位浮點型DSP芯片-TMS320VC33,數(shù)據(jù)存儲部分采用了大容量的FLASH芯片——K9F2808UOA,數(shù)據(jù)顯示部分采用PHILIPS公司的高亮度、寬視角的TFT彩色液晶顯示屏。 為了擴展系統(tǒng)的通信能力,通信接口我們選擇CAN總線。軟件部分選用了頻率抽取基2FFT、分裂基FFT和實序列FFT算法,用C語言進(jìn)行編程。最后部分是進(jìn)行軟硬件的聯(lián)合調(diào)試,并在此基礎(chǔ)上進(jìn)行了FFT算法實現(xiàn)。 論文結(jié)尾以實際的實驗曲線分析驗證了算法的正確性,同時針對實驗中產(chǎn)生的誤差找出了原因,并提出了解決的方法。實驗結(jié)果表明采用浮點DSP實現(xiàn)FFT算法方便且有較高的實時性,可以應(yīng)用到電力系統(tǒng)諧波分析、振動測試及鐵路檢測等各個領(lǐng)域。

    標(biāo)簽: DSP FFT 浮點

    上傳時間: 2013-04-24

    上傳用戶:caixiaoxu26

  • 全數(shù)字超聲診斷系統(tǒng)部分核心算法的FPGA實現(xiàn).rar

    60年代初,國際上首次將B超診斷儀應(yīng)用于臨床診斷,40多年來B超診斷儀的發(fā)展極為迅速。隨著數(shù)字信號處理及計算機技術(shù)的發(fā)展,目前國際上先進(jìn)水平的超聲診斷設(shè)備幾乎每一個環(huán)節(jié)都包含著數(shù)字信號處理的內(nèi)容,研制全數(shù)字化的超聲診斷設(shè)備已成為發(fā)展趨勢。 @@ 基于FPGA及嵌入式操作系統(tǒng)的全數(shù)字超聲診斷系統(tǒng)具有技術(shù)含量高、便攜的特點,可用數(shù)字硬件電路來實現(xiàn)數(shù)據(jù)量極其龐大的超聲信息的實時處理。 @@ 本文從超聲診斷原理入手,在對超聲診斷系統(tǒng)中的幾個關(guān)鍵技術(shù)進(jìn)行分析的基礎(chǔ)上,重點研究開發(fā)超聲診斷系統(tǒng)中數(shù)字信號處理部分的兩個核心算法。以FPGA芯片為載體,在Quartus Ⅱ平臺中采用Verilog HDL語言進(jìn)行編程并仿真驗證,分別實現(xiàn)了數(shù)字FIR濾波器及CORDIC坐標(biāo)變換兩個模塊的功能。另外,采用Verilog HDL語言對應(yīng)用于圖像顯示模塊的SPI接口進(jìn)行了編程設(shè)計,編譯下載至FPGA中,最終實現(xiàn)了與ARM A8的OMPG3530板之間高速串行數(shù)據(jù)的傳輸。 @@ 采用在單片F(xiàn)PGA芯片內(nèi)實現(xiàn)數(shù)字式超聲診斷部分核心算法并與高性能ARMA8處理器相配合的數(shù)字信號處理解決方案,具有高速度、高精度、高集成度、便攜的特點,為全數(shù)字化便攜超聲診斷設(shè)備的研制打下了基礎(chǔ)。 @@關(guān)鍵詞:超聲診斷系統(tǒng);FPGA;數(shù)字FIR濾波器;CORDIC算法;SPI總線

    標(biāo)簽: FPGA 全數(shù)字 超聲診斷系統(tǒng)

    上傳時間: 2013-07-07

    上傳用戶:hxy200501

  • SVPWM算法優(yōu)化及其FPGACPLD實現(xiàn).rar

    電壓空間矢量脈沖寬度調(diào)制技術(shù)是一種性能優(yōu)越、易于數(shù)字化實現(xiàn)的脈沖寬度調(diào)制方案。在常規(guī)SVPWM算法中,判定等效電壓空間矢量所處扇區(qū)位置時需要進(jìn)行坐標(biāo)旋轉(zhuǎn)和反正切三角函數(shù)的運算,計算特定電壓空間矢量作用時間時需要進(jìn)行正弦、余弦三角函數(shù)的運算以及過飽和情況下的歸一化處理過程,同時,在整個SVPWM算法中還包含了無理數(shù)的運算,這些復(fù)雜計算不可避免地會產(chǎn)生大量計算誤差,對高精度實時控制產(chǎn)生不可忽視的影響,而且這些復(fù)雜運算的計算量大,對系統(tǒng)的處理速度要求高,程序設(shè)計復(fù)雜,系統(tǒng)運行時間長,占用系統(tǒng)資源多。因此,從工程實際應(yīng)用的角度出發(fā),需要對常規(guī)SVPWM算法進(jìn)行優(yōu)化設(shè)計。 本文提出的優(yōu)化SVPWM算法,只需進(jìn)行普通的四則運算,計算非常簡單,克服了上述常規(guī)SVPWM算法中的缺點,同時,采用交叉分配零電壓空間矢量,并將零電壓空間矢量的切換點置于各扇區(qū)中點的方法,達(dá)到降低三相橋式逆變電路中開關(guān)器件開關(guān)損耗的目的。SVPWM算法要求高速的數(shù)據(jù)處理能力,傳統(tǒng)的MCU、DSP都難以滿足其要求,而具有高速數(shù)據(jù)處理能力的FPGA/CPLD則可以很好的實現(xiàn)SVPWM的控制功能,在實時性、靈活性等方面有著MCU、DSP無法比擬的優(yōu)越性。本文利用MATLAB/Simulink軟件對優(yōu)化的SVPWM系統(tǒng)原型進(jìn)行建模和仿真,當(dāng)仿真效果達(dá)到SVPWM系統(tǒng)控制要求后,在XilinxISE環(huán)境下采用硬件描述語言設(shè)計輸入方法與原理圖設(shè)計輸入方法相結(jié)合的混合設(shè)計輸入方法進(jìn)行FPGA/CPLD的電路設(shè)計與輸入,建立相同功能的SVPWM系統(tǒng)模型,然后利用ISESimulator(VHDL/Verilog)仿真器進(jìn)行功能仿真和性能分析,驗證了本文提出的SVPWM優(yōu)化設(shè)計方案的可行性和有效性。

    標(biāo)簽: FPGACPLD SVPWM 算法優(yōu)化

    上傳時間: 2013-07-30

    上傳用戶:15953929477

  • G729、h263、h264、MPEG4四種最流行的音頻和視頻標(biāo)準(zhǔn)的壓縮和解壓算法的源代碼.rar

    圖像壓縮 h264等壓縮算法源碼 c語言源碼

    標(biāo)簽: MPEG4 G729 h263 h264

    上傳時間: 2013-05-25

    上傳用戶:s363994250

  • PID算法在AVR單片機上的應(yīng)用(在爬壁機器人吸盤負(fù)壓控制上的實現(xiàn)應(yīng)用).rar

    PID算法在AVR單片機上的應(yīng)用,風(fēng)機的閉環(huán)控制

    標(biāo)簽: PID AVR 算法

    上傳時間: 2013-04-24

    上傳用戶:aa17807091

  • H264幀間預(yù)測算法研究與FPGA設(shè)計.rar

    隨著數(shù)字化技術(shù)的飛速發(fā)展,數(shù)字視頻信號的傳輸技術(shù)更是受到人們的關(guān)注。相比較其它類型的信息傳輸如文本和數(shù)據(jù),視頻通信需要占用更多的帶寬資源,因此為了實現(xiàn)在帶寬受限的條件下的傳輸,視頻源必須經(jīng)過大量壓縮。盡管現(xiàn)在的網(wǎng)絡(luò)狀況不斷地改善,但相對與快速增長的視頻業(yè)務(wù)而言,網(wǎng)絡(luò)帶寬資源仍然是遠(yuǎn)遠(yuǎn)不夠的。2003年3月,新一代視頻壓縮標(biāo)準(zhǔn)H.264/AVC的推出,使視頻壓縮研究進(jìn)入了一個新的層次。H.264標(biāo)準(zhǔn)中包含了很多先進(jìn)的視頻壓縮編碼方法,與以前的視頻編碼標(biāo)準(zhǔn)相比具有明顯的進(jìn)步。在相同視覺感知質(zhì)量的情況下,H.264的編碼效率比H.263提高了一倍左右,并且有更好的網(wǎng)絡(luò)友好性。然而,高編碼壓縮率是以很高的計算復(fù)雜度為代價的,H.264標(biāo)準(zhǔn)的計算復(fù)雜度約為H.263的3倍,所以在實際應(yīng)用中必須對其算法進(jìn)行優(yōu)化以減低其計算復(fù)雜度。 @@ 本文首先介紹了H.264標(biāo)準(zhǔn)的研究背景,分析了國內(nèi)外H.264硬件系統(tǒng)的研究現(xiàn)狀,并介紹了本文的主要工作。 @@ 接著對H.264編碼標(biāo)準(zhǔn)的理論知識、關(guān)鍵技術(shù)分別進(jìn)行了介紹。 @@ 對H.264塊匹配運動估計算法進(jìn)行研究,對經(jīng)典的塊匹配運動估計算法通過對比分析,三步、二維等算法在搜索效率上優(yōu)于全搜索算法,而全搜索算法在數(shù)據(jù)流的規(guī)則性和均勻性有著自己的優(yōu)越性。 @@ 針對塊匹配運動估計全搜索算法的VLSI結(jié)構(gòu)的特點,提出改進(jìn)的塊匹配運動估計全搜索算法。本文基于對數(shù)據(jù)流的分析,對硬件尋址進(jìn)行了研究。通過一次完整的全搜索數(shù)據(jù)流分析,改進(jìn)的塊匹配運動估計算法在時鐘周期、PE資源消耗方面得到優(yōu)化。 @@ 最后基于FPGA平臺對整像素運動估計模塊進(jìn)行了研究。首先對運動估計模塊結(jié)構(gòu)進(jìn)行了功能子模塊劃分;然后對每個子模塊進(jìn)行設(shè)計和仿真和對整個運動估計模塊進(jìn)行聯(lián)合仿真驗證。 @@關(guān)鍵詞:H.264;FPGA;QuartusⅡ;幀間預(yù)測;運動估計;塊匹配

    標(biāo)簽: H264 FPGA 幀間預(yù)測

    上傳時間: 2013-04-24

    上傳用戶:zttztt2005

  • 基于FPGA利用FFT算法實現(xiàn)GPSCA碼捕獲的研究.rar

    隨著中國二代導(dǎo)航系統(tǒng)的建設(shè),衛(wèi)星導(dǎo)航的應(yīng)用將普及到各個行業(yè),具有自主知識產(chǎn)權(quán)的衛(wèi)星導(dǎo)航接收機的研究與設(shè)計是該領(lǐng)域的一個研究熱點。在接收機的設(shè)計中,對于成熟技術(shù)將利用ASIC芯片進(jìn)行批量生產(chǎn),該芯片是專用芯片,一旦制造成型不能改變。但是對于正在研究的接收機技術(shù),特別是在需要利用接收機平臺進(jìn)行提高接收機性能研究時,利用FPGA通用可編程門陣列芯片是非常方便的。在FPGA上的研究成果,一旦成熟可以很方便的移植到ASIC芯片,進(jìn)行批量生產(chǎn)。本課題就是基于FPGA研究GPS并行捕獲技術(shù)的硬件電路,著重進(jìn)行了其中一個捕獲通道的設(shè)計和實現(xiàn)。 GPS信號捕獲時間是影響GPS接收機性能的一個關(guān)鍵因素,尤其是在高動態(tài)和實時性要求高的應(yīng)用中或者對弱GPS信號的捕獲方面。因此,本文在滑動相關(guān)法基礎(chǔ)上引出了基于FFT的并行快速捕獲方法,采用自頂向下的方法對系統(tǒng)進(jìn)行總體功能劃分和結(jié)構(gòu)設(shè)計,并采用自底向上的方法對系統(tǒng)進(jìn)行功能實現(xiàn)和驗證。 本課題以Xilinx公司的Spartan3E開發(fā)板為硬件開發(fā)平臺,以ISE9.2i為軟件開發(fā)平臺,采用Verilog HDL編程實現(xiàn)該系統(tǒng)。并利用Nemerix公司的GPS射頻芯片NJ1006A設(shè)計制作了GPS中頻信號產(chǎn)生平臺。該平臺可實時地輸出采樣頻率為16.367MHz的GPS數(shù)字中頻信號。 本課題主要是基于采樣率變換和FFT實現(xiàn)對GPS C/A碼的捕獲。該算法利用平均采樣的方法,將信號的采樣率降低到1.024 MHz,在低采樣率下利用成熟的1024點FFT IP核對C/A碼進(jìn)行粗捕,給出GPS信號的碼相位(精度大約為1/4碼片)和載波的多普勒頻率,符合GPS后續(xù)跟蹤的要求。 同時,由于FFT算法是以資源換取時間的方法來提高GPS捕獲速度的,所以在設(shè)計時,合理地采用FPGA設(shè)計思想與技巧優(yōu)化系統(tǒng)。基于實用性的要求,詳細(xì)的給出了基于FFT的GPS并行捕獲各個模塊的實現(xiàn)原理、實現(xiàn)結(jié)構(gòu)以及仿真結(jié)果。并達(dá)到降低系統(tǒng)硬件資源,能夠快速、高效地實現(xiàn)對GPS C/A碼捕獲的要求。 本研究是導(dǎo)航研究所承擔(dān)的國家863課題“利用多徑信號提高GNSS接收機性能的新技術(shù)研究”中關(guān)于接收機信號捕獲算法的一部分,對接收機的設(shè)計具有一定的參考價值。

    標(biāo)簽: GPSCA FPGA FFT

    上傳時間: 2013-07-22

    上傳用戶:user08x

主站蜘蛛池模板: 涟源市| 龙山县| 高要市| 南澳县| 商都县| 神木县| 太仆寺旗| 蕉岭县| 苍溪县| 北碚区| 株洲市| 象山县| 宿州市| 芷江| 阿荣旗| 临清市| 台前县| 双城市| 临沧市| 平度市| 上思县| 上饶县| 开原市| 枣庄市| 桃江县| 星座| 沙湾县| 石城县| 临西县| 社会| 信阳市| 湖北省| 荔波县| 额尔古纳市| 镇平县| 车险| 肇庆市| 滨州市| 永修县| 井陉县| 昌乐县|