亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

外圍接口電路

  • 基于FPGA的USB接口協(xié)議及驅(qū)動技術(shù)研究

    基于FPGA的USB接口協(xié)議及驅(qū)動技術(shù)研究基于FPGA的USB接口協(xié)議及驅(qū)動技術(shù)研究

    標簽: FPGA USB 接口協(xié)議 技術(shù)研究

    上傳時間: 2013-06-04

    上傳用戶:564708051@qq.com

  • 基于FPGA的三相六路信號發(fā)生器設(shè)計

    針對當前市場上流行的高性能三相信號發(fā)生器價格昂貴,性價比低的問題。本課題開發(fā)了一種輸出精度較高,價格低廉的三相六路信號發(fā)生器。其中三路輸出為電壓信號,另外三路輸出為電流信號,從而模擬三相交流電,應用于儀器的校...

    標簽: FPGA 三相 信號發(fā)生器

    上傳時間: 2013-05-19

    上傳用戶:時代電子小智

  • 單片機及接口技術(shù)實驗指導書

    《單片機及接口技術(shù)》實驗指導書,實驗平臺針對偉福仿真器,分為軟件模擬部分和系統(tǒng)仿真部分,包括簡單程序設(shè)計、循環(huán)程序設(shè)計、分支程序設(shè)計、數(shù)碼轉(zhuǎn)換、查表程序、算術(shù)及邏輯運算指令實現(xiàn)、流水燈、鍵盤實驗、數(shù)碼管實驗、AD轉(zhuǎn)換、DA轉(zhuǎn)換、定時器等實驗。

    標簽: 單片機 接口技術(shù) 實驗指導書

    上傳時間: 2013-04-24

    上傳用戶:hakim

  • 嵌入式GSM短信息接口的軟硬件設(shè)計

    《單片機與嵌入式系統(tǒng)應用》論文--嵌入式GSM短信息接口的軟硬件設(shè)計,文章給出一個小型的嵌入式SMS中/英文短信信息接口的設(shè)計,并詳細討論PDU模式的短信息格式和中文短信息軟件解碼的設(shè)計。

    標簽: GSM 嵌入式 短信息 接口

    上傳時間: 2013-07-12

    上傳用戶:lanwei

  • 基于FX2LP的USB2.0接口模塊設(shè)計

    詳細描述如何使用68013來設(shè)計從USB接口

    標簽: FX2LP 2.0 USB 接口

    上傳時間: 2013-05-22

    上傳用戶:18752787361

  • SDIO接口介紹及其實現(xiàn)

    SDIO接口介紹及其實現(xiàn),第一次接觸SDIO的朋友,值得一看!通俗易懂,深入淺出!

    標簽: SDIO 接口

    上傳時間: 2013-04-24

    上傳用戶:xc216

  • 基于ARM和FPGA的遠程監(jiān)控系統(tǒng)設(shè)計

    基于嵌入式技術(shù)的遠程監(jiān)控系統(tǒng)可以達到動態(tài)、無死角的監(jiān)控目的,可以對一些特殊環(huán)境進行遠程監(jiān)視和控制,且不受濕度、溫度等條件的影響,廣泛應用于軍事、交通、智能家居、醫(yī)療監(jiān)護等多個領(lǐng)域。可以解決傳統(tǒng)監(jiān)控系統(tǒng)將圖像采集設(shè)備固定在一個地方而使監(jiān)控范圍有限,適用場合少等弊端。    本文設(shè)計了一款基于ARM和FPGA的遠程監(jiān)控系統(tǒng)。首先在對遠程監(jiān)控系統(tǒng)功能分析的基礎(chǔ)上,設(shè)計了以ARM為主控制器和FPGA為輔助控制器的硬件電路,采用ARM芯片控制圖像采集、速度采集、網(wǎng)絡(luò)傳輸?shù)雀蓴_小的模塊,采用FPGA芯片控制電機驅(qū)動、舵機驅(qū)動、電池監(jiān)控等干擾大的模塊,大大提高了系統(tǒng)的穩(wěn)定性;其次設(shè)計了基于WinCE操作系統(tǒng)的圖像采集、GPIO、PWM、外中斷EINT-19的流接口驅(qū)動程序;同時設(shè)計了基于WinCE操作系統(tǒng)的圖像采集及壓縮、網(wǎng)絡(luò)通信、車模速度采集的應用程序;FPGA內(nèi)部邏輯電路采用Verilog語言完成電源監(jiān)控、舵機控制、直流電機控制等功能。    本系統(tǒng)集圖像采集和壓縮、運動控制、網(wǎng)絡(luò)傳輸于一體。其圖像采集速度達30幀/秒,圖像分辨率達640x480,JPEG壓縮比達10:1,控制命令響應時間為1s,網(wǎng)絡(luò)傳輸速率達10Mbps。其功能擴展容易,功耗低,體積小,抗干擾能力強,具有很好的市場前景。

    標簽: FPGA ARM 遠程監(jiān)控 系統(tǒng)設(shè)計

    上傳時間: 2013-06-18

    上傳用戶:heart520beat

  • AVR單片機RS232通信接口應用設(shè)計

    AVR單片機RS232通信接口應用設(shè)計,里面有源代碼與電路圖,可以作為學習參考之用^_^

    標簽: AVR 232 RS 單片機

    上傳時間: 2013-07-04

    上傳用戶:ommshaggar

  • 基于FPGA的OFDM基帶系統(tǒng)研究

    近幾年來,OFDM技術(shù)引起了人們的廣泛注意,根據(jù)這項新技術(shù),很多相關(guān)協(xié)議被提出來。其中WiMax代表空中接口滿足IEEE802.16標準的寬帶無線通信系統(tǒng),IEEE標準在2004年定義了空中接口的物理層(PHY),即802.16d協(xié)議。該協(xié)議規(guī)定數(shù)據(jù)傳輸采用突發(fā)模式,調(diào)制方式采用OFDM技術(shù),傳輸速率較高且實現(xiàn)方便、成本低廉,已經(jīng)成為首先推廣應用的商業(yè)化標準。本文對IEEE802.16d OFDM系統(tǒng)物理層進行了研究,并在XILINX公司的Virtexpro II芯片上實現(xiàn)了基帶算法。    ⑴探討了OFDM基本原理及其關(guān)鍵技術(shù)。根據(jù)IEEE802.16d OFDM系統(tǒng)的物理層發(fā)送端流程搭建了基帶仿真鏈路,利用MATLAB/SIMULINK仿真了OFDM系統(tǒng)在有無循環(huán)前綴(CP)、多徑數(shù)目不同等情況下的性能變化。由于同步算法和信道估計算法計算量都很大,為了找到適合采用FPGA實現(xiàn)的算法,分析了同步誤差和不同信道估計算法對接收信號的影響,并結(jié)合計算量的大小提出了一種新的聯(lián)合同步算法,以及得出了LS信道估計算法最適合802.16d系統(tǒng)的結(jié)論。    ⑵完成了基帶發(fā)射機和接收機的FPGA硬件電路實現(xiàn)。為了使系統(tǒng)的時鐘頻率更高,采用了流水線的結(jié)構(gòu)。設(shè)計中采用編寫Verilog程序和使用IP核相結(jié)合的辦法,實現(xiàn)了新的聯(lián)合同步算法,并且通過簡化結(jié)構(gòu),避免了信道估計算法中的繁瑣除法。利用ISE9.2i和Modelsim6.Oc軟件平臺對程序進行設(shè)計、綜合和仿真,并將仿真結(jié)果和MATLAB軟件計算結(jié)果相對比。結(jié)果表明,采用16位數(shù)據(jù)總線可達到理想的精度。    ⑶采用串口通信的方式對基帶系統(tǒng)進行了驗證。通過串口通信從功能上表明該系統(tǒng)確實可行。

    標簽: FPGA OFDM 基帶 系統(tǒng)研究

    上傳時間: 2013-04-24

    上傳用戶:zhangyigenius

  • 基于FPGA的PCI接口的設(shè)計

    PCI(Peripheral Component Interconnect)局部總線是微型計算機中處理器、存儲器與外圍控制部件、擴展卡之間的互連接口,由于其速度快、可靠性高、成本低、兼容性好等特點,在各種計算機總線標準占有重要地位,基于PCI標準的接口設(shè)計已經(jīng)成為相關(guān)項目開發(fā)中的一個重要的選擇。    目前,現(xiàn)場可編程門陣列FPGA(Field Programmable Gates)得到了廣泛應用。由于其具有規(guī)模大,開發(fā)過程投資小,可反復編程,且支持軟硬件協(xié)同設(shè)計等特點,因此已逐步成為復雜數(shù)字硬件電路設(shè)計的首選。    PCI接口的開發(fā)有多種方法,主要有兩種:一是使用專用接口芯片,二是使用可編程邏輯器件,如FPGA。本論文基于成本和實際需要的考慮,采用第二種方法進行設(shè)計。    本論文采用自上而下(Top-To-Down)和模塊化的設(shè)計方法,使用FPGA和硬件描述語言(VHDL和Verilog HDL)設(shè)計了一個PCI接口核,并通過自行設(shè)計的試驗板對其進行驗證。為使設(shè)計準確可靠,在具體模塊的設(shè)計中廣泛采用流水線技術(shù)和狀態(tài)機的方法。    論文最終設(shè)計完成了一個33M32位的PCI主從接口,并把它作為以NIOSⅡ為核心的SOPC片內(nèi)外設(shè),與通用計算機成功進行了通訊。    論文對PCI接口進行了功能仿真,仿真結(jié)果和PCI協(xié)議的要求一致,表明本論文設(shè)計正確。把設(shè)計下載進FPGA芯片EP2C8Q208C7之后,論文給出了使用SIGNALTAPⅡ觀察到的信號實際波形,波形顯示PCI接口能夠滿足本設(shè)計中系統(tǒng)的需要。本文最后還給出試驗板的具體設(shè)計步驟及驅(qū)動程序的安裝。

    標簽: FPGA PCI 接口的設(shè)計

    上傳時間: 2013-07-28

    上傳用戶:372825274

主站蜘蛛池模板: 宜川县| 昆明市| 六枝特区| 寿光市| 屯门区| 上思县| 北宁市| 如皋市| 曲阜市| 恩施市| 从化市| 茂名市| 手机| 伊宁市| 全南县| 青田县| 湖南省| 江川县| 新邵县| 黄骅市| 哈巴河县| SHOW| 滕州市| 浠水县| 宁远县| 胶州市| 苗栗市| 阿瓦提县| 八宿县| 红安县| 丰顺县| 民丰县| 阳泉市| 岱山县| 富蕴县| 玛纳斯县| 宜兰县| 赣榆县| 泊头市| 山阴县| 贺兰县|