設(shè)計(jì)一個(gè)智力競(jìng)賽搶答器,可同時(shí)供8名選手或8個(gè)代表隊(duì)參加比賽,他們的編號(hào)分別是0、1、2、3、4、5、6、7,各用一個(gè)搶答按鈕,按鈕的編號(hào)與選手的編號(hào)相對(duì)應(yīng),分別是So、S1、S2、S3、S4、S5、S6、S7。 ② 給節(jié)目主持人設(shè)置一個(gè)控制開關(guān),用來控制系統(tǒng)的清零(編號(hào)顯示數(shù)碼管滅燈)和搶答的開始。 ③ 搶答器具有數(shù)據(jù)鎖存和顯示的功能。搶答開始后,若有選手按動(dòng)搶答按鈕,編號(hào)立即鎖存,并在LED數(shù)碼管上顯示出選手的編號(hào),同時(shí)蜂鳴器給出音響提示。此外,要封鎖輸入電路,禁止其他選手搶答。優(yōu)先搶答選手的編號(hào)一直保持到主持人將系統(tǒng)清零為止。 • 擴(kuò)展功能
上傳時(shí)間: 2016-04-27
上傳用戶:sdq_123
數(shù)字電壓表示利用A/D轉(zhuǎn)換器,將外部輸入電壓轉(zhuǎn)換8位數(shù)字量,將處理完的數(shù)據(jù)送至數(shù)碼管顯示
標(biāo)簽: 數(shù)字電壓表 轉(zhuǎn)換器
上傳時(shí)間: 2016-05-16
上傳用戶:003030
verilog描述 23:59:59-00:00:00自減計(jì)時(shí)器 按set鍵,進(jìn)入設(shè)置,依次是反向計(jì)時(shí),小時(shí),分鐘,秒設(shè)置,然后有進(jìn)入反向計(jì)時(shí), 在方向計(jì)時(shí)狀態(tài),按timmer鍵,進(jìn)入計(jì)時(shí),在計(jì)時(shí)狀態(tài),按timmer可以暫停和計(jì)時(shí)切換, 暫停狀態(tài),按ADJ,直接清零,設(shè)置狀態(tài)按timmer鍵或是60秒無外部輸入信號(hào),退出設(shè)置狀態(tài)
上傳時(shí)間: 2013-12-17
上傳用戶:壞壞的華仔
文件是I2C總線讀寫測(cè)試程序;將跳線器JP6短接,使用外部22.1184MHz晶振. * 功能:定義 0 ~ 9 鍵為數(shù)字鍵, A ~ F 為功能鍵。按 A 鍵后,可按0 ~ 9 數(shù)字鍵, * 從零地址開始存儲(chǔ)該鍵值,并送LED數(shù)碼管上顯示該鍵值。按 B 鍵后,從零地 * 址開始讀取數(shù)據(jù)值,并送LED數(shù)碼管上顯示。讀取速度每秒一次。按 C 鍵后, * 停止任何操作。
上傳時(shí)間: 2016-06-13
上傳用戶:tedo811
本文件是鍵盤測(cè)試子程序;使用外部22.1184MHz晶振.功能:定義16個(gè)鍵為 0 ~ F , * 每按下一個(gè)鍵,蜂鳴器響一聲,并在LED數(shù)碼管上顯示相應(yīng)的字符。
標(biāo)簽: 22.1184 MHz 鍵盤 測(cè)試
上傳時(shí)間: 2014-10-13
上傳用戶:牧羊人8920
通過外部的鍵盤可以對(duì)系統(tǒng)進(jìn)行復(fù)位控制和顯示檔位選擇,不同的檔位選擇不同的輸入電壓范圍(0~5、5~50)。 (1)控制部分:采用FPGA為控制核心 (2)AD轉(zhuǎn)換部分:采用逐次逼近(比較)型AD轉(zhuǎn)換器ADC0809; (3)顯示部分:采用液晶LCD顯示
上傳時(shí)間: 2016-06-17
上傳用戶:妄想演繹師
1. 搶答器同時(shí)供8名選手或8個(gè)代表隊(duì)比賽,分別用8個(gè)按鈕S0 ~ S7表示。 2. 設(shè)置一個(gè)系統(tǒng)清除和搶答控制開關(guān)S,該開關(guān)由主持人控制。 3. 搶答器具有鎖存與顯示功能。即選手按動(dòng)按鈕,鎖存相應(yīng)的編號(hào),并在LED數(shù)碼管上顯示,同時(shí)揚(yáng)聲器發(fā)出報(bào)警聲響提示。選手搶答實(shí)行優(yōu)先鎖存,優(yōu)先搶答選手的編號(hào)一直保持到主持人將系統(tǒng)清除為止。 4. 搶答器具有定時(shí)搶答功能,且一次搶答的時(shí)間由主持人設(shè)定(如30秒)。當(dāng)主持人啟動(dòng)"開始"鍵后,定時(shí)器進(jìn)行減計(jì)時(shí),同時(shí)揚(yáng)聲器發(fā)出短暫的聲響,聲響持續(xù)的時(shí)間0.5秒左右。 5. 參賽選手在設(shè)定的時(shí)間內(nèi)進(jìn)行搶答,搶答有效,定時(shí)器停止工作,顯示器上顯示選手的編號(hào)和搶答的時(shí)間,并保持到主持人將系統(tǒng)清除為止。 6. 如果定時(shí)時(shí)間已到,無人搶答,本次搶答無效,系統(tǒng)報(bào)警并禁止搶答,定時(shí)顯示器上顯示00。
標(biāo)簽: 搶答器
上傳時(shí)間: 2016-06-20
上傳用戶:ccclll
東芯IVSEP3203F50移動(dòng)終端應(yīng)用處理器用戶手冊(cè) 第1 章 東芯IV SEP3203F50 概述. 第2 章 ARM7TDMI 內(nèi)核 第3 章 EMI 外部存儲(chǔ)器接口 第4 章 片上SRAM 第5 章 時(shí)鐘與功耗管理模塊PMC 第6 章 LCD 控制器 第7 章 MMA 多媒體加速器 第8 章 DMA 控制器 第9 章 INTC 中斷控制器. 第10 章 RTC 實(shí)時(shí)時(shí)鐘控制器. 第11 章 TIMER 通用定時(shí)器 第12 章 UART 通用異步收發(fā)器. 第13 章 SPI 串行外設(shè)接口 第14 章 USB 設(shè)備接口 第15 章 PWM 脈沖調(diào)制器. 第16 章 多媒體卡控制器MMC/SD 第17 章 AC 97 控制器 第18 章 GPIO 通用輸入輸出.
標(biāo)簽: 3203F 3203 F50 ARM7TDMI
上傳時(shí)間: 2014-01-23
上傳用戶:源碼3
主要方法和要求:(1)用匯編語言對(duì)定時(shí)器8253和中斷控制器8259A編程計(jì)數(shù)、定時(shí)和中斷,進(jìn)行定時(shí)計(jì)數(shù)(在規(guī)定的時(shí)間內(nèi)記錄外部脈沖的數(shù)目),計(jì)算出頻率,用LED數(shù)碼管顯示出來。
標(biāo)簽: 8259A 8253 匯編語言 定時(shí)器
上傳時(shí)間: 2014-12-02
上傳用戶:黑漆漆
2.1 設(shè)計(jì)總要求 2.1.1 實(shí)驗(yàn)計(jì)算機(jī)的外設(shè)需求 該實(shí)驗(yàn)計(jì)算機(jī)具有鍵盤和打印機(jī)兩種外部設(shè)備。外設(shè)和內(nèi)存統(tǒng)一操作指令,程序查詢法使用外設(shè)。 2.1.2實(shí)驗(yàn)計(jì)算機(jī)運(yùn)算器結(jié)構(gòu) 運(yùn)算器采用單累加器多通用寄存器結(jié)構(gòu) 2.1.3實(shí)驗(yàn)計(jì)算機(jī)功能和用途 能執(zhí)行鍵盤輸入的奇數(shù)i (i=1-255)回打出來并存入100H號(hào)開始的內(nèi)存單元中。
標(biāo)簽: 2.1 實(shí)驗(yàn) 外設(shè) 計(jì)算機(jī)
上傳時(shí)間: 2016-07-30
上傳用戶:wff
蟲蟲下載站版權(quán)所有 京ICP備2021023401號(hào)-1