亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

多<b>功能</b>編程器

  • 電力系統遠程監控的若干問題研究.rar

    電力系統遠程監控,即遠動,就是應用通信技術對遠方的運行設備進行監視和控制,以實現遠程測量、遠程信號傳輸、遠程控制和調節等多項功能。隨著國民經濟的發展,越來越多的遠程監控應用于電力系統和其他工業應用場合,人們對無人值班的需求越來越大,用戶對遠程監控的通信質量和通信可靠性的要求也越來越高。但是由于通信信道的制約和通信規約的不一致性,限制了系統的推廣。目前,遠程監控系統一直隨著自動化、計算機和通信技術的發展,要求系統和IDEs能符合全球變電站數字化和設備通用化的要求,因此對遠程控制的關鍵技術進行研究具有重要的理論意義和實用價值。 基于遠程監控的實際需求和對于降低通信的成本的考慮,簡化通信的處理需求,以及廣闊的市場需求,促使我們開展了對遠程監控系統的研究。 本文對我國電力監控遠程控制系統發展概況進行了綜述,對國外典型的變電站自動化系統進行了分析;對變電站自動化系統通信網絡的現狀和通信協議的應用現狀進行了分析;對電力系統遠程監控系統的通信信道、通信規約和后臺監控平臺等若干關鍵技術問題進行深入研究;在實現基于

    標簽: 電力系統 遠程監控 若干問題

    上傳時間: 2013-07-31

    上傳用戶:dreamboy36

  • 大功率同步電機的軟起動.rar

    同步電動機以其可調的功率因數和輸出轉矩對電網電壓波動不敏感等良好的運行性能,在大功率電氣傳動領域獨占螯頭。同步電機雖然有很多優點,但它的最大缺點是起動困難。目前,大功率同步電機的軟起動大多采用靜止變頻器起動方式,但由于變頻器多采用晶閘管作為功率器件從而要依靠電動機產生的反電勢才能自行關斷并且輔助設備較多。而一旦逆變器換流失敗就會導致電動機起動失敗。針對晶閘管不能自行關斷的缺點,本文研究了一種以IGBT做為變頻器功率器件的轉速開環恒壓頻比控制的起動方法。 @@ 首先,根據同步電動機的工作原理對同步電動機的起動特性進行了詳細分析,并對全壓異步起動方法進行了仿真研究,得出了起動過程中電動機相電流、電磁轉矩等參數的變化曲線。針對異步起動過程中定子繞組產生過大沖擊電流的問題,提出了逐級變頻的轉速開環恒壓頻比控制同步電動機軟起動方法。闡述了逐級變頻開環控制同步電動機軟起動的原理,即通過逐級改變變頻器輸出頻率使轉子轉速跟隨定子旋轉磁場轉速逐級升高至額定值。推導出起動過程中變頻器逐級變化的頻率與電動機轉動慣量、電磁轉矩等參數的關系式。通過對一臺同步電動機做工頻起動和低頻起動的仿真研究,證明了同步電動機在低頻下依靠同步電磁轉矩自行起動的可行性。通過計算轉子轉速達到相應同步轉速的時間來確定變頻器逐級升高的電壓頻率隨時間的變化規律。然后,在采用電壓型交直交變頻器作為同步電機變頻電源的基礎上,設計了恒壓頻比逐級變頻軟起動的控制方案,利用MATLAB/SIMULINK構建了轉速開環恒壓頻比控制同步電動機軟起動的數學模型,對同步電動機的起動過程進行仿真試驗,并且分別對空載起動和負載起動過程進行了分析。仿真結果驗證了轉速開環控制同步電動機軟起動的可行性。 @@ 針對同步電動機起動后的并網問題進行了理論分析,并研究了相應的并網控制方案。應用MATLAB/SIMULINK對并網過程進行仿真試驗,給出并網瞬間電網電壓、同步電機相電流等參數變化曲線,從而驗證了并網方案的可行性。 @@ 最后,對所做工作進行了總結,并展望了大功率同步電動機的軟起動技術。 @@關鍵詞:同步電動機;軟起動;變頻器;恒壓頻比

    標簽: 大功率 同步電機 軟起動

    上傳時間: 2013-05-26

    上傳用戶:assss

  • 基于FPGA的IDE固態硬盤控制器的設計與實現.rar

    固態硬盤是一種以FLASH為存儲介質的新型硬盤。由于它不像傳統硬盤一樣以高速旋轉的磁盤為存儲介質,不需要浪費大量的尋道時間,因此它有著傳統硬盤不可比擬的順序和隨機存儲速度。同時由于固態硬盤不存在機械存儲結構,因此還具有高抗震性、無工作噪音、可適應惡劣工作環境等優點。隨著計算機技術的高速發展,固態硬盤技術已經成為未來存儲介質技術發展的必然趨勢。 本文以設計固態硬盤控制芯片IDE接口部分為項目背景,通過可編程邏輯器件FPGA,基于ATA協議并使用硬件編程語言verilog,設計了一個位于設備端的IDE控制器。該IDE控制器的主要作用在于解析主機所發送的IDE指令并控制硬盤設備進行相應的狀態遷移和指令操作,從而完成硬盤設備端與主機端之間基本的狀態通信以及數據通信。論文主要完成了幾個方面的內容。第一:論文從固態硬盤的基本結構出發,分析了固態硬盤IDE控制器的功能性需求以及寄存器傳輸、PIO傳輸和UDMA傳輸三種ATA協議主要傳輸模式所必須遵循的時序要求,并概括了IDE控制器設計的要點和難點;第二:論文設計了IDE控制器的總體功能框架,將IDE控制器從功能上分為寄存器部分、頂層控制模塊、異步FIFO模塊、PIO控制模塊、UDMA控制模塊以及CRC校驗模塊六大子功能模塊,并分析了各個子功能模塊的基本工作原理和具體功能設計;第三:論文以設計狀態機流程和主要控制信號的方式實現了各個具體子功能模塊并列舉了部分關鍵代碼,同時給出了主要子功能模塊的時序仿真圖;最后,論文給出了基于PIO傳輸模式和基于UDMA傳輸模式的具體指令操作流程實現,并通過SAS邏輯分析儀和QuartusⅡ對IDE控制器進行了功能測試和分析,驗證了本論文設計的正確性。

    標簽: FPGA IDE 固態硬盤

    上傳時間: 2013-07-31

    上傳用戶:liangrb

  • 優化ⅡR數字濾波器的FPGA實現

    本文以數字信號處理系統為應用背景,圍繞基于FPGA的ⅡR數字濾波器的實現技術展開了研究。 首先以ⅡR數字濾波器的優化設計基本理論為依據,研究了在頻域上的最小均方誤差設計法和在時域上的最小平方誤差設計法。以四階和六階兩個ⅡR低通數字濾波器設計為例,利用Matlab軟件進行輔助設計,探討了濾波器的設計過程。 然后著重研究了FPGA的設計方法和設計流程,在設計中采用了層次化、模塊化的設計思想,將整個濾波器劃分為多個功能模塊,利用VHDL語言編程和原理圖兩種設計技術進行了ⅡR濾波器的各個功能模塊的設計,采用EPlCl2Q240器件實現了基于FPGA的二個二階節級聯型結構的四階ⅡR低通數字濾波器,并類推了設計六階ⅡR低通數字濾波器。最后用QuartusⅡ4.0軟件進行了綜合與仿真,用MATLAB7.0軟件對仿真結果進行了分析,最終在GW48-PK2開發系統中進行了硬件電路驗證,得出了實際濾波效果測試波形,驗證了所設計濾波器的正確性。 本設計對于用二階節級聯型結構構成的ⅡR數字濾波器硬件電路具有通用性,通過改變二階節級聯型結構的數量,可以構成任意偶數階的濾波器;同時,通過上模型中系數的變換,也可以構成相應階數的高通、帶通、帶阻等濾波器。

    標簽: FPGA 數字濾波器

    上傳時間: 2013-06-20

    上傳用戶:lw852826

  • 基于FPGA的MPEG-2預處理TS流復用設計及驗證

      本文著重研究了多路數字節目復用器中的對多路預處理TS流復用的原理和基于FPGA的實現方法。首先論述了關于數字電視系統的一些基本概念,介紹了MPEG-2/DVB標準以及數字電視節目專用信息(PSI),并結合多路數字節目復用的基本原理提出了一套基于FPGA的設計方案。通過對復用器輸入部分、復用控制邏輯和PCR校正等一系列模塊的設計及仿真驗證,達到了設計的要求,取得了一定的研究成果。

    標簽: FPGA MPEG 預處理 TS流

    上傳時間: 2013-06-09

    上傳用戶:bugtamor

  • 基于ARM的汽車行駛記錄儀研究及應用

    汽車行駛記錄儀,俗稱汽車黑匣子,是對車輛行駛速度、時間、里程以及有關車輛行駛的其他狀態信息進行記錄、存儲并可通過接口實現數據輸出的數字式電子記錄裝置。汽車行駛記錄儀的使用,對遏止疲勞駕駛、車輛超速等交通違章、約束駕駛人員的不良駕駛行為、保障車輛行駛安全以及道路交通事故的分析鑒定具有重要的作用。本文在參考了國內外多種不同結構,不同領域的汽車行駛記錄儀的設計與研究的基礎上,將現今領先的GPRS通信技術與人機對話技術應用在傳統的汽車行駛記錄儀上,以達到能夠有效地記錄數據并與用戶實時互動等多項功能。 本記錄儀的設計是基于Samsung公司出產的ARM9 s3c2410的處理器,相應的操作系統是廣泛采用的Linux操作系統。本文在介紹并分析了國內外汽車行駛記錄儀的相關背景和現狀之后,提出了本課題需要完成的目標。接下來,論文闡述了記錄儀的整體系統結構,同時詳細介紹了系統各個模塊的硬件設計及其結構。接下來,在介紹了各個模塊結構的基礎上,詳細分析了通信模塊的設計,并將現今領先的GPRS技術應用于記錄儀的通信環節。在介紹了硬件模塊的各個方面之后,論文進入了軟件設計部分的闡述。在軟件部分中,本文先介紹了本系統的軟件流程。并在此流程的基礎上詳細說明了系統采用的Linux操作系統的配置,剪裁,移植等方面,同時也介紹了本系統所采用的Bootloader-vivi。在軟件設計的部分,論文還詳細研究了基于Linux操作系統的界面設計應用軟件平臺MiniGUI,并重點闡述了MiniGUI在PC上位機環境下的配置和編譯工作,以及在交叉編譯環境下的編譯工作等復雜的環節。最后,是通過串口線將系統與連接板相互交叉進行同步編譯,同步測試,并展示出最后的完成結果。 本論文在結束處對本課題已完成的部分進行了比較深入的總結,并將出現的問題進行了分析和小結。同時還對系統性能提出了進一步改善的可行性建議。關鍵詞:汽車行駛記錄儀,s3c2410,Linux,MiniGUI

    標簽: ARM 汽車行駛記錄儀

    上傳時間: 2013-04-24

    上傳用戶:玉簫飛燕

  • 基于ARM的智能公交車載終端的設計與開發

    智能公交系統是城市交通系統的一個重要組成部分,在城市交通公交優先的背景下,欲緩解城市交通擁堵的現象,就必須大力發展公交事業。智能公交系統的建設可以改善公交公司的企業管理方法,提高公交系統的運營效率與服務水平,是城市公交事業發展的重要一步。 本文在研讀大量文獻、參考相關設計的基礎上,結合先進的GPS、GPRS技術,提出了基于ARM的智能公交車載管理終端的設計與實現方法。 GPS是由美國建立的新一代衛星導航與定位系統,具有全球性、全天候、陸海空全能等特點,特別適用于交通運輸行業,配合中國移動穩定可靠、覆蓋面廣、數據傳輸速度極快的GPRS網絡作為信息傳輸的媒介,以GPS、GPRS為主要技術的智能公交系統較以往利用射頻、數傳電臺技術方式建造的公交系統具有更加穩定、實時性更高等特點,是當前智能公交系統設計的理想方案。 基于ARM的智能公交車載終端是智能公交系統的重要組成部分,是整個系統的信息終端,負責信息的接收和發布,在系統中起著至關重要的作用。本文詳細介紹了一款以ARM處理器為主控的智能車載終端的設計方法,包括終端總體方案設計、硬件電路設計、軟件代碼編寫、整機調試等內容。文章在總體設計中提出了終端的功能要求,并針對功能要求提出了相應的設計方案;在硬件設計中給出了具體的硬件設計原理圖,并就硬件選型、原理圖設計中的關鍵問題進行了探討;在軟件設計中給出了終端主要軟件設計的程序流程圖,并對程序設計思路進行了細致的講解;最后對終端硬件、軟件的聯合調試過程進行了介紹,并對最終通過調試的終端進行了展示。 經過多次的測試和修改,該智能公交系統已經實現了正點考核、實時監控、短信報警、自動報站等多項功能,并在長沙市公交線路上投入試運行,社會反應良好。

    標簽: ARM 智能公交 車載終端

    上傳時間: 2013-07-02

    上傳用戶:jing911003

  • 基于ARM和μCOS-Ⅱ的智能直流校驗表的研制

    目前國內的大多數通用直流電參數測量設備,精度等級一般為0.5級或0,2級,精度更高的測量儀表(校表)一般為0.1~0.05級。而數字儀表使用的CPU大多數仍采用8位或16位單片機,由于其處理速度慢,不易實現更多的功能。軟件上還是采用匯編語言編程,流程上沿用傳統的線性程序,不便于軟件的升級和維護。而國外高精度的測量設備往往價格很高。為了更好地滿足計算過程中準確性、精確性、快速性以及日后客戶對儀表功能上的升級要求,克服目前國內現行的直流電參數測量儀器存在的局限,同時獲得更高的性價比,本文在充分分析和吸收當前國內外數字儀表的先進技術和經驗后,研制了一種基于32位ARM和嵌入式實時操作系統μC/OS-Ⅱ的智能直流校驗表,精度已達到了0.05級,該儀器是目前國內直流電參數測量的最高性能儀器之一,可廣泛用于實驗室、計量院所、電力系統等部門作為0.1級、0.05級直流電壓、電流測量標準或現場檢測。 本文首先對直流表的各種測量功能和精度要求進行了分析,提出了儀器的總體框架和滿足測量精度要求的措施。本裝置硬件上采用ARM結構,以恩智浦公司的ARM微控制器(LPC2134)為控制核心,實現測量、校準、通信和顯示功能。軟件上則基于嵌入式實時操作系統μC/OS-Ⅱ進行了儀表的總體程序設計。 在介紹了對直流表硬件電路的設計及驅動程序的編寫后,再簡單闡述了μC/OS-Ⅱ的一些基本概念和在ARM微控制器(LPC2134)上的移植,并詳細介紹了基于μC/OS-Ⅱ平臺應用程序的任務劃分,在設計了全部程序后,探討了誤差的分類和產生原因,并對實驗結果進行了分析。

    標簽: ARM COS 直流

    上傳時間: 2013-06-25

    上傳用戶:元宵漢堡包

  • 基于ARM嵌入式平臺的X86譯碼SoC架構設計.pdf

    SoC(System On a Chip)又稱為片上系統,是指將微處理器、模擬IP核、數字IP核和存儲器(或片外存儲器接口)集成在單一芯片上。SoC產品不斷朝著體積小、功能強的方向發展,芯片內部整合越來越多的功能。ARM架構作為嵌入式系統流行的應用,其應用的擴展面臨軟件擴充的問題,而X86平臺上卻有很多軟件資源。若將已有的X86軟件移植到ARM平臺,則可以在一定程度上解決軟件擴充的問題。 本論文針對X86指令在ARM中兼容的應用,以智能手機的應用為例,提出了基于ARM嵌入式平臺,使用X86指令到ARM指令的二進制翻譯模塊,達到對X86指令的兼容。主要研究ARM公司的片上總線系統——AMBA AHB和AMBA APB片上總線標準。對Multi-layer總線結構進行研究,分析了Multi-layer AHB系統中使用的Bus Matrix模塊的結構,從Bus Matrix模塊的內部矩陣結構和系統架構兩方面針對系統的特點作出優化。 最后介紹了論文采用的事物級模型與Verilog HDL協同仿真的方法和系統的控制過程,通過仿真結果的比較,驗證了利用二進制翻譯模塊實現X86指令執行的可行性和優化后的架構較適合于X86翻譯系統的應用。

    標簽: ARM X86 SoC

    上傳時間: 2013-06-28

    上傳用戶:釣鰲牧馬

  • 基于ARMFPGA的雷達伺服控制器設計

    這篇論文在系統分析國內外雷達伺服控制系統研究現狀的基礎上,選定以ARM為內核的基于ARM+FPGA的雷達伺服控制器為研究對象。 首先,根據雷達伺服控制系統功能要求與性能指標,進行系統的硬件設計:選擇基于ARM920T的S3C2410和Altera公司的FPGA芯片EP1C12Q240作為主控芯片,ARM與FPGA的連接形式采用中斷+存儲器的形式;將ARM與FPGA上多余的引腳引出作為將來升級的需要;還畫出ARM+FPGA的雷達伺服控制器的系統圖并制作了PCB板。 其次,選用PID對伺服系統進行控制,模糊神經網絡綜合了模糊控制和神經網絡的優點,并利用模糊神經網絡算法對PID參數進行在線調整。用Matlab7.1進行仿真,其結果表明:該控制算法對系統具有良好的控制效果,性能較常規PID得到較大改善。 最后,根據FPGA在伺服系統主要任務,用VHDL語言和原理圖在FPGA芯片中分別編制實現DAC0832接口控制功能、光電編碼器與脈沖發生電路的程序代碼;并在Quartus II6.0環境下通過仿真,且得到仿真的波形符合系統功能要求。采用C語言編寫在ARM中實現模糊神經網絡PID控制算法的代碼,通過CodeWarrior for ARM的編譯無誤后,生成可執行文件.axf,,調用AXD進行在線仿真調試。仿真結果表明:模糊神經網絡PID算法對伺服系統能夠進行有效控制。 結果表明:ARM作為伺服控制器的內核,其性價比與集成度高:用FPGA芯片實現接口電路使伺服控制器的可靠性高、速度快、可配置及連接方式靈活。因此采用基于ARM+FPGA的雷達伺服控制器,提高了系統的開放性、實時性、可靠性,降低了系統功耗,具有重要的應用價值。

    標簽: ARMFPGA 雷達 伺服 制器設計

    上傳時間: 2013-06-30

    上傳用戶:Ruzzcoy

主站蜘蛛池模板: 应城市| 佛学| 吉林省| 从江县| 正宁县| 兴隆县| 凌云县| 布拖县| 泾源县| 北京市| 铁力市| 台江县| 保德县| 方城县| 黄浦区| 图们市| 阿拉尔市| 黄平县| 南郑县| 焦作市| 承德县| 乌兰察布市| 夏邑县| 宜春市| 阿克苏市| 吐鲁番市| 西和县| 江油市| 鲁甸县| 兴安县| 行唐县| 武陟县| 高清| 广水市| 财经| 武冈市| 盐亭县| 怀仁县| 苏尼特右旗| 内江市| 凯里市|