易 語 言 開 發 的 多 彩 進 度 條,易語 言 編 寫,沒 有 調 用 API 函 數 和DLL 命 令。
標簽:
上傳時間: 2014-01-14
上傳用戶:jackgao
求JAVA計算器源代碼_百度知道我最進在做考題,上機的時間不多,那位好心的大哥有計算器的原代碼啊! 我要應急!! 謝了!!! 不要很復雜,能有...急求java科學計算器源代碼 求WINDOWS一樣的計算器JAVA源代碼一個 哪個高手大哥幫小弟做做這個JAVA題 快著急死我了 ...
上傳時間: 2013-12-12
上傳用戶:dongbaobao
IPv6的地址結構特點與管理機制分析 本文主要介紹了有關IPv6互聯網的網絡地址結構度其管理機制。與現行的IPv4地址相比,IPv6在地址的長度、分類方法、表示方法和婁型等方面均不相同,它可有效地解決IP地址枯竭與路由效率低下的問題,同時具有地址聚類性、多播性、任播性和接口多址性等特點;而在IPv6地址管理 方面則采用層次化路由選擇策略,支持QoS路由協議,將地址解析通過鄰居發現協議來實現,新增了 無態地址的自動配置,使得網絡地址的重新編號變得更加簡單快速。最后通過模擬仿真的方法,進一步分析說明了IPv6網絡的性能。
上傳時間: 2017-07-12
上傳用戶:熊少鋒
采用標準的 Levenshtein Distance 算法計算兩個文件的相似度。 2。 程序使用簡單。選入多個文件,然后按分析便個分析出兩個文
標簽: Levenshtein Distance 標準 算法
上傳時間: 2017-08-15
上傳用戶:aa17807091
本課題來源于重點航空研究項目——某型飛機電動舵機用雙余度隔槽嵌放式稀土永磁直流無刷電機的研制,進行雙余度無刷直流電機的控制技術及性能研究具有理論意義、工程意義和顯著的社會效益和經濟效益.論文介紹以AT89C51單片機與SG3525脈寬調制控制器為核心的雙余度稀土永磁無刷直流電機試驗器的系統硬件結構,并對PWM調速控制、功率驅動輸出及GAL邏輯綜合等電路進行分析,提出并設計了電流截止負反饋電路實現電機堵轉和起動時的電流限制功能.在控制器軟件需求分析的基礎上,介紹了基于KeilC51的RTXTiny實時多任務操作系統的軟件工程化技術.按照控制設計、編程、測試、試驗等規范,建立了完整的文檔,提高軟件的易讀性、易理解性,以達到軟件的高可靠性和強壯性.無刷直流電機是典型的強電與弱電相結合的系統,并且飛機系統的電磁環境復雜,本文對系統的干擾源、傳播途徑等問題進行了研究,并提出相應的軟、硬抗干擾措施使系統性能達到總體設計要求.
上傳時間: 2013-07-21
上傳用戶:FFAN
為適應組合導航計算機系統的微型化、高性能度的要求,拓寬導航計算機的應用領域,本文設計出一種基于浮點型DSP(TMS320C6713)和可編程邏輯陣列器件(FPGA: EP1C12N240C8)協同合作的導航計算機系統。 論文在闡述了組合導航計算機的特點和應用要求后,提出基于DSP和FPGA的組合導航計算機系統方案。該方案以DSP為導航解算處理器,由FPGA完成IMU信號的采集和緩存以及系統控制信號的整合;DSP通過EMIF接口實現和FPGA通信。在此基礎上研究了各擴展通信接口、系統硬件原理圖和PCB的開發,且在FPGA中使用調用IP核來實現FIR低通濾波數據處理機抖激光陀螺的機抖振動的影響。其次,詳細闡述了利用TI公司的DSP集成開發環境和DSP/BIOS準實時操作系統開發多任務系統軟件的具體方案。本文引入DSP/BIOS實時操作系統提供的多任務機制,將采集處理按照功能劃分四個相對獨立的任務,這些任務在DSP/BIOS的調度下,按照用戶指定的優先級運行,大大提高系統的工作效率。最后給了DSP芯片Bootloader的制作方法。 導航計算機系統研制開發是軟、硬件研究緊密結合的過程。在微型導航計算機系統方案建立的基礎上,本文首先討論了系統硬件整體設計和軟件開發流程;其次針對導航計算機系統各個功能模塊以及多項關鍵技術進行了設計與開發工作,涉及系統數據通信模塊、模擬信號采集模塊和數據存儲模塊;最后,對導航計算機系統進行了聯合調試工作,并對各個模塊進行了詳細的功能測試與驗證,完成了微型導航計算機系統的制作。 以DSP/FPGA作為導航計算機硬件平臺的捷聯式慣性導航實時數據系統能夠滿足系統所要求的高精度、實時性、穩定性要求,適應了其高性能、低成本、低功耗的發展方向。
上傳時間: 2013-04-24
上傳用戶:lishuoshi1996
表面粗糙度是機械加工中描述工件表面微觀形狀重要的參數。在機械零件切削的過程中,刀具或砂輪遺留的刀痕,切屑分離時的塑性變形和機床振動等因素,會使零件的表面形成微小的蜂谷。這些微小峰谷的高低程度和間距狀況就叫做表面粗糙度,也稱為微觀不平度。表面粗糙度的測量是幾何測量中的一個重要部分,它對于現代制造業的發展起了重要的推動作用。世界各國競相進行粗糙度測量儀的研制,隨著科學技術的發展,各種各樣的粗糙度測量系統也競相問世。對于粗糙度的測量,隨著技術的更新,國家標準也一直在變更。最新執行的國家標準(GB/T6062-2002),規定了粗糙度測量的參數,以及制定了觸針式測量粗糙度的儀器標準[1]。 隨著新國家標準的執行,許多陳舊的粗糙度測量儀已經無法符合新標準的要求。而且生產工藝的提高使得原有方案的采集精度和采集速度,滿足不了現代測量技術的需要。目前,各高校公差實驗室及大多數企業的計量部門所使用的計量儀器(如光切顯微鏡、表面粗糙度檢查儀等)只能測量單項參數,而能進行多參數測量的光電儀器價格較貴,一般實驗室和計量室難以購置。因此如何利用現有的技術,結含現代測控技術的發展,職制出性能可靠的粗糙度測量儀,能有效地降低實驗室測量儀器的成本,具有很好的實用價值和研究意義。 基于上述現狀,本文在參考舊的觸針式表面粗糙度測量儀技術方案的基礎上,提出了一種基于ARM嵌入式系統的粗糙度測量儀的設計。這種測量儀采用了先進的傳感器技術,保證了測量的范圍和精度;采用了集成的信號調理電路,降低了信號在調制、檢波、和放大的過程中的失真;采用了ARM處理器,快速的采集和控制測量儀系統;采用了強大的PC機人機交互功能,快速的計算粗糙度的相關參數和直觀的顯示粗糙度的特性曲線。 論文主要做了如下工作:首先,論文分析了觸針式粗糙度測量儀的發展以及現狀;然后,詳細敘述了系統的硬件構成和設計,包括傳感器的原理和結構分析、信號調理電路的設計、A/D轉換電路的設計、微處理器系統電路以及與上位機接口電路的設計。同時,還對系統的數據采集進行了研究,開發了相應的固件程序及接口程序,完成數據采集軟件的編寫,并且對表面粗糙度參數的算法進行程序的實現。編寫了控制應用程序,完成控制界面的設計。最終設計出一套多功能、多參數、高性能、高可靠、操作方便的表面粗糙度測量系統。
上傳時間: 2013-04-24
上傳用戶:KIM66
本文首先在介紹多用戶檢測技術的原理以及系統模型的基礎上,對比分析了幾種多用戶檢測算法的性能,給出了算法選擇的依據。為了同時克服多址干擾和多徑干擾,給出了融合多用戶檢測與分集合并技術的接收機結構。 接著,針對WCDMA反向鏈路信道結構,介紹了擴頻使用的OVSF碼和擾碼,分析了擾碼的延時自相關特性和互相關特性,指出了存在多址干擾和多徑干擾的根源。在此基礎上,給出了解相關檢測器的數學公式推導和結構框圖,并仿真研究了用戶數、擴頻比、信道估計精度等參數對系統性能的影響。 常規的干擾抵消是基于chip級上的抵消,需要對用戶信號重構,因此具有較高的復雜度。在解相關檢測器的基礎上,衍生出符號級上的干擾抵消。通過仿真,給出了算法中涉及的干擾抑制控制權值、干擾抵消級數等參數的最佳取值,并進行了算法性能比較。仿真結果驗證了該算法的有效性。 最后,介紹了WCDMA系統移動臺解復用技術的硬件實現,在FPGA平臺上分別實現了與基站和安捷倫8960儀表的互聯互通。
上傳時間: 2013-07-29
上傳用戶:jiangxin1234
本文研制的數據采集器,用于采集導彈過載模擬試車臺的各種參數,來評價導彈在飛行過程中的性能,由于試車臺是高速旋轉體,其工作環境惡劣,受電磁干擾大,而且設備要求高,如果遇到設備故障或設備事故,其損失相當巨大,保證設備的安全性和可靠性較為困難。 本文在分析數字通信技術的基礎上,選用了基于現場可編程邏輯陣列(FPGA)采用脈沖編碼調制(PCM)通信實現多路數據采集器的設計,其優點是FPGA技術在數據采集器中可以進行模塊化設計,增加了系統的抗干擾性、靈活性和適應性,并且可以將整個PCM通信系統設計成可編程序系統,用戶只要稍加變更程序,則系統的被測路數、幀結構、碼速率、標度等均可改變以適應任何場合。并且采用合理的糾錯和加密編碼能夠實現數據在傳輸工程中的完整性和安全性。 通過對PCM通信的特點研究,研制了一套集采集與傳輸的系統。文章給出了各個模塊的具體建模與設計,系統采用的是FPGA技術來實現數據采集和信號處理,采用VHDL實現了數字復接器和分接器、編解碼器、調制與解調模塊的建模與設計。采用基于NiosII實現串口通訊,構建了實時性和準確性通信網絡,實現了數據的采集。 測試數據和數據采集的實驗結果證明,采用FPGA技術實現PCM信號的編碼、傳輸、解碼,能夠有較強的抗干擾性、抗噪聲性能好、差錯可控、易加密、易與現代技術結合,并且誤碼率較低,要遠遠優于傳統的方法。
上傳時間: 2013-04-24
上傳用戶:com1com2
第三代移動通信系統及技術是目前通信領域的研究熱點。本系統采用了第三代移動通信系統的部分關鍵技術,采用直接序列擴頻方式實現多路寬帶信號的碼分復用傳輸。在系統設計中,我們綜合考慮了系統性能要求,功能實現復雜度與系統資源利用率,選擇了并行導頻體制、串行滑動相關捕獲方式、延遲鎖相環跟蹤機制、導頻信道估計方案和相干解擴方式,并在Quartus軟件平臺上采用VHDL語言,在FPGA芯片CycloneEP1C12Q240C8上完成了系統設計。通過對硬件測試板的測試表明文中介紹的方案和設計方法是可行和有效的。并在測試的基礎上對系統提出了改進意見。
上傳時間: 2013-06-27
上傳用戶:fzy309228829