本資料是關(guān)于Nexys3板卡的培訓(xùn)資料。Nexys 開發(fā)板是基于最新技術(shù)Spartan-6 FPGA的數(shù)字系統(tǒng)開發(fā)平臺。它擁有48M字節(jié)的外部存儲器(包括2個非易失性的相變存儲器),以及豐富的I/O器件和接口,可以適用于各式各樣的數(shù)字系統(tǒng)。 板上自帶AdeptTM高速USB2接口可以為開發(fā)板提供電源,也可以燒錄程序到FPGA,用戶數(shù)據(jù)的傳輸速率可以達(dá)到38M字節(jié)/秒。 Nexys3開發(fā)板可以通過添加一些低成本的外設(shè)Pmods (可以多達(dá)30幾個)和Vmods (最新型外設(shè))來實(shí)現(xiàn)額外的功能,例如A/D和D/A轉(zhuǎn)換器,線路板,電機(jī)驅(qū)動裝置,和實(shí)現(xiàn)裝置等等。另外,Nexys3完全兼容所有的賽靈思工具,包括免費(fèi)的WebPackTM,ChipscopeTM,EDKTM(嵌入式處理器設(shè)計套件),以及其他工具。 圖 Nexys3板卡介紹
上傳時間: 2013-10-24
上傳用戶:caiqinlin
伺服舵機(jī)作為基本的輸出執(zhí)行機(jī)構(gòu)廣泛應(yīng)用于 遙控航模以及人形機(jī)器人的控制中。舵機(jī)是一種位 置伺服的驅(qū)動器,其控制信號是PWM信號.,利 用占空比的變化改變舵機(jī)的位置,也可使用FPGA、 模擬電路、單片機(jī)來產(chǎn)生舵機(jī)的控制信號舊。應(yīng) 用模擬電路產(chǎn)生PWM信號,應(yīng)用的元器件較多, 會增加電路的復(fù)雜程度;若用單片機(jī)產(chǎn)生PWM信 號,當(dāng)信號路數(shù)較少時單片機(jī)能滿足要求,但當(dāng) PWM信號多于4路時,由于單片機(jī)指令是順序執(zhí) 行的,會產(chǎn)生較大的延遲,從而使PWM信號波形 不穩(wěn),導(dǎo)致舵機(jī)發(fā)生顫振。
上傳時間: 2013-11-20
上傳用戶:cjh1129
摘 要:研究一種基于FPGA的多路視頻合成系統(tǒng)。系統(tǒng)接收16路ITU656格式的視頻數(shù)據(jù),按照畫面分割的要求對視頻數(shù)據(jù)流進(jìn)行有效抽取和幀合成處理,經(jīng)過視頻編碼芯片轉(zhuǎn)換成模擬信號輸出到顯示器,以全屏或多窗口模式顯示多路視頻畫面。系統(tǒng)利用FPGA的高速并行處理能力的優(yōu)勢,應(yīng)用靈活的的多路視頻信號的合成技術(shù)和數(shù)字圖像處理算法,實(shí)現(xiàn)實(shí)時處理多路視頻數(shù)據(jù)。
上傳時間: 2013-11-21
上傳用戶:pei5
100-Gb光傳送網(wǎng)(OTN)復(fù)用轉(zhuǎn)發(fā)器 a. 提供連續(xù)數(shù)據(jù)范圍在600 Mbps到14.1 Gbps之間的串行收發(fā)器,通過使用方便的部分重新配置功能支持多標(biāo)準(zhǔn)客戶側(cè)接口; b. 44個獨(dú)立發(fā)送時鐘域,提高了時鐘靈活性; c. 收發(fā)器集成電信號散射補(bǔ)償(EDC)功能,可直接驅(qū)動光模塊(SFP+、SFP、QSFP、CFP); d. 支持下一代光接口的28-Gbps收發(fā)器; e. 替代外部壓控晶體振蕩器(VCXO)的高級fPLL。
標(biāo)簽: Altera FPGA Gbit 100
上傳時間: 2013-11-10
上傳用戶:pzw421125
介紹了多入多出-正交頻分復(fù)用(MIMO-OFDM)系統(tǒng),并分析了其發(fā)射機(jī)的實(shí)現(xiàn)原理。充分利用Altera公司Stratix系列現(xiàn)場可編程門陣列(FPGA)芯片和IP(知識產(chǎn)權(quán))核,提出了一種切實(shí)可行的MIMO-OFDM基帶系統(tǒng)發(fā)射機(jī)的FPGA實(shí)現(xiàn)方法。重點(diǎn)論述了適合于FPGA實(shí)現(xiàn)的對角空時分層編碼(D-BLAST)的方法和實(shí)現(xiàn)原理以及各個主要模塊的工作原理。并給出了其在ModelSim環(huán)境下的仿真結(jié)果。結(jié)果表明,本設(shè)計具有設(shè)計簡單、快速、高效和實(shí)時性好等特點(diǎn)。
標(biāo)簽: MIMO-OFDM FPGA 基帶系統(tǒng) 發(fā)射機(jī)
上傳時間: 2013-11-01
上傳用戶:wpt
多層線路板設(shè)計
標(biāo)簽: 多層 線路板設(shè)計
上傳時間: 2013-11-20
上傳用戶:love1314
用FPGA設(shè)計多功能數(shù)字鐘
上傳時間: 2013-10-27
上傳用戶:ommshaggar
基于DDS的多波形信號發(fā)生器設(shè)計
上傳時間: 2013-10-15
上傳用戶:zhishenglu
本文介紹了在大規(guī)模FPGA設(shè)計中可以提高綜合效率和效果的多點(diǎn)綜合技術(shù),本文適合大規(guī)模FPGA的設(shè)計者和Synplify pro的用戶閱讀。
標(biāo)簽: FPGA 大規(guī)模 多點(diǎn)
上傳時間: 2013-11-04
上傳用戶:變形金剛
基于Actel FPGA 的多串口擴(kuò)展設(shè)計采用了Actel 公司高集成度,小體積,低功耗,低系統(tǒng)成本,高安全性和可靠性的小容量FPGA—A3P030 進(jìn)行設(shè)計,把若干接口電路的功能集成到A3P030 中,實(shí)現(xiàn)了三路以上的串口擴(kuò)展。該設(shè)計靈活性高,可根據(jù)需求靈活實(shí)現(xiàn)并行總線擴(kuò)展三路UART 或者SPI 擴(kuò)展三路UART,波特率可以靈活設(shè)置。
標(biāo)簽: Actel FPGA 多串口 擴(kuò)展設(shè)計
上傳時間: 2013-11-03
上傳用戶:924484786
蟲蟲下載站版權(quán)所有 京ICP備2021023401號-1