亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

多波形

  • 基于DSP/FPGA的多波形數(shù)字脈沖壓縮系統(tǒng)硬件的研究與實現(xiàn)

    現(xiàn)代雷達系統(tǒng)廣泛采用脈沖壓縮技術,用以解決作用距離與分辨能力之間的矛盾。脈沖壓縮是指雷達通過發(fā)射寬脈沖,保證足夠的最大作用距離,而接收時,采用相應的脈沖壓縮法獲得窄脈沖以提高距離分辨率的過程。同時,數(shù)字信號處理技術的迅猛發(fā)展和廣泛應用,為雷達脈沖壓縮處理的數(shù)字化實現(xiàn)提供了可能。 本文主要研究雷達多波形頻域數(shù)字脈沖壓縮系統(tǒng)的硬件系統(tǒng)實現(xiàn)。在匹配濾波理論的指導下,成功研制了基于FPGAEP1K100QC208-1和4片高性能ADSP21160M的多波形頻域數(shù)字脈沖壓縮系統(tǒng)。該系統(tǒng)可處理時寬在42μs以內、帶寬在5MHz以下的線性調頻信號(LFM),非線性調頻信號(NLFM)和Taylor四相碼信號,且技術指標完全滿足實用系統(tǒng)的設計要求。 本文完成的主要工作和創(chuàng)新之處有:(1)基于雙通道模數(shù)轉換器AD10242設計高精度數(shù)據(jù)采集電路,為整個脈壓系統(tǒng)的工作提供必要的條件。完成了前端模擬信號輸入電路的優(yōu)化和差分輸入時鐘的產生,以實現(xiàn)高精度采樣。 (2)根據(jù)協(xié)議和脈壓系統(tǒng)的工作要求,以基于FPGAEP1K100QC208完成系統(tǒng)控制,使整個脈壓系統(tǒng)正確穩(wěn)定地工作。同時以該FPGA生成雙口RAM,實現(xiàn)數(shù)據(jù)暫存,以匹配采樣速率和脈壓系統(tǒng)頻率。 (3)設計基于4片高性能ADSP21160M的緊耦合并行處理系統(tǒng),以完成多波形頻域數(shù)字脈沖壓縮的全部運算工作。4片DSP共享外部總線,且各DSP以鏈路口互連,進行數(shù)據(jù)通信。各DSP還使用一個鏈路口連接到接口板DSP,將脈壓結果送出。 (4)以一片ADSP21160M和一片EP1K100QC208為核心,設計輸出板電路,完成數(shù)據(jù)對齊、求模和數(shù)據(jù)向下一級的輸出,并產生模擬輸出。 (5)調試并改進處理板和輸出板。

    標簽: FPGA DSP 多波形 壓縮系統(tǒng)

    上傳時間: 2013-06-11

    上傳用戶:qq277541717

  • 基于DDSFPGA的多波形信號源的研究

    直接數(shù)字合成(DDS)技術采用全數(shù)字的合成方法,所產生的信號具有頻率分辨率高、頻率切換速度快、頻率切換時相位連續(xù)、輸出相位噪聲低和可以產生任意波形等諸多優(yōu)點。本文研究的是一種基于DDS/FPGA的多波形信號源系統(tǒng),其中,DDS技術是其核心技術。DDS可以精確地控制合成信號的三個參量:幅度、相位以及頻率,因此利用DDS技術可以合成任意波形。但因其數(shù)字化合成的固有特點,使其輸出信號中存在大量雜散信號。雜散信號的主要來源是:相位截斷帶來的雜散信號;幅度量化帶來的雜散信號;DAC的非線性特性帶來的雜散信號。這些雜散信號嚴重影響了合成信號的頻譜純度。因此抑制這些雜散信號是提高合成信號譜質的關鍵。 本文在研究各種抑制DDS雜散技術的基礎上,提出了中和加擾技術,這可以在很大程度上減小雜散對DDS輸出信號譜質的影響。 EP1S808956C6是一款高性能的FPGA芯片,其超強的數(shù)據(jù)處理能力十分適合應用于DDS多波形信號源的開發(fā)。在QuartusⅡ平臺下運用Verilog HDL語言和原理圖設計可以很方便地應用各種抑制雜散信號的方法來提高輸出信號的譜質。 結合高速DDS技術和FPGA兩者的優(yōu)點,本文設計了一種基于DDS/FPGA的多波形信號源,它能完成正弦波、余弦波、三角波、鋸齒波、方波、AM、SSB、FM、2ASK、2FSK、π/4-QDPSK等多種信號。使得所設計的信號源可以適應多種不同的工作環(huán)境,給工作帶了方便。

    標簽: DDSFPGA 多波形 信號源

    上傳時間: 2013-07-27

    上傳用戶:sc965382896

  • 基于CPLD的三相多波形函數(shù)發(fā)生器資料

    基于CPLD的三相多波形函數(shù)發(fā)生器資料

    標簽: CPLD 三相 多波形 函數(shù)發(fā)生器

    上傳時間: 2013-11-13

    上傳用戶:qwe1234

  • 基于DDS的多波形信號發(fā)生器設計

    基于DDS的多波形信號發(fā)生器設計

    標簽: DDS 多波形 信號發(fā)生器

    上傳時間: 2013-11-08

    上傳用戶:kqc13037348641

  • 基于DDS的多波形信號發(fā)生器設計

    基于DDS的多波形信號發(fā)生器設計

    標簽: DDS 多波形 信號發(fā)生器

    上傳時間: 2013-10-15

    上傳用戶:zhishenglu

  • 基于可編程邏輯器件CPLD和直接數(shù)字頻率合成技術(DDS)的三相多波形函數(shù)發(fā)生器

    基于可編程邏輯器件CPLD和直接數(shù)字頻率合成技術(DDS)的三相多波形函數(shù)發(fā)生器

    標簽: CPLD DDS 可編程邏輯器件 三相

    上傳時間: 2013-12-24

    上傳用戶:baiom

  • 摘要:介紹了基于可編程邏輯器件CPLD和直接數(shù)字頻率合成技術(DDS)的三相多波形函數(shù)發(fā)生器的基本原理

    摘要:介紹了基于可編程邏輯器件CPLD和直接數(shù)字頻率合成技術(DDS)的三相多波形函數(shù)發(fā)生器的基本原理,并在此基礎上給出了基于CPLD的各模塊設計方法及其VHDL源程序

    標簽: CPLD DDS 可編程邏輯器件 三相

    上傳時間: 2015-10-28

    上傳用戶:wqxstar

  • 基于FPGA的多波形發(fā)生器(編程環(huán)境QuartusII6.0)

    基于FPGA的多波形發(fā)生器(編程環(huán)境QuartusII6.0)

    標簽: QuartusII FPGA 6.0 多波形

    上傳時間: 2014-11-17

    上傳用戶:xmsmh

  • 基于FPGA的多波形發(fā)生器 基于FPGA的多波形發(fā)生器

    基于FPGA的多波形發(fā)生器 基于FPGA的多波形發(fā)生器

    標簽: FPGA 多波形 發(fā)生器

    上傳時間: 2016-10-18

    上傳用戶:erkuizhang

  • 用C51單片機設計多波形發(fā)生器

    用C51單片機設計多波形發(fā)生器,可以產生5中波形,并測量波形頻率,幅度等功能,并用led顯示波形切換

    標簽: C51 單片機設計 多波形 發(fā)生器

    上傳時間: 2013-12-19

    上傳用戶:磊子226

主站蜘蛛池模板: 临沧市| 玉门市| 榕江县| 静乐县| 曲靖市| 襄汾县| 阿巴嘎旗| 黑龙江省| 兰坪| 安丘市| 凤翔县| 汕尾市| 长子县| 宁安市| 富民县| 青冈县| 武宣县| 高台县| 娄底市| 宣城市| 平和县| 浮梁县| 岳普湖县| 襄汾县| 大兴区| 南阳市| 黄石市| 富宁县| 甘德县| 年辖:市辖区| 海伦市| 拜城县| 万盛区| 德化县| 正安县| 石嘴山市| 正定县| 铜陵市| 方城县| 桓台县| 邛崃市|