亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

多變量

  • 基于FPGA的無人機多路視頻監(jiān)控系統(tǒng)設(shè)計

    為了能實時監(jiān)控?zé)o人機的狀態(tài)和提高無人機的安全可靠性,本設(shè)計利用FPGA高速率、豐富的片上資源和靈活的設(shè)計接口,設(shè)計了一套無人機多路監(jiān)控系統(tǒng)。該監(jiān)控系統(tǒng)具備了將處于無人機不同位置的攝像機所采集的視頻信息,傳送給地面站控制設(shè)備,并在同一臺顯示器上實現(xiàn)同步顯示的功能。仿真結(jié)果表明,該系統(tǒng)可以很好的保證監(jiān)控視頻的實時性、和高清度,確保無人機完成偵查任務(wù)。

    標簽: FPGA 無人機 多路 視頻監(jiān)控

    上傳時間: 2013-10-24

    上傳用戶:baiom

  • 基于FPGA的多功能LCD顯示控制器設(shè)計

    通過對LCD1602/LCD12864顯示模塊控制時序和指令集的對比分析,利用Verilog HDL描述語言完成了多功能LCD顯示控制模塊的IP核設(shè)計.所設(shè)計的LCD顯示控制器具有很好的可移植性,只需通過端口的使能參數(shù)配置便可以驅(qū)動LCD1602/LCD12864模塊實現(xiàn)字符或圖形的實時顯示,并且該多功能LCD控制器的可行性也在Cyclone II系列的EP2C5T144C8 FPGA芯片上得到了很好的驗證.

    標簽: FPGA LCD 多功能 顯示控制器

    上傳時間: 2015-01-01

    上傳用戶:wwwwwen5

  • 怎樣使用Nios II處理器來構(gòu)建多處理器系統(tǒng)

    怎樣使用Nios II處理器來構(gòu)建多處理器系統(tǒng) Chapter 1. Creating Multiprocessor Nios II Systems Introduction to Nios II Multiprocessor Systems . . . . . . . . . . . . . . 1–1 Benefits of Hierarchical Multiprocessor Systems  . . . . . . . . . . . . . . . 1–2 Nios II Multiprocessor Systems . . . . . . . . . . . . . . . . . . . .  . . . . . . . . . . . . . 1–2 Multiprocessor Tutorial Prerequisites   . . . . . . . . . . .  . . . . . . . . . . . . 1–3 Hardware Designs for Peripheral Sharing   . . . . . . . . . . . .. . . . . . . . 1–3 Autonomous Multiprocessors   . . . . . . . . . . . . . . . . . . . . . .  . . . . . . . 1–3 Multiprocessors that Share Peripherals . . . . . . . . . . . . . . . . . . . . . . 1–4 Sharing Peripherals in a Multiprocessor System   . . . . . . . . . . . . . . . . . 1–4 Sharing Memory  . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 1–6 The Hardware Mutex Core  . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .  . . . . 1–7 Sharing Peripherals   . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .. . . . . . 1–8 Overlapping Address Space  . . . . . . . . . . . . . . . . . . . . . . . . . . . .  . . . . 1–8 Software Design Considerations for Multiple Processors . . .. . . . . 1–9 Program Memory  . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 1–9 Boot Addresses  . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .. 1–13 Debugging Nios II Multiprocessor Designs  . . . . . . . . . . . . . . . .  1–15 Design Example: The Dining Philosophers’ Problem   . . . . .. . . 1–15 Hardware and Software Requirements . . . . . . . . . . . . . . . .. . . 1–16 Installation Notes  . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 1–17 Creating the Hardware System   . . . . . . . . . . . . . . .. . . . . . 1–17 Getting Started with the multiprocessor_tutorial_start Design Example   1–17 Viewing a Philosopher System   . . . . . . . . . . . . . . . . . . . . . . . . . . . .  . . 1–18 Philosopher System Pipeline Bridges  . . . . . . . . . . . . . . . . . . . . . 1–19 Adding Philosopher Subsystems   . . . . . . . . . . . . . . . . . . . . . .  . . . . 1–21 Connecting the Philosopher Subsystems  . . . . . . . . . . . . .. . . . . 1–22 Viewing the Complete System . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 1–27 Generating and Compiling the System   . . . . . . . . . . . . . . . . . .. 1–28

    標簽: Nios 處理器 多處理器

    上傳時間: 2013-11-21

    上傳用戶:lo25643

  • 基于FPGA的多功能多路舵機控制器的實現(xiàn)

    伺服舵機作為基本的輸出執(zhí)行機構(gòu)廣泛應(yīng)用于 遙控航模以及人形機器人的控制中。舵機是一種位 置伺服的驅(qū)動器,其控制信號是PWM信號.,利 用占空比的變化改變舵機的位置,也可使用FPGA、 模擬電路、單片機來產(chǎn)生舵機的控制信號舊。應(yīng) 用模擬電路產(chǎn)生PWM信號,應(yīng)用的元器件較多, 會增加電路的復(fù)雜程度;若用單片機產(chǎn)生PWM信 號,當信號路數(shù)較少時單片機能滿足要求,但當 PWM信號多于4路時,由于單片機指令是順序執(zhí) 行的,會產(chǎn)生較大的延遲,從而使PWM信號波形 不穩(wěn),導(dǎo)致舵機發(fā)生顫振。

    標簽: FPGA 多功能 多路 舵機

    上傳時間: 2013-11-20

    上傳用戶:cjh1129

  • 基于FPGA的多路視頻合成系統(tǒng)的設(shè)計

      摘 要:研究一種基于FPGA的多路視頻合成系統(tǒng)。系統(tǒng)接收16路ITU656格式的視頻數(shù)據(jù),按照畫面分割的要求對視頻數(shù)據(jù)流進行有效抽取和幀合成處理,經(jīng)過視頻編碼芯片轉(zhuǎn)換成模擬信號輸出到顯示器,以全屏或多窗口模式顯示多路視頻畫面。系統(tǒng)利用FPGA的高速并行處理能力的優(yōu)勢,應(yīng)用靈活的的多路視頻信號的合成技術(shù)和數(shù)字圖像處理算法,實現(xiàn)實時處理多路視頻數(shù)據(jù)。

    標簽: FPGA 多路 視頻合成

    上傳時間: 2013-11-21

    上傳用戶:pei5

  • 多層線路板設(shè)計

    多層線路板設(shè)計

    標簽: 多層 線路板設(shè)計

    上傳時間: 2013-11-20

    上傳用戶:love1314

  • 用FPGA設(shè)計多功能數(shù)字鐘

    用FPGA設(shè)計多功能數(shù)字鐘

    標簽: FPGA 多功能 數(shù)字

    上傳時間: 2013-10-27

    上傳用戶:ommshaggar

  • 基于DDS的多波形信號發(fā)生器設(shè)計

    基于DDS的多波形信號發(fā)生器設(shè)計

    標簽: DDS 多波形 信號發(fā)生器

    上傳時間: 2013-10-15

    上傳用戶:zhishenglu

  • 大規(guī)模FPGA設(shè)計中的多點綜合技術(shù)

      本文介紹了在大規(guī)模FPGA設(shè)計中可以提高綜合效率和效果的多點綜合技術(shù),本文適合大規(guī)模FPGA的設(shè)計者和Synplify pro的用戶閱讀。  

    標簽: FPGA 大規(guī)模 多點

    上傳時間: 2013-11-04

    上傳用戶:變形金剛

  • Allegro印制電路板設(shè)計610

    Cadence Allegro印制電路板設(shè)計610,作為Allegro系統(tǒng)互連設(shè)計平臺的一個600系列產(chǎn)品,是一個完整的、高性能印制電路板設(shè)計套件。通過頂尖的技術(shù),它為創(chuàng)建和編輯復(fù)雜、多層、高速、高密度的印制電路板設(shè)計提供了一個交互式、約束驅(qū)動的設(shè)計環(huán)境。它允許用戶在設(shè)計過程的任意階段定義、管理和驗證關(guān)鍵的高速信號,并能抓住今天最具挑戰(zhàn)性的設(shè)計問題。Allegro印制電路板設(shè)計610提高了設(shè)計效率和縮短設(shè)計周期,讓你的產(chǎn)品盡快進入量產(chǎn)。

    標簽: Allegro 610 印制 電路板設(shè)計

    上傳時間: 2013-11-23

    上傳用戶:hj_18

主站蜘蛛池模板: 铁力市| 神池县| 屏东县| 台山市| 固始县| 河北区| 朝阳区| 双柏县| 潞城市| 琼中| 宾阳县| 浦北县| 怀化市| 察哈| 重庆市| 灵石县| 迭部县| 安吉县| 乐昌市| 林口县| 元谋县| 额敏县| 修武县| 钟山县| 凉山| 合山市| 应城市| 永靖县| 平武县| 都江堰市| 舟曲县| 九龙坡区| 泸定县| 大新县| 大城县| 临泽县| 华容县| 闻喜县| 仙游县| 安龙县| 甘洛县|