隨著技術的發展,基于PLC的控制系統呈現綜合化、網絡化的發展趨勢。為了適應當今PLC課程教學的需要,我們應提供具有現場控制對象的控制層、監控管理層、遠程監控層三層結構的實驗控制系統,并將組態軟件技術、先進的數據交互技術、單片機技術、通信技術集成在控制系統中,構建現代大綜合設計性實驗系統,以培養全面的高素質的綜合性人才。 本文提出了一種多功能、大綜合的實驗平臺的方案和技術實現。本課題由市場占有率高的西門子PLC及其通信網絡模塊組成,采用具有很高的性價比的系統集成技術,構成了覆蓋面較大的全集成的網絡控制系統,可提供PPI網絡、PROFIBUS-DP網絡和以太網等多種網絡形式的實驗平臺;采用多種工業組態軟件如Wincc、組態王和MCGS,構成了豐富的上位監控模式;通過OPC技術實現對PROFIBuS-DP網絡的遠程監控。在此基礎上,結合單片機技術、CPLD技術,設計了可自定義I/O口的多路模擬采集卡,擴展了PLC的信息控制功能;采用網絡技術,將PLC技術與變頻器、步進電機控制相結合,對標準的PLC對象TM2和機械手設備進行二次開發,構成相關的運動控制系統,模擬生產線的控制,展示PLC的運動控制功能;將PLC技術與無線控制技術相結合,實現PLC的無線遙控功能;完成了三菱Q系列PLC與PROFIBUS-DP網絡的聯網,實現了不同品牌的PLC網絡的互聯互通。在此基礎上,還開發了多個實驗程序,展示其豐富的網絡構架和綜合的實驗模式。 系統調試和實驗效果表明,該系統接近當今工業技術實踐,可為學生的課程設計、畢業設計以及PLC技術研究提供先進的集多種技術于一體的大綜合設 計性實驗平臺。關鍵詞:PLC;業網絡;OPC
上傳時間: 2013-05-22
上傳用戶:歸海惜雪
蓄電池組已越來越廣泛地應用于交通運輸、電力、通信等諸多領域和部門,其壽命直接關系到能源的有效利用以及相應系統的整體壽命、可靠性和成本。本課題從提高電池壽命的角度研究串聯蓄電池組的充電問題,基于前人使用磁放大器作后級調整的基礎上,提出了一種新穎的基于開關管MOSFET后級調整和高頻母線的蓄電池組分布式單體充電方法。所有二次側電路通過高頻母線的形式共用一個一次側電路;在兼顧效率、體積和成本的前提下有效的解決了串聯蓄電池組的充電不均衡問題。 論文對采用雙管正激拓撲的高頻母線產生電路的設計給出了說明;同時也介紹了幾種后級調整方法及各自優缺點。針對后級調整中的同步問題,提出了幾種產生同步鋸齒波的解決方案。最后利用同步脈沖產生電路,采用最常見的UC3843芯片,產生穩定可靠的同步鋸齒波,實現后級調整開關動作與母線方波電壓的同步。并且針對多路后級調整場合下,采取措施減小了母線電壓毛刺,同時也改善了電流采樣波形。 論文設計了一套單體3500mAh、3.7V鋰離子電池組的單體獨立充電器,以雙管正激電路為原邊電路作為主模塊,次級是以MOSFET作后級調整電路實現充電功能作為充電電路模塊。試驗中采用了四個充電電路模塊,同時對四個鋰離子電池單體分別獨立充電。充電電路模塊中,通過控制MOFET開關,可實現鋰電池的恒流、恒壓充電和滿充切斷,充電電壓和充電電流可精確控制在1%以內。該充電電路并能顯示電池充電狀態,并在單體充電電路間傳遞充電狀態信號,最后反饋給母線電路以控制母線電壓輸出的開通與關斷。特別指出的是該電路的過放電檢測功能,是直接利用電池自身電壓來檢測得出電池自身是否處于過放電狀態判定信號,并在充電模塊間傳遞,最后得出蓄電池組過放電判定信號。整機有較低的待機功耗,并均使用了低成本器件,進一步降低了成本。 論文給出了詳細的設計過程,最后通過實驗將該方案與串聯充電方案比較,驗證了該充電方案的可靠性與優越性。
上傳時間: 2013-04-24
上傳用戶:木末花開
基于USB和單片機的多路信號采集系統 根據多路信號發生器輸入的模擬信號,設計基于單片機和USB接口的多路信號采集系統,以便于與計算機進行交互。
上傳時間: 2013-06-07
上傳用戶:yx007699
本課題為電流型高電壓隔離電源,它是基于交流電流母線的分布式系統,能夠整定短路電流,適應高電壓工作環境的隔離電源。本論文介紹了該課題的應用場合,簡要介紹了分布式系統的種類及各自優勢,以及已有的電流型副邊穩壓電路相關的研究成果,并在此基礎上提出了本課題的研究目標。 本篇論文主要針對課題方案的三個方面進行論述,分別闡述如下: 一,母線電流產生系統與電流型副邊開關電路的匹配問題,包括各部分電路的功能介紹、電流型副邊開關電路的小信號等效電路的建模、高電壓隔離變壓器及磁元件的選擇; 二,模塊體積小型化有利于高壓部件的設計安裝和EMS防護。為了省去體積較大的輔助電源部分,本課題采用了副邊電路自供電的方式。在低壓自供電方式下,利用比較器、TLA31等器件產生多路同步三角波以及開關驅動PWM脈沖。對自供電方式下的三角波振蕩器進行比較,并對三角波振蕩器電路模塊進行了建模以及系統反饋補償; 三,在本方案中實現了電流源拓撲的同步整流技術,利用PMOS管替代續流二極管,減小了電路的損耗、散熱器的使用以及模塊的體積。 本篇論文對本課題設計的核心部分進行了比較詳細的介紹和分析,具體的參數計算方法也一一列出。最終,論文以研究目標為方向,通過一系列的改進措施,基本實現了課題要求。
上傳時間: 2013-06-24
上傳用戶:wmwai1314
國家863項目“飛行控制計算機系統FC通信卡研制”的任務是研究設計符合CPCI總線標準的FC通信卡。本課題是這個項目的進一步引伸,用于設計SCI串行通信接口,以實現環上多計算機系統間的高速串行通信。 本文以此項目為背景,對基于FPGA的SCI串行通信接口進行研究與實現。論文先概述SCI協議,接著對SCI串行通信接口的兩個模塊:SCI節點模型模塊和CPCI總線接口模塊的功能和實現進行了詳細的論述。 SCI節模型包含Aurora收發模塊、中斷進程、旁路FIFO、接受和發送存儲器、地址解碼、MUX。在SCI節點模型的實現上,利用FPGA內嵌的RocketIO高速串行收發器實現主機之間的高速串行通信,并利用Aurora IP核實現了Aurora鏈路層協議;設計一個同步FIFO實現旁路FIFO;利用FPGA上的塊RAM實現發送和接收存儲器;中斷進程、地址解碼和多路復合分別在控制邏輯中實現。 CPCI總線接口包括PCI核、PCI核的配置模塊以及用戶邏輯三個部分。本課題中,采用FPGA+PCI軟核的方法來實現CPCI總線接口。PCI核作為PCI總線與用戶邏輯之間的橋梁:PCI核的配置模塊負責對PCI核進行配置,得到用戶需要的PCI核;用戶邏輯模塊負責實現整個通信接口具體的內部邏輯功能;并引入中斷機制來提高SCI通信接口與主機之間數據交換的速率。 設計選用硬件描述語言VerilogHDL和VHDL,在開發工具Xilinx ISE7.1中完成整個系統的設計、綜合、布局布線,利用Modelsim進行功能及時序仿真,使用DriverWorks為SCI串行通信接口編寫WinXP下的驅動程序,用VC++6.0編寫相應的測試應用程序。最后,將FPGA設計下載到FC通信卡中運行,并利用ISE內嵌的ChipScope Pro虛擬邏輯分析儀對設計進行驗證,運行結果正常。 文章最后分析傳輸性能上的原因,指出工作中的不足之處和需要進一步完善的地方。
上傳時間: 2013-04-24
上傳用戶:竺羽翎2222
隨著TD—SCDMA技術的不斷發展,TD—SCDMA系統產品也逐步成熟并隨之完善。產品家族日益豐富,室內型宏基站、室外型宏基站、分布式基站(BBU+RRU)、微基站等系列化基站產品逐步問世,可以滿足不同場景的建網需求。而分布式基站(BBU+RRU)越來越多地受到業界的關注和重視。 本文主要從TD—SCDMA頻點拉遠系統(RRU)和軟件無線電技術的發展入手,重點研究TD—SCDMA頻點拉遠系統的FPGA設計與實現。TD—SCDMA通信系統通過靈活分配不同的上下行時隙,實現業務的不對稱性,但是多路數字中頻所構成的系統成本高和控制的復雜性,以及TDD雙工模式下,系統的峰均比隨時隙數增加而增加,對整個頻點拉遠系統的前端放大器線性輸入提出了很高的要求。TD—SCDMA系統使用軟件無線電平臺,一方面軟件算法可以有效保證時隙分配的準確性,保證對前端控制器的開關控制,以及對上下行功率讀取計算和子幀的靈活提取,另一方面靈活的DUC/CFR算法可以有效的提高頻帶利用率和抗干擾能力,有效的控制TDD系統的峰均比,有效降低系統對前端放大器線性輸出能力的要求。 本文主要研究軟件無線電中DUC和CFR的關鍵技術以及FPGA實現,DUC主要由3倍FIR內插成型濾波器、2倍插值補償濾波器以及5級CIC濾波器級聯組成;而CFR主要采用類似基帶削峰的加窗濾波的中頻削峰算法,可以降低相鄰信道的溢出,更有效的降低CF值。將DUC/CFR以單片FPGA實現,能很好提高RRU性能,減少其硬件結構,降低成本,降低功耗,增加外部環境的穩定性。
上傳時間: 2013-07-20
上傳用戶:rishian
視頻監控一直是人們關注的應用技術熱點之一,它以其直觀、方便、信息內容豐富而被廣泛用于在電視臺、銀行、商場等場合。在視頻圖像監控系統中,經常需要對多路視頻信號進行實時監控,如果每一路視頻信號都占用一個監視器屏幕,則會大大增加系統成本。視頻圖像畫面分割器主要功能是完成多路視頻信號合成一路在監視器顯示,是視頻監控系統的核心部分。 傳統的基于分立數字邏輯電路甚至DSP芯片設計的畫面分割器的體積較大且成本較高。為此,本文介紹了一種基于FPGA技術的視頻圖像畫面分割器的設計與實現。 本文對視頻圖像畫面分割技術進行了分析,完成了基于ITU-RBT.656視頻數據格式的畫面分割方法設計;系統采用Xilinx公司的FPGA作為核心控制器,設計了視頻圖像畫面分割器的硬件電路,該電路在FPGA中,將數字電路集成在一起,電路結構簡潔,具有較好的穩定性和靈活性;在硬件電路平臺基礎上,以四路視頻圖像分割為例,完成了I2C總線接口模塊,異步FIFO模塊,有效視頻圖像數據提取模塊,圖像存儲控制模塊和圖像合成模塊的設計,首先,由攝像頭采集四路模擬視頻信號,經視頻解碼芯片轉換為數字視頻圖像信號后送入異步FIFO緩沖。然后,根據畫面分割需要進行視頻圖像數據抽取,并將抽取的視頻圖像數據按照一定的規則存儲到圖像存儲器。最后,按照數字視頻圖像的數據格式,將四路視頻圖像合成一路編碼輸出,實現了四路視頻圖像分割的功能。從而驗證了電路設計和分割方法的正確性。 本文通過由FPGA實現多路視頻圖像的采集、存儲和合成等邏輯控制功能,I2C總線對兩片視頻解碼器進行動態配置等方法,實現四路視頻圖像的輪流采集、存儲和圖像的合成,提高了系統集成度,并可根據系統需要修改設計和進一步擴展功能,同時提高了系統的靈活性。
上傳時間: 2013-04-24
上傳用戶:gundan
隨著計算機技術的突飛猛進以及移動通訊技術在日常生活中的不斷深入,數據采集不斷地向多路、高速、智能化的方向發展。本文針對此需求,實現了一種應用FPGA的多路、高速的數據采集系統,從而為測量儀器提供良好的采集數據。 本文設計了一種基于AD+FPGA+DSP的多路數據采集處理系統,針對此系統設計了基于AD9446的模數轉換采集板,再將模數轉換采集板的數據傳送至基于FPGA的采集控制模塊進行數據的壓縮以及緩沖存儲,最后由DSP調入數據進行數據的處理。本文的設計主要分為兩部分,一部分為模數轉換采集板的設計與調試,另一部分為采集控制模塊的設計與仿真。 經設計與調試,模數轉換模塊可為系統提供穩定可靠的數據,能穩定工作在百兆的頻率下;采集控制模塊能實時地完成數據壓縮與數據緩沖,并能通過時鐘管理模塊來控制前端AD的采樣,該模塊也能穩定工作在百兆的頻率下。該系統為多路、高速的數據采集系統,并能穩定工作,從而能滿足電子測量儀器的要求。關鍵詞:數據采集;FPGA;AD9446
上傳時間: 2013-06-04
上傳用戶:zzy7826
隨著計算機技術和通信技術的迅速發展,數字視頻在信息社會中發揮著越來越重要的作用,視頻傳輸系統已經被廣泛應用于交通管理、工業監控、廣播電視、銀行、商場等多個領域。同時,FPGA單片規模的不斷擴大,在FPGA芯片內部實現復雜的數字信號處理系統也成為現實,因此采用FPGA實現視頻壓縮和傳輸已成為一種最佳選擇。 本文將視頻壓縮技術和光纖傳輸技術相結合,設計了一種基于無損壓縮算法的多路數字視頻光纖傳輸系統,系統利用時分復用和無損壓縮技術,采用串行數字視頻傳輸的方式,可在一根光纖中同時傳輸8路以上視頻信號。系統在總體設計時,確定了基于FPGA的設計方案,采用ADI公司的AD9280和AD9708芯片實現A/D轉換和D/A轉換,在FPGA里實現系統的時分復用/解復用、視頻數據壓縮/解壓縮和線路碼編解碼,利用光收發一體模塊實現電光轉換和光電轉換。視頻壓縮采用LZW無損壓縮算法,用Verilog語言設計了壓縮模塊和解壓縮模塊,利用Xilinx公司的IP核生成工具Core Generator生成FIFO來緩存壓縮/解壓縮單元的輸入輸出數據,光纖線路碼采用CIMT碼,設計了編解碼模塊,解碼過程中,利用數字鎖相環來實現發射與接收的幀同步,在ISE8.2和Modelsim仿真環境下對FPGA模塊進行了功能仿真和時序仿真,并在Spartan-3E開發板和視頻擴展板上完成了系統的硬件調試與驗證工作,實驗證明,系統工作穩定,圖像清晰,實時傳輸效果好,可用于交通、安防、工業監控等多個領域。 本文將視頻壓縮和線路碼編解碼在FPGA里實現,利用FPGA的并行處理優勢,大大提高了系統的處理速度,使系統具有集成度高、靈活性強、調試方便、抗干擾能力強、易于升級等特點。
上傳時間: 2013-06-27
上傳用戶:幾何公差
耦合電感的基本模型耦合電感的結構和參數耦合電感的參數測量正激多路輸出變換器的耦合電感倍流整流電路的耦合電感 Cuk電路的耦合電感VRM電路的耦
上傳時間: 2013-07-28
上傳用戶:jiachuan666