24G藍(lán)牙微帶貼片天線的設(shè)計分析
標(biāo)簽: 藍(lán)牙 天線
上傳時間: 2022-07-12
上傳用戶:
天線和射頻匹配電路設(shè)計詳解-李明洋 LEC_01 -2020-03-03 16:34 LEC_02 -2020-03-03 16:34 LEC_03 -2020-03-03 16:34 LEC_04 -2020-03-03 16:34 LEC_05 -2020-03-03 16:34 LEC_06 -2020-03-03 16:34 LEC_07 -2020-03-03 16:34 LEC_08 -2020-03-03 16:34 LEC_09 -2020-03-03 16:34 LEC_10 -2020-03-03 16:34 LEC_11
標(biāo)簽: Visual Turbo 串口通信 編程
上傳時間: 2013-07-01
上傳用戶:eeworm
直接序列擴(kuò)頻通信技術(shù),具有抗干擾、保密性強(qiáng)、可實現(xiàn)碼分多址通信和高精度測量的優(yōu)點,其中信號的快速捕獲是擴(kuò)頻體制的關(guān)鍵。擴(kuò)頻系統(tǒng)雖然本身具有抗干擾能力,但在強(qiáng)干擾情況下,系統(tǒng)性能將嚴(yán)重惡化,大大影響捕獲的精度,甚至無法捕獲。因此,在接收機(jī)接收到信號以后,在捕獲前可以利用自適應(yīng)天線陣進(jìn)行抗干擾濾波,增強(qiáng)系統(tǒng)的抗干擾能力。同時,抗干擾濾波可能會對擴(kuò)頻信號的捕獲帶來一定的影響,對這個問題也需要進(jìn)行分析。 本文取材于“GPS空域抗干擾接收機(jī)”研究課題,以該課題為背景,從擴(kuò)頻信號捕獲的角度出發(fā),利用仿真數(shù)據(jù),針對自適應(yīng)天線陣抗干擾濾波和捕獲進(jìn)行Matlab仿真,研究分析不同的抗干擾濾波方案對擴(kuò)頻信號捕獲產(chǎn)生的影響,確定FPGA設(shè)計方案,在ISE中將設(shè)計方案實現(xiàn)為具體的VHDL程序,并通過Modelsim仿真比對,為“GPS空域抗干擾接收機(jī)”課題研究中方案的確定提供了技術(shù)支撐。
標(biāo)簽: FPGA 擴(kuò)頻信號 抗干擾
上傳時間: 2013-04-24
上傳用戶:diets
隨著敵對人為干擾的日益增多和電磁環(huán)境的日益惡劣,抗干擾逐漸成為衛(wèi)星導(dǎo)航接收機(jī)的必備能力之一。傳統(tǒng)的單天線多延遲系統(tǒng)僅從時域抗干擾,抑制干擾能力有限。利用陣列天線,增加空域自由度,通過空域—時域級聯(lián)或空時聯(lián)合處理能夠顯著增強(qiáng)導(dǎo)航信號接收機(jī)的抗干擾性能。多個天線以不同的方式放置,即不同的陣形,會使得導(dǎo)航接收機(jī)具有不同的空域抗干擾性能。針對多種陣形對空域抗干擾性能的影響差異,開展了基于L陣、十字陣、均勻圓陣和帶圓心圓陣的自適應(yīng)抗干擾性能研究,分析了導(dǎo)致差異的原因,通過對比仿真,發(fā)現(xiàn)帶圓心的圓陣具有所選陣形中最優(yōu)的輸出信干噪比,進(jìn)一步推廣到空時自適應(yīng)抗干擾,也具有同樣的結(jié)論。結(jié)合工程實現(xiàn),基于FPGA完成空時抗干擾硬件模塊設(shè)計,用Matlab產(chǎn)生的量化數(shù)據(jù)作為激勵,對硬件模塊的輸出結(jié)果進(jìn)行分析,與非自適應(yīng)空時波束形成結(jié)果相比,實驗驗證了模塊的有效性;與Matlab仿真處理的結(jié)果相比,驗證了模塊的正確性。多種陣形自適應(yīng)抗干擾性能差異的研究對于一定孔徑和陣元個數(shù)條件下的陣列布陣具有一定的參考價值,空時抗干擾硬件模塊是抗干擾系統(tǒng)的核心,所做工作對工程實現(xiàn)具有一定的借鑒意義。
標(biāo)簽: FPGA 時域 導(dǎo)航系統(tǒng)
上傳時間: 2013-05-28
上傳用戶:thinode
軟件無線電作為一種新的無線通信概念和體制,近年來隨著3G標(biāo)準(zhǔn)的提出,日益受到國內(nèi)外相關(guān)通信廠商的重視。尤其是基于軟件無線電和智能天線技術(shù)的TD-SCDMA作為通信史上第一個“中國標(biāo)準(zhǔn)”,有望扭轉(zhuǎn)多年來我國移動通信制造業(yè)的被動局面,是實現(xiàn)信息產(chǎn)業(yè)騰飛的一個絕好機(jī)會。軟件無線電使得通信體制具有很好的通用性、靈活性和可配置性,并使系統(tǒng)互聯(lián)和升級變得容易。本文以軟件無線電中的FIR濾波器為線索,貫穿了信號重構(gòu)、多抽樣率信號處理、積分梳狀濾波器等理論分析,重點闡釋了FIR濾波器的設(shè)計方法及濾波器的FPGA實現(xiàn)等技術(shù)問題。 本文首先針對軟件無線電中的多抽樣率信號處理理論進(jìn)行了討論和分析。討論了軟件無線電中如何實現(xiàn)整數(shù)倍抽取、整數(shù)倍內(nèi)插、分?jǐn)?shù)倍抽樣率變換,并分析了網(wǎng)絡(luò)結(jié)構(gòu)的等效變換、多相濾波及積分梳狀濾波器的設(shè)計理論。 緊接著重點闡述了軟件無線電中FIR濾波器的設(shè)計理論,包括窗函數(shù)法、頻率抽樣法及等紋波法。分析了各種設(shè)計方法所能達(dá)到的性能指標(biāo)及優(yōu)缺點,并結(jié)合工程實例給出了相關(guān)的Matlab程序。并對FIR濾波器結(jié)構(gòu)的選擇及系數(shù)字長的確定等問題進(jìn)行了分析。此外,也介紹了在Matlab進(jìn)行輔助設(shè)計時一些常用函數(shù)和命令的用法。 本文選用FPGA來實現(xiàn)中頻軟件無線電,F(xiàn)PGA與參數(shù)化ASIC、DSP比較有很多優(yōu)勢,它不但在功耗、體積、成本方面優(yōu)于參數(shù)化ASIC、DSP,而且處理效率高、現(xiàn)場可編程性能良好。不同于DSP的單流處理方式,F(xiàn)PGA是多流并行處理,這種處理方式使FPGA能完成DSP難以實現(xiàn)的許多功能。在簡單介紹了FPGA的一般原理,以及FPGA設(shè)計中的關(guān)鍵技術(shù)和在信號處理中的設(shè)計原則以后,重點介紹了FIR濾波器的FPGA實現(xiàn)方法。提出了分布式算法、加法器網(wǎng)絡(luò)法以及分段FIFO等實現(xiàn)方法。最后,提出了一種QuartusII與MATLAB聯(lián)合仿真的方法。此方法能夠直觀的檢驗濾波器的濾波效果,提高設(shè)計效率。并結(jié)合工程實例詳盡的介紹了FIR濾波器的設(shè)計開發(fā)流程。
標(biāo)簽: Matlab FPGA FIR
上傳用戶:gengxiaochao
軟件無線電是近幾年來提出的一種實現(xiàn)通信的新概念和體制。它的核心是:將寬帶A/D和D/A變換器盡可能地靠近天線,各種功能盡可能地采用軟件進(jìn)行定義。因此它具有很強(qiáng)的靈活性、開放性和兼容性,是目前研究的熱點。 本文將對軟件無線電的編譯碼部分加以敘述,提出了在VHF/UHF軟件無線電接收/發(fā)送樣機(jī)中的編譯碼方案及其具體的實現(xiàn)方法。該部分包括發(fā)射端的漢明(8,4,4)編碼、RS(100,81)編碼、卷積(2,1,6)編碼,以及在接收端相對應(yīng)的漢明譯碼、RS譯碼、Viterbi譯碼等?! ”疚氖紫冉榻B軟件無線電的發(fā)展概況和VHF/UHF軟件無線電接收/發(fā)送樣機(jī)的總體方案,然后按照編譯碼部分的功能模塊逐章說明其實現(xiàn)的方法,最后對該部分的設(shè)計和實現(xiàn)加以總結(jié)。
標(biāo)簽: FPGA 軟件無線電 信道 糾錯碼
上傳用戶:fling_up
Turbo碼是一類并行級聯(lián)的系統(tǒng)卷積碼,它是在綜合級聯(lián)碼、最大后驗概率(MAP)譯碼、軟輸入軟輸出及迭代譯碼等理論基礎(chǔ)上的一種創(chuàng)新。Turbo碼的基本原理是通過對編碼器結(jié)構(gòu)的巧妙設(shè)計,多個子碼通過交織器隔離進(jìn)行并行級聯(lián)編碼輸出,增大了碼距。譯碼器則以類似內(nèi)燃機(jī)引擎廢氣反復(fù)利用的機(jī)理進(jìn)行迭代譯碼以反復(fù)利用有效信息流,從而獲得卓越的糾錯能力。計算機(jī)仿真表明,Turbo碼不但在加性高斯噪聲信道下性能優(yōu)越,而且具有很強(qiáng)的抗衰落、抗干擾能力,當(dāng)交織長度足夠長時,其糾錯性能接近香農(nóng)極限。 FPGA(FieldProgrammableGateArray),即現(xiàn)場可編程門陣列,是在PAL、GAL、EPLD等可編程器件的基礎(chǔ)上進(jìn)一步發(fā)展的產(chǎn)物。FPGA技術(shù)具有大規(guī)模、高集成度、高可靠性、設(shè)計周期短、投資小、靈活性強(qiáng)等優(yōu)點,逐步成為復(fù)雜數(shù)字硬件電路設(shè)計的理想選擇。 本論文以東南大學(xué)移動通信實驗室B3G課題組提出的“支持多天線的廣義多載波無線傳輸技術(shù)”(MIMO-GMC)為背景,分析了Turbo譯碼算法,并針對MIMO-GMC系統(tǒng)的迭代接收機(jī)中所采用的外信息保留和聯(lián)合檢測譯碼迭代的特點,完成了采用滑動窗Log-MAP算法的軟輸入、軟輸出的Turbo譯碼器的設(shè)計。整個譯碼器模塊的設(shè)計采用Verilog語言描述,并在VirtexⅡPro系列FPGA芯片上實現(xiàn)。
標(biāo)簽: MIMO-GMC Turbo FPGA
上傳用戶:shanml
主要介紹一種基于Philips 公司的MF RC500 的射頻識別讀寫器的設(shè)計:首先介紹系統(tǒng)的組成以及MF RC500的特性,接著給出天線的設(shè)計規(guī)范,最后給出MCU 89C52與MF RC500的接口
標(biāo)簽: 500 RC 射頻識別 讀寫器
上傳時間: 2013-05-20
上傳用戶:hzy5825468
隨著無線通信的應(yīng)用日益廣泛,無線通信系統(tǒng)的種類也越來越繁雜,但是由于不同通信系統(tǒng)的工作頻段、調(diào)制方式、通信協(xié)議等原理結(jié)構(gòu)上存在差異而極大限制了不同系統(tǒng)之間的互通。軟件無線電擺脫了硬件體系結(jié)構(gòu)的束縛,成為解決不同通信體制之間互操作問題和開展多種通信業(yè)務(wù)的最佳途徑,具有巨大的商業(yè)和軍事價值,被喻為無線電通信領(lǐng)域一次新的技術(shù)革命。 本文首先回顧了軟件無線電的提出和發(fā)展現(xiàn)狀,然后論述了軟件無線電的基本理論和數(shù)學(xué)模型。在此理論和模型的基礎(chǔ)上,設(shè)計了軟件無線電接收機(jī)的硬件平臺。該平臺包括射頻部分、中頻處理部分和基帶處理部分。射頻部分由天線和無線接收機(jī)組成;中頻部分先將接收機(jī)輸出的模擬信號數(shù)字化,然后再通過FPGA實現(xiàn)下變頻;基帶部分主要由DSP和嵌入式系統(tǒng)組成,完成解調(diào)、同步等處理并可以進(jìn)行一些其他的應(yīng)用。其中的嵌入式系統(tǒng)的主處理器是基于ARM7-TDMI內(nèi)核的LPC2200芯片,為了實現(xiàn)開發(fā)的方便在此芯片上移植了uC/OS-Ⅱ嵌入式時實內(nèi)核。 軟件無線電接收機(jī)是一個很龐大的體系,其中的數(shù)字下變頻器DDC是一個非常關(guān)鍵的組成部分,在這部分中可方便的對接收頻段、濾波器特性等進(jìn)行編程控制,極大的提高了通信設(shè)備的性能和靈活性,因此本文的重點在于數(shù)字下變頻器的設(shè)計與實現(xiàn)。實現(xiàn)下變頻的方法有很多種,由于FPGA在速度和靈活性上的優(yōu)勢,其應(yīng)用也越來越廣泛,因此主要采用了居于領(lǐng)導(dǎo)地位的XILINX公司的SPATAN-Ⅱ芯片來實現(xiàn)數(shù)字下變頻的功能。
標(biāo)簽: FPGA 無線接收機(jī) 下變頻
上傳用戶:mfhe2005
GPS技術(shù)在導(dǎo)航、定位及精確打擊等方面產(chǎn)生了重要影響,已經(jīng)廣泛地應(yīng)用在各種武器平臺上。但是,在干擾環(huán)境下也顯現(xiàn)出許多問題。由于其到達(dá)地球表面的信號極其微弱(-160dBW),在現(xiàn)在復(fù)雜的電磁環(huán)境中容易受到干擾,尤其是C/A碼信號更易受到干擾,并且隨著導(dǎo)航戰(zhàn)的發(fā)展對GPS的抗干擾已成為爭取導(dǎo)航資源的有效措施。因此,研究干擾環(huán)境下的GPS接收機(jī)設(shè)計具有重要意義。 本文首先簡要介紹了GPS信號的結(jié)構(gòu)及構(gòu)成,通過對GPS信號特征以及接收機(jī)抗干擾能力的分析,結(jié)合干擾對接收機(jī)的作用方式及效果,確定GPS最易受的干擾類型為阻塞式干擾,然后針對這種干擾類型提出了一種有效的抗干擾技術(shù)-----自適應(yīng)調(diào)零天線技術(shù)。接下來,著重研究了GPS接收機(jī)在此抗干擾技術(shù)前提下的若干抗干擾方法,并對其進(jìn)行了詳細(xì)的分析和討論。 研究過程中,通過對最佳化準(zhǔn)則和空域自適應(yīng)濾波的理解,首先對不同天線陣列結(jié)構(gòu)進(jìn)行了性能仿真和比較分析,然后在對稱圓形天線陣列的基礎(chǔ)上對空域自適應(yīng)算法進(jìn)行了仿真分析,針對其自由度有限的問題接著對空時濾波方法做了詳細(xì)討論,在7元對稱圓形陣列的基礎(chǔ)上仿真說明了二者各自的優(yōu)缺點??紤]到實際的干擾環(huán)境和本課題研究的初期階段,因此選用了適合本課題干擾環(huán)境的空域濾波方法,并對其自適應(yīng)算法進(jìn)行了適當(dāng)?shù)母倪M(jìn),使得其抗干擾性能獲得了一定程度的改善。 最后,詳細(xì)說明了該接收機(jī)抗干擾模塊的FPGA實現(xiàn)原理。詳細(xì)給出了頂層及各子模塊的設(shè)計流程與RTL視圖,實驗結(jié)果驗證了該算法的有效性。
標(biāo)簽: FPGA GPS 接收機(jī) 天線陣列
上傳時間: 2013-06-03
上傳用戶:xfbs821
蟲蟲下載站版權(quán)所有 京ICP備2021023401號-1