為了提高壓電超聲換能器的系統(tǒng)效率,保證換能器安全工作,利用換能器等效電路方法,分析了匹配電路的調(diào)振匹配和阻抗匹配功能.提出了頻率跟蹤結(jié)合數(shù)字電感實(shí)現(xiàn)調(diào)諧匹配的方法,并對(duì)調(diào)諧匹配方法進(jìn)行了實(shí)驗(yàn)驗(yàn)證.以含源網(wǎng)絡(luò)電路分析方法為基礎(chǔ),從理論上證明了實(shí)現(xiàn)換能器阻抗匹配的最佳條件
上傳時(shí)間: 2013-04-24
上傳用戶:xfbs821
現(xiàn)場(chǎng)可編程門陣列(FPGA)是一種可實(shí)現(xiàn)多層次邏輯器件。基于SRAM的FPGA結(jié)構(gòu)由邏輯單元陣列來實(shí)現(xiàn)所需要的邏輯函數(shù)。FPGA中,互連線資源是預(yù)先定制的,這些資源是由各種長(zhǎng)度的可分割金屬線,緩沖器和.MOS管實(shí)現(xiàn)的,所以相對(duì)于ASIC中互連線所占用的面積更大。為了節(jié)省芯片面積,一般都采用單個(gè)MOS晶體管來連接邏輯資源。MOS晶體管的導(dǎo)通電阻可以達(dá)到千歐量級(jí),可分割金屬線段的電阻相對(duì)于MOS管來說是可以忽略的,然而它和地之間的電容達(dá)到了0.1pf[1]。為了評(píng)估FPGA的性能,用HSPICE仿真模型雖可以獲得非常精確的結(jié)果,但是基于此模型需要花費(fèi)太多的時(shí)間。這在基于時(shí)序驅(qū)動(dòng)的工藝映射和布局布線以及靜態(tài)時(shí)序分析中都是不可行的。于是,非常迫切地需要一種快速而精確的模型。 FPGA中連接盒、開關(guān)盒都是由MOS管組成的。FPGA中的時(shí)延很大部分取決于互連,而MOS傳輸晶體管在互連中又占了很大的比重。所以對(duì)于MOS管的建模對(duì)FPGA時(shí)延估算有很大的影響意義。對(duì)于MOS管,Muhammad[15]采用導(dǎo)通電阻來代替MOS管,然后用。Elmore[3]時(shí)延和Rubinstein[4]時(shí)延模型估算互連時(shí)延。Elmore時(shí)延用電路的一階矩來近似信號(hào)到達(dá)最大值50%時(shí)的時(shí)延,而Rubinstein也是通過計(jì)算電路的一階矩估算時(shí)延的上下邊界來估算電路的時(shí)延,然而他們都是用來計(jì)算RC互連時(shí)延。傳輸管是非線性器件,所以沒有一個(gè)固定的電阻,這就造成了Elmore時(shí)延和Rubinstein時(shí)延模型的過于近似的估算,對(duì)整體評(píng)估FPGA的性能帶來負(fù)面因素。 本論文提出快速而精確的現(xiàn)場(chǎng)可編程門陣列FPGA中的互連資源MOS傳輸管時(shí)延模型。首先從階躍信號(hào)推導(dǎo)出適合50%時(shí)延的等效電阻模型,然后在斜坡輸入的時(shí)候,給出斜坡輸入時(shí)的時(shí)延模型,并且給出等效電容的計(jì)算方法。結(jié)果驗(yàn)證了我們精確的時(shí)延模型在時(shí)間上的開銷少的性能。 在島型FPGA中,單個(gè)傳輸管能夠被用來作為互連線和互連線之間的連接,或者互連線和管腳之間的連接,如VPR把互連線和管腳作為布線資源,管腳只能單獨(dú)作為輸入或者輸出管腳,以致于它們不是一個(gè)線網(wǎng)的起點(diǎn)就是線網(wǎng)的終點(diǎn)。而這恰恰忽略了管腳實(shí)際在物理上可以作為互連線來使用的情況(VPR認(rèn)為dogleg現(xiàn)象本身對(duì)性能提高不多)。本論文通過對(duì)dogleg現(xiàn)象進(jìn)行了探索,并驗(yàn)證了在使用SUBSET開關(guān)盒的情況下,dogleg能提高FPGA的布通率。
上傳時(shí)間: 2013-07-24
上傳用戶:yezhihao
OCL功率放大器即為無輸出電容功率放大器。采用兩組電源供電,使用了正負(fù)電源,在電壓不太高的情況下,也能獲得比較大的輸出功率,省去了輸出端的耦合電容。使放大器低頻特性得到擴(kuò)展。OCL功放電路也是定壓式輸出電路,其電路由于性能比較好,所以廣泛地應(yīng)用在高保真擴(kuò)音設(shè)備中
上傳時(shí)間: 2013-04-24
上傳用戶:hull021
·佳能相機(jī)的照相程序和SDK庫CDSDK71 WIN以及編程手冊(cè)
上傳時(shí)間: 2013-07-21
上傳用戶:3233
這三個(gè)主要優(yōu)點(diǎn)是免安裝的;用過安裝版的都知道,裝一次matlab非常耗時(shí)!還要注冊(cè)碼!而這三個(gè)版本都是能夠放在U盤里的,即插即用,現(xiàn)在的U盤一般都在2G左右,能容得下了。 版本:6.5 7.0 7.8 格式: ISO格式和exe格式; ISO格式的請(qǐng)直接解壓縮使用。不要用鏡像加載, iso格式的matlab文件如果用光盤鏡像加載的話會(huì)出函數(shù)錯(cuò)誤、運(yùn)算失敗等問題。 exe格式的請(qǐng)直接雙擊運(yùn)行,我已用360殺毒掃描它是無毒的,請(qǐng)放心下載,體積1.3G ,運(yùn)行速度快,不用安裝。 ZIP格式的請(qǐng)直接解壓縮使用 我放在單位的電腦上供源,我如果開機(jī)用電腦了,電驢就開機(jī)啟動(dòng)供源了,我不能保證24小時(shí)供源,太費(fèi)電了!推薦大家開啟騰訊“旋風(fēng)”軟件的“離線下載”免費(fèi)功能,迅雷也有離線下載功能,速度賊快,能達(dá)到你的最大帶寬。 ========
上傳時(shí)間: 2013-06-29
上傳用戶:lanhuaying
高速FPGA系統(tǒng)的信號(hào)完整性測(cè)試和分析,能幫助學(xué)習(xí)FPGA
標(biāo)簽: FPGA 信號(hào)完整性 測(cè)試
上傳時(shí)間: 2013-08-05
上傳用戶:妄想演繹師
能完全模擬DDS芯片的工作,在CPLD的輸出引腳后接上相應(yīng)的D/A轉(zhuǎn)換芯片并接上低通濾波器,將得到非常好的正旋波
上傳時(shí)間: 2013-08-09
上傳用戶:3294322651
基于FPGA的高速圖像采集和處理卡 能用于視覺檢測(cè)系統(tǒng)
標(biāo)簽: FPGA 高速圖像采集 視覺檢測(cè)
上傳時(shí)間: 2013-08-28
上傳用戶:Shaikh
8051工作于11.0592MHZ,RAM擴(kuò)展為128KB的628128,FlashRom擴(kuò)展為128KB的AT29C010A\r\n 128KB的RAM分成4個(gè)區(qū)(Bank) 地址分配為0x0000-0x7FFF\r\n 128KB的FlashRom分成8個(gè)區(qū)(Bank) 地址分配為0x8000-0xBFFF\r\n 為了使8051能訪問整個(gè)128KB的RAM空間和128KB的FlashRom空間,在CPLD內(nèi)建兩個(gè)寄存器\r\n RamBankReg和FlashRomBankReg用于存放高位地址
標(biāo)簽: 128 FlashRom 8051 KB
上傳時(shí)間: 2013-08-30
上傳用戶:cainaifa
USB、串口、并口是PC機(jī)和外設(shè)進(jìn)行通訊的常用接口,但對(duì)于數(shù)據(jù)量大的圖像來說,若利用串行RS-232協(xié)議進(jìn)行數(shù)據(jù)采集,速度不能達(dá)到圖像數(shù)據(jù)采集所需的要求;而用USB進(jìn)行數(shù)據(jù)采集,雖能滿足所需速度,但要求外設(shè)必須支持USB協(xié)議,而USB協(xié)議與常用工程軟件的接口還不普及,給使用帶來困難。有些用戶為了利用標(biāo)準(zhǔn)并行口(SPP)進(jìn)行數(shù)據(jù)采集,但SPP協(xié)議的150kb/s傳輸率對(duì)于圖像數(shù)據(jù)采集,同樣顯得太低。因此,為了采集數(shù)據(jù)量大的圖像數(shù)據(jù),本文采用了具有較高傳輸速率的增強(qiáng)型并行口協(xié)議(EPP)和FPGA,實(shí)現(xiàn)對(duì)OV
上傳時(shí)間: 2013-08-31
上傳用戶:wsf950131
蟲蟲下載站版權(quán)所有 京ICP備2021023401號(hào)-1