亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

太陽能路燈

  • 基于FPGA的卷積編碼和維特比譯碼

    在數(shù)字通信中,采用差錯控制技術(糾錯碼)是提高信號傳輸可靠性的有效手段,并發(fā)揮著越來越重要的作用。糾錯碼主要有分組碼和卷積碼兩種。在碼率和編碼器復雜程度相同的情況下,卷積碼的性能優(yōu)于分組碼。 卷積碼的譯碼方法主要有代數(shù)譯碼和概率譯碼。代數(shù)譯碼是基于碼的代數(shù)結構;而概率譯碼不僅基于碼的代數(shù)結構,還利用了信道的統(tǒng)計特性,能充分發(fā)揮卷積碼的特點,使譯碼錯誤概率達到很小。 卷積碼譯碼器的設計是由高性能的復雜譯碼器開始的,對于概率譯碼最初的序列譯碼,隨著譯碼約束長度的增加,其譯碼錯誤概率可達到非常小。后來慢慢地向低性能的簡單譯碼器演化,對不太長的約束長度,維特比(Viterbi)算法是非常實用的。維特比算法是一種最大似然的譯碼方法。當編碼約束度不太大(小于等于10)或者誤碼率要求不太高(約10-5)時,Viterbi譯碼算法效率很高,速度很快,譯碼器也較簡單。 目前,卷積碼在數(shù)傳系統(tǒng),尤其是在衛(wèi)星通信、移動通信等領域已被廣泛應用。 本論文對卷積碼編碼和Viterbi譯碼的設計原理及其FPGA實現(xiàn)方案進行了研究。同時,將交織和解交織技術應用于編碼和解碼的過程中。 首先,簡要介紹了卷積碼的基礎知識和維特比譯碼算法的基本原理,并對硬判決譯碼和軟判決譯碼方法進行了比較。其次,討論了交織和解交織技術及其在糾錯碼中的應用。然后,介紹了FPGA硬件資源和軟件開發(fā)環(huán)境Quartus Ⅱ,包括數(shù)字系統(tǒng)的設計方法和設計規(guī)則。再有,對基于FPGA的維特比譯碼器各個模塊和相應算法實現(xiàn)、優(yōu)化進行了研究。最后,在Quartus Ⅱ平臺上對硬判決譯碼和軟判決譯碼以及有無交織等不同情況進行了仿真,并根據(jù)仿真結果分析了維特比譯碼器的性能。 分析結果表明,系統(tǒng)的誤碼率達到了設計要求,從而驗證了譯碼器設計的可靠性,所設計基于FPGA的并行Viterbi譯碼器適用于高速數(shù)據(jù)傳輸?shù)膱龊稀?/p>

    標簽: FPGA 卷積 編碼 譯碼

    上傳時間: 2013-04-24

    上傳用戶:zhenyushaw

  • USB萬能驅動.rar

    不用再為找不到USB萬能驅動下載而煩憂,萬能USB驅動專家為您排憂解難。很多人的usb設備因為太多或沒有不能正常使用設備。所以我就從網(wǎng)絡上把這個好東西拿來給大家分享的。安裝方法:先解壓下載的文件,然后插入U盤,根據(jù)找到新硬件的提示,找到USB萬能驅動所解壓的文件夾,單擊安裝,即可。

    標簽: USB 萬能驅動

    上傳時間: 2013-07-18

    上傳用戶:mopdzz

  • 四路同步數(shù)據(jù)采集和處理系統(tǒng)的設計

    數(shù)字信號處理是信息科學中近幾十年來發(fā)展最為迅速的學科之一。常用的實現(xiàn)高速數(shù)字信號處理的器件有DSP和FPGA。FPGA具有集成度高、邏輯實現(xiàn)能力強、速度快、設計靈活性好等眾多優(yōu)點,尤其在并行信號處理能力方面比DSP更具優(yōu)勢。在信號處理領域,經(jīng)常需要對多路信號進行采集和實時處理,為解決這一問題,本文設計了基于FPGA的數(shù)據(jù)采集和處理系統(tǒng)。 本文首先介紹數(shù)字信號處理系統(tǒng)的組成和數(shù)字信號處理的優(yōu)點,然后通過FFT算法的比較選擇和硬件實現(xiàn)方案的比較選擇,進行總體方案的設計。在硬件方面,特別討論了信號調理模塊、模數(shù)轉換模塊、FPGA芯片配置等功能模塊的設計方案和硬件電路實現(xiàn)方法。信號處理單元的設計以Xilinx ISE為軟件平臺,采用VHDL和IP核的方法,設計了時鐘產生模塊、數(shù)據(jù)滑動模塊、FFT運算模塊、求模運算模塊、信號控制模塊,完成信號處理單元的設計,并采用ModelSim仿真工具進行相關的時序仿真。最后利用MATLAB對設計進行驗證,達到技術指標要求。

    標簽: 同步數(shù)據(jù)采集 處理系統(tǒng)

    上傳時間: 2013-07-07

    上傳用戶:小火車啦啦啦

  • 基于ARM多用戶智能電能表設計

    隨著城市居民住房的發(fā)展,樓房用表需求量不斷增大,傳統(tǒng)的把多個電能表掛在一起的計量方式越來越顯出它的弊端;即體積大,成本高,工程造價高,不利于新型住房的集中用電管理。多用戶、多功能智能電表不僅能很好地解決上述問題,還能實現(xiàn)很多智能化的功能。 多用戶多功能智能電能表可同時計量48戶居民的用電量。該電能表采用2塊LPC2294控制,以完成數(shù)據(jù)的通信和采集;采用2塊ARM,以減輕CUP的負擔,提高系統(tǒng)的多功能化和智能化。相對于單用戶電表,多用戶電表有多達32路以上通道,采用同一系統(tǒng)進行分時處理,該系統(tǒng)采用12位A/D轉換芯片AD8364,能保證數(shù)據(jù)采集的精度和速度。上位機還能實現(xiàn)與銀聯(lián)系統(tǒng)聯(lián)網(wǎng),可遠程控制用戶的用電。多用戶、多功能電能表在靈活性、多功能化、智能化、精度等方面都有優(yōu)勢。

    標簽: ARM 多用 智能電能表

    上傳時間: 2013-04-24

    上傳用戶:葉山豪

  • DDR2SDRAM存儲器接口設計

    內部存儲器負責計算機系統(tǒng)內部數(shù)據(jù)的中轉、存儲與讀取,作為計算機系統(tǒng)中必不可少的三大件之一,它對計算機系統(tǒng)性能至關重要。內存可以說是CPU處理數(shù)據(jù)的“大倉庫”,所有經(jīng)過CPU處理的指令和數(shù)據(jù)都要經(jīng)過內存?zhèn)鬟f到電腦其他配件上,因此內存性能的好壞,直接影響到系統(tǒng)的穩(wěn)定性和運行性能。在當今的電子系統(tǒng)設計中,內存被使用得越來越多,并且對內存的要求越來越高。既要求內存讀寫速度盡可能的快、容量盡可能的大,同時由于競爭的加劇以及利潤率的下降,人們希望在保持、甚至提高系統(tǒng)性能的同時也能降低內存產品的成本。面對這種趨勢,設計和實現(xiàn)大容量高速讀寫的內存顯得尤為重要。因此,近年來內存產品正經(jīng)歷著從小容量到大容量、從低速到高速的不斷變化,從技術上也就有了從DRAM到SDRAM,再到DDR SDRAM及DDR2 SDRAM等的不斷演進。和普通SDRAM的接口設計相比,DDR2 SDRAM存儲器在獲得大容量和高速率的同時,對存儲器的接口設計也提出了更高的要求,其接口設計復雜度也大幅增加。一方面,由于I/O塊中的資源是有限的,數(shù)據(jù)多路分解和時鐘轉換邏輯必須在FPGA核心邏輯中實現(xiàn),設計者可能不得不對接口邏輯進行手工布線以確保臨界時序。而另一方面,不得不處理好與DDR2接口有關的時序問題(包括溫度和電壓補償)。要正確的實現(xiàn)DDR2接口需要非常細致的工作,并在提供設計靈活性的同時確保系統(tǒng)性能和可靠性。 本文對通過Xilinx的Spartan3 FPGA實現(xiàn)DDR2內存接口的設計與實現(xiàn)進行了詳細闡述。通過Xilinx FPGA提供了I/O模塊和邏輯資源,從而使接口設計變得更簡單、更可靠。本設計中對I/O模塊及其他邏輯在RTL代碼中進行了配置、嚴整、執(zhí)行,并正確連接到FPGA上,經(jīng)過仔細仿真,然后在硬件中驗證,以確保存儲器接口系統(tǒng)的可靠性。

    標簽: DDR2SDRAM 存儲器 接口設計

    上傳時間: 2013-06-08

    上傳用戶:fairy0212

  • 壓電超聲換能器電路終端匹配

    為了提高壓電超聲換能器的系統(tǒng)效率,保證換能器安全工作,利用換能器等效電路方法,分析了匹配電路的調振匹配和阻抗匹配功能.提出了頻率跟蹤結合數(shù)字電感實現(xiàn)調諧匹配的方法,并對調諧匹配方法進行了實驗驗證.以含源網(wǎng)絡電路分析方法為基礎,從理論上證明了實現(xiàn)換能器阻抗匹配的最佳條件

    標簽: 壓電 換能器 電路 終端匹配

    上傳時間: 2013-04-24

    上傳用戶:xfbs821

  • 四路DVBC調制器的設計

    隨著數(shù)字時代的到來,信息化程度的不斷提高,人們相互之間的信息和數(shù)據(jù)交換日益增加。正交幅度調制器(QAM Modulator)作為一種高頻譜利用率的數(shù)字調制方式,在數(shù)字電視廣播、固定寬帶無線接入、衛(wèi)星通信、數(shù)字微波傳輸?shù)葘拵ㄐ蓬I域得到了廣泛應用。 近年來,集成電路和數(shù)字通信技術飛速發(fā)展,F(xiàn)PGA作為集成度高、使用方便、代碼可移植性等優(yōu)點的通用邏輯開發(fā)芯片,在電子設計行業(yè)深受歡迎,市場占有率不斷攀升。本文研究基于FPGA與AD9857實現(xiàn)四路QAM調制的全過程。FPGA實現(xiàn)信源處理、信道編碼輸出四路基帶I/Q信號,AD9857實現(xiàn)對四路I/Q信號的調制,輸出中頻信號。本文具體內容總結如下: 1.介紹國內數(shù)字電視發(fā)展狀況、國內國際的數(shù)字電視標準,并詳細介紹國內有線電視的系統(tǒng)組成及QAM調制器的發(fā)展過程。 2.研究了QAM調制原理,其中包括信源編碼、TS流標準格式轉換、信道編碼的原理及AD9857的工作原理等。并著重研究了信道編碼過程,包括能量擴散、RS編碼、數(shù)據(jù)交織、星座映射與差分編碼等。 3.深入研究了基于FPAG與AD9857電路設計,其中包括詳細研究了FPGA與AD9857的電路設計、在allegro下的PCB設計及光繪文件的制作,并做成成品。 4.簡單介紹了FPGA的開發(fā)流程。 5.深入研究了基于FPAG代碼開發(fā),其中主要包括I2C接口實現(xiàn),ASI到SPI的轉換,信道編碼中的TS流包處理、能量擴散、RS編碼、數(shù)據(jù)交織、星座映射與差分編碼的實現(xiàn)及AD9857的FPGA控制使其實現(xiàn)四路QAM的調制。 6.介紹代碼測試、電路測試及系統(tǒng)指標測試。 最終系統(tǒng)指標測試表明基于FPGA與AD9857的四路DVB-C調制器基本達到了國標的要求。

    標簽: DVBC 調制器

    上傳時間: 2013-07-05

    上傳用戶:leehom61

  • 基于FPGA的三相六路信號發(fā)生器設計

    針對當前市場上流行的高性能三相信號發(fā)生器價格昂貴,性價比低的問題。本課題開發(fā)了一種輸出精度較高,價格低廉的三相六路信號發(fā)生器。其中三路輸出為電壓信號,另外三路輸出為電流信號,從而模擬三相交流電,應用于儀器的校...

    標簽: FPGA 三相 信號發(fā)生器

    上傳時間: 2013-05-19

    上傳用戶:時代電子小智

  • 應用FPGA的高速數(shù)據(jù)采集

    隨著計算機技術的突飛猛進以及移動通訊技術在日常生活中的不斷深入,數(shù)據(jù)采集不斷地向多路、高速、智能化的方向發(fā)展。本文針對此需求,實現(xiàn)了一種應用FPGA的多路、高速的數(shù)據(jù)采集系統(tǒng),從而為測量儀器提供良好的采集數(shù)據(jù)。    本文設計了一種基于AD+FPGA+DSP的多路數(shù)據(jù)采集處理系統(tǒng),針對此系統(tǒng)設計了基于AD9446的模數(shù)轉換采集板,再將模數(shù)轉換采集板的數(shù)據(jù)傳送至基于FPGA的采集控制模塊進行數(shù)據(jù)的壓縮以及緩沖存儲,最后由DSP調入數(shù)據(jù)進行數(shù)據(jù)的處理。本文的設計主要分為兩部分,一部分為模數(shù)轉換采集板的設計與調試,另一部分為采集控制模塊的設計與仿真。    經(jīng)設計與調試,模數(shù)轉換模塊可為系統(tǒng)提供穩(wěn)定可靠的數(shù)據(jù),能穩(wěn)定工作在百兆的頻率下;采集控制模塊能實時地完成數(shù)據(jù)壓縮與數(shù)據(jù)緩沖,并能通過時鐘管理模塊來控制前端AD的采樣,該模塊也能穩(wěn)定工作在百兆的頻率下。該系統(tǒng)為多路、高速的數(shù)據(jù)采集系統(tǒng),并能穩(wěn)定工作,從而能滿足電子測量儀器的要求。

    標簽: FPGA 高速數(shù)據(jù) 采集

    上傳時間: 2013-05-24

    上傳用戶:chuckbassboy

  • FPGA布線算法的研究

    現(xiàn)場可編程門陣列(FPGA)是一種可實現(xiàn)多層次邏輯器件。基于SRAM的FPGA結構由邏輯單元陣列來實現(xiàn)所需要的邏輯函數(shù)。FPGA中,互連線資源是預先定制的,這些資源是由各種長度的可分割金屬線,緩沖器和.MOS管實現(xiàn)的,所以相對于ASIC中互連線所占用的面積更大。為了節(jié)省芯片面積,一般都采用單個MOS晶體管來連接邏輯資源。MOS晶體管的導通電阻可以達到千歐量級,可分割金屬線段的電阻相對于MOS管來說是可以忽略的,然而它和地之間的電容達到了0.1pf[1]。為了評估FPGA的性能,用HSPICE仿真模型雖可以獲得非常精確的結果,但是基于此模型需要花費太多的時間。這在基于時序驅動的工藝映射和布局布線以及靜態(tài)時序分析中都是不可行的。于是,非常迫切地需要一種快速而精確的模型。 FPGA中連接盒、開關盒都是由MOS管組成的。FPGA中的時延很大部分取決于互連,而MOS傳輸晶體管在互連中又占了很大的比重。所以對于MOS管的建模對FPGA時延估算有很大的影響意義。對于MOS管,Muhammad[15]采用導通電阻來代替MOS管,然后用。Elmore[3]時延和Rubinstein[4]時延模型估算互連時延。Elmore時延用電路的一階矩來近似信號到達最大值50%時的時延,而Rubinstein也是通過計算電路的一階矩估算時延的上下邊界來估算電路的時延,然而他們都是用來計算RC互連時延。傳輸管是非線性器件,所以沒有一個固定的電阻,這就造成了Elmore時延和Rubinstein時延模型的過于近似的估算,對整體評估FPGA的性能帶來負面因素。 本論文提出快速而精確的現(xiàn)場可編程門陣列FPGA中的互連資源MOS傳輸管時延模型。首先從階躍信號推導出適合50%時延的等效電阻模型,然后在斜坡輸入的時候,給出斜坡輸入時的時延模型,并且給出等效電容的計算方法。結果驗證了我們精確的時延模型在時間上的開銷少的性能。 在島型FPGA中,單個傳輸管能夠被用來作為互連線和互連線之間的連接,或者互連線和管腳之間的連接,如VPR把互連線和管腳作為布線資源,管腳只能單獨作為輸入或者輸出管腳,以致于它們不是一個線網(wǎng)的起點就是線網(wǎng)的終點。而這恰恰忽略了管腳實際在物理上可以作為互連線來使用的情況(VPR認為dogleg現(xiàn)象本身對性能提高不多)。本論文通過對dogleg現(xiàn)象進行了探索,并驗證了在使用SUBSET開關盒的情況下,dogleg能提高FPGA的布通率。

    標簽: FPGA 布線 法的研究

    上傳時間: 2013-07-24

    上傳用戶:yezhihao

主站蜘蛛池模板: 中方县| 砚山县| 安达市| 阜平县| 台中市| 沽源县| 贞丰县| 阿鲁科尔沁旗| 尚志市| 镇坪县| 漳州市| 宕昌县| 泰和县| 永修县| 诸城市| 原阳县| 和田市| 搜索| 通江县| 邵阳县| 新巴尔虎右旗| 和龙市| 青川县| 郴州市| 阿克苏市| 海原县| 台东市| 万载县| 乌拉特前旗| 舟曲县| 枞阳县| 丘北县| 德保县| 忻城县| 襄樊市| 新巴尔虎左旗| 阳泉市| 城固县| 珠海市| 奉化市| 城步|