在數(shù)字電視系統(tǒng)中,MPEG-2編碼復(fù)用器是系統(tǒng)傳輸?shù)暮诵沫h(huán)節(jié),所有的節(jié)目、數(shù)據(jù)以及各種增值服務(wù)都是通過復(fù)用打包成傳輸流傳輸出去。目前,只有少數(shù)公司掌握復(fù)用器的核心算法技術(shù),能夠采用MPEG-2可變碼率統(tǒng)計(jì)復(fù)用方法提高帶寬利用率,保證高質(zhì)量圖像傳輸。由于目前正處廣播電視全面向數(shù)字化過渡期間,市場潛力巨大,因此對復(fù)用器的研究開發(fā)非常重要。本文針對復(fù)用器及其接口技術(shù)進(jìn)行研究并設(shè)計(jì)出成形產(chǎn)品。 文中首先對MPEG-2標(biāo)準(zhǔn)及NIOS Ⅱ軟核進(jìn)行分析。重點(diǎn)研究了復(fù)用器中的部分關(guān)鍵技術(shù):PSI信息提取及重構(gòu)算法、PID映射方法、PCR校正及CRC校驗(yàn)算法,給出了實(shí)現(xiàn)方法,并通過了硬件驗(yàn)證。然后對復(fù)用器中主要用到的AsI接口和DS3接口進(jìn)行了分析與研究,給出了設(shè)計(jì)方法,并通過了硬件驗(yàn)證。 本文的主要工作如下: ●首先對復(fù)用器整體功能進(jìn)行詳細(xì)分析,并劃分軟硬件各自需要完成的功能。給出復(fù)用器的整體方案以及ASI接口和DS3接口設(shè)計(jì)方案。 ●在FPGA上采用c語言實(shí)現(xiàn)了PSI信息提取與重構(gòu)算法。 ●給出了實(shí)現(xiàn)快速的PID映射方法,并根據(jù)FPGA特點(diǎn)給出一種新的PID映射方法,減少了邏輯資源的使用,提高了穩(wěn)定性。 ●采用Verilog設(shè)計(jì)了SI信息提取與重構(gòu)的硬件平臺,并用c語言實(shí)現(xiàn)了SDT表的提取與重構(gòu)算法,在FPGA中成功實(shí)現(xiàn)了動(dòng)態(tài)分配內(nèi)存空間。 ●在FPGA上實(shí)現(xiàn)了.ASI接口,主要分析了位同步的實(shí)現(xiàn)過程,實(shí)現(xiàn)了一種新的快速實(shí)現(xiàn)字節(jié)同步的設(shè)計(jì)。 ●在FPGA上實(shí)現(xiàn)了DS3接口,提出并實(shí)現(xiàn)了一種兼容式DS3接口設(shè)計(jì)。并對幀同步設(shè)計(jì)進(jìn)行改進(jìn)。 ●完成部分PCB版圖設(shè)計(jì),并進(jìn)行調(diào)試監(jiān)測。 本復(fù)用器設(shè)計(jì)最大特點(diǎn)是將軟件設(shè)計(jì)和硬件設(shè)計(jì)進(jìn)行合理劃分,硬件平臺及接口采用Verilog語言實(shí)現(xiàn),PSI信息算法主要采用c語言實(shí)現(xiàn)。這種軟硬件的劃分使系統(tǒng)設(shè)計(jì)更加靈活,且軟件設(shè)計(jì)與硬件設(shè)計(jì)可同時(shí)進(jìn)行,極大的提高了工作效率。 整個(gè)項(xiàng)目設(shè)計(jì)采用verilog和c兩種語言完成,采用Altera公司的FPGA芯片EP1C20,在Quartus和NIOS IDE兩種設(shè)計(jì)平臺下設(shè)計(jì)實(shí)現(xiàn)。根據(jù)此方案已經(jīng)開發(fā)出兩臺帶有ASI和DS3接口的數(shù)字電視TS流復(fù)用器,經(jīng)測試達(dá)到了預(yù)期的性能和技術(shù)指標(biāo)。
上傳時(shí)間: 2013-06-10
上傳用戶:01010101
pic18fxx8單片機(jī)通用同步異步收發(fā)器的接口電路和c源代碼
上傳時(shí)間: 2013-11-06
上傳用戶:zhangzhenyu
NEC閃光胸牌電路板的構(gòu)成電路板是由單片機(jī)應(yīng)用電路部分和閃存編程器兩部分構(gòu)成的?!鰡纹瑱C(jī)應(yīng)用電路部分單片機(jī)應(yīng)用電路部分主要是由電池(1220),開關(guān)和NEC 78K0/KB2(uPD78F0500)8位閃存單片機(jī)構(gòu)成。把程序?qū)懭雴纹瑱C(jī)內(nèi)置的閃存存儲器,就可以進(jìn)行各種控制了。■閃存編程器部分閃存編程器是把PC里的程序?qū)懭雴纹瑱C(jī)的閃存存儲器的裝置。您得到的電路板上的閃存編程器部分只有配線沒有零部件,要寫入程序必須購置零部件后焊接,您只要花費(fèi)很少的經(jīng)費(fèi)和精力即可完成。關(guān)于閃存編程器的制作方法下面會做詳細(xì)說明。
上傳時(shí)間: 2013-10-31
上傳用戶:frank1234
DAC0832是一個(gè)8位D/A轉(zhuǎn)換器芯片,單電源供電,從+5V~+15V均可正常工作,基準(zhǔn)電壓的范圍為±10V,電流建立時(shí)間為1μs,CMOS工藝,低功耗20mW。其內(nèi)部結(jié)構(gòu)如圖9.1所示,它由1個(gè)8位輸入寄存器、1個(gè)8位DAC寄存器和1個(gè)8位D/A轉(zhuǎn)換器組成和引腳排列如圖1所示。 • DAC0832工作方式• ADC0809工作方式要求掌握:• MCS-51單片機(jī)與D/A轉(zhuǎn)換器的接口連接• MCS-51單片機(jī)與A/D轉(zhuǎn)換器的接口連接• 初始化編程及應(yīng)用了解:• 典型D/A轉(zhuǎn)換器芯片DAC0832的管腳功能• 典型A/D轉(zhuǎn)換器芯片ADC0809的管腳功能
標(biāo)簽: MCS 51 單片機(jī) 轉(zhuǎn)換器
上傳時(shí)間: 2014-01-14
上傳用戶:zl520l
MSP430仿真器(機(jī))接口電路圖-原理圖
上傳時(shí)間: 2013-11-05
上傳用戶:cjf0304
~{JGR 8vQ IzWwR5SC5D2V?bD#DbO5M3~} ~{3v?b~} ~{Hk?b~} ~{2iQ/5H9&D\~} ~{?IRTWw@)3d~} ~{TZ~}JDK1.4.2~{OBM(9}~}
上傳時(shí)間: 2015-02-22
上傳用戶:ommshaggar
PROFIBUS從站智能協(xié)議芯片DPC31與模數(shù)轉(zhuǎn)換器AD7705接口設(shè)計(jì).rar
上傳時(shí)間: 2015-04-01
上傳用戶:sammi
第一章 8086程序設(shè)計(jì) 第二章 MCS-51程序設(shè)計(jì) 第三章 微機(jī)基本系統(tǒng)的設(shè)計(jì) 第四章 存貯器與接口 第五章 并行接口 第六章 計(jì)數(shù)器、定時(shí)器與接口 第七章 顯示器與鍵盤接口 第八章 串行通信及接口 第九章 數(shù)模轉(zhuǎn)換器和模數(shù)轉(zhuǎn)換器接口
標(biāo)簽: 8086 MCS 程序設(shè)計(jì) 接口
上傳時(shí)間: 2015-05-03
上傳用戶:pinksun9
基于地址總線接口的四倍頻編碼器信號接口的 FPGA實(shí)現(xiàn) Verilog HDL的
上傳時(shí)間: 2014-08-12
上傳用戶:ayfeixiao
單片機(jī)方面的實(shí)驗(yàn)指導(dǎo)書,包括傳感器 仿真器 微機(jī)接口三合一系統(tǒng)簡介,有軟件實(shí)驗(yàn)和硬件實(shí)驗(yàn)部分
標(biāo)簽: 實(shí)驗(yàn) 單片機(jī) 傳感器 仿真器
上傳時(shí)間: 2014-11-30
上傳用戶:cylnpy
蟲蟲下載站版權(quán)所有 京ICP備2021023401號-1