亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

定時(shí)<b>同步算法</b>

  • VK3604A/B小體積藍牙音箱4鍵觸摸觸控檢測芯片多種輸出方式選擇:鎖存/直接輸出

    產品型號:VK3604A 產品品牌:VINKA/永嘉微電 封裝形式:SOP16 產品年份:新年份 聯 系 人:陳銳鴻 Q Q:361 888 5898 聯系手機:188 2466 2436(信) 概述: VK3604/VK3604A具有4個觸摸按鍵,可用來檢測外部觸摸按鍵上人手的觸摸動作。該芯片具有較高的 集成度,僅需極少的外部組件便可實現觸摸按鍵的檢測。 提供了4路輸出功能,可通過IO腳選擇輸出電平,輸出模式,輸出腳結構,單鍵/多鍵和最 長輸出時間。芯片內部采用特殊的集成電路,具有高電源電壓抑制比,可減少按鍵檢測錯誤的 發生,此特性保證在不利環境條件的應用中芯片仍具有很高的可靠性。 此觸摸芯片具有自動校準功能,低待機電流,抗電壓波動等特性,為各種觸摸按鍵+IO輸 出的應用提供了一種簡單而又有效的實現方法。 特點: ? 工作電壓 2.4-5.5V ? 待機電流7uA/3.3V,14uA/5V ? 上電復位功能(POR) ? 低壓復位功能(LVR)  ? 觸摸輸出響應時間:工作模式 48mS ,待機模式160mS ? 通過AHLB腳選擇輸出電平:高電平有效或者低電平有效 ? 通過TOG腳選擇輸出模式:直接輸出或者鎖存輸出 ? 通過SOD腳選擇輸出方式:CMOS輸出或者開漏輸出 ? 通過SM腳選擇輸出:多鍵有效或者單鍵有效 ? 通過MOT腳有效鍵最長輸出時間:無窮大或者16S ? 通過CS腳接對地電容調節整體靈敏度(1-47nF)  ? 各觸摸通道單獨接對地小電容微調靈敏度(0-50pF) ? 上電0.25S內為穩定時間,禁止觸摸 ? 上電后4S內自校準周期為64mS,4S無觸摸后自校準周期為1S ? 封裝SOP16(150mil)(9.9mm x 3.9mm PP=1.27mm) ———————————————— 產品型號:VK3604B 產品品牌:VINKA/永嘉微電 封裝形式:TSSOP16 產品年份:新年份 聯 系 人:陳銳鴻 1.概述 VK3604B具有4個觸摸按鍵,可用來檢測外部觸摸按鍵上人手的觸摸動作。該芯片具有 較高的集成度,僅需極少的外部組件便可實現觸摸按鍵的檢測。 提供了4路直接輸出功能。芯片內部采用特殊的集成電路,具有高電源電壓抑制比,可 減少按鍵檢測錯誤的發生,此特性保證在不利環境條件的應用中芯片仍具有很高的可靠性。 此觸摸芯片具有自動校準功能,低待機電流,抗電壓波動等特性,為各種觸摸按鍵+IO 輸出的應用提供了一種簡單而又有效的實現方法。   特點  ? 工作電壓 2.4-5.5V ? 待機電流7uA/3.3V,14uA/5V ? 上電復位功能(POR) ? 低壓復位功能(LVR)  ? 觸摸輸出響應時間:  工作模式 48mS 待機模式160mS ? CMOS輸出,低電平有效,支持多鍵  ? 有效鍵最長輸出16S ? 無觸摸4S自動校準  ? 專用腳接對地電容調節靈敏度(1-47nF)  ? 各觸摸通道單獨接對地小電容微調靈敏度(0-50pF). ? 上電0.25S內為穩定時間,禁止觸摸. ? 封裝 TSSOP16L(4.9mm x 3.9mm PP=1.00mm) KPP841 標準觸控IC-電池供電系列: VKD223EB --- 工作電壓/電流:2.0V-5.5V/5uA-3V   感應通道數:1    通訊界面  最長回應時間快速模式60mS,低功耗模式220ms    封裝:SOT23-6 VKD223B ---  工作電壓/電流:2.0V-5.5V/5uA-3V   感應通道數:1    通訊界面   最長回應時間快速模式60mS,低功耗模式220ms    封裝:SOT23-6 VKD233DB --- 工作電壓/電流:2.4V-5.5V/2.5uA-3V  1感應按鍵  封裝:SOT23-6   通訊界面:直接輸出,鎖存(toggle)輸出  低功耗模式電流2.5uA-3V VKD233DH ---工作電壓/電流:2.4V-5.5V/2.5uA-3V  1感應按鍵  封裝:SOT23-6  通訊界面:直接輸出,鎖存(toggle)輸出  有效鍵最長時間檢測16S VKD233DS --- 工作電壓/電流:2.4V-5.5V/2.5uA-3V  1感應按鍵  封裝:DFN6(2*2超小封裝) 通訊界面:直接輸出,鎖存(toggle)輸出  低功耗模式電流2.5uA-3V VKD233DR --- 工作電壓/電流:2.4V-5.5V/1.5uA-3V  1感應按鍵  封裝:DFN6(2*2超小封裝) 通訊界面:直接輸出,鎖存(toggle)輸出  低功耗模式電流1.5uA-3V VKD233DG --- 工作電壓/電流:2.4V-5.5V/2.5uA-3V  1感應按鍵  封裝:DFN6(2*2超小封裝) 通訊界面:直接輸出,鎖存(toggle)輸出   低功耗模式電流2.5uA-3V  VKD233DQ --- 工作電壓/電流:2.4V-5.5V/5uA-3V  1感應按鍵  封裝:SOT23-6 通訊界面:直接輸出,鎖存(toggle)輸出    低功耗模式電流5uA-3V  VKD233DM --- 工作電壓/電流:2.4V-5.5V/5uA-3V  1感應按鍵  封裝:SOT23-6 (開漏輸出) 通訊界面:開漏輸出,鎖存(toggle)輸出    低功耗模式電流5uA-3V  VKD232C  --- 工作電壓/電流:2.4V-5.5V/2.5uA-3V   感應通道數:2  封裝:SOT23-6   通訊界面:直接輸出,低電平有效  固定為多鍵輸出模式,內建穩壓電路 MTP觸摸IC——VK36N系列抗電源輻射及手機干擾: VK3601L  --- 工作電壓/電流:2.4V-5.5V/4UA-3V3  感應通道數:1  1對1直接輸出 待機電流小,抗電源及手機干擾,可通過CAP調節靈敏  封裝:SOT23-6 VK36N1D --- 工作電壓/電流:2.2V-5.5V/7UA-3V3  感應通道數:1  1對1直接輸出 觸摸積水仍可操作,抗電源及手機干擾,可通過CAP調節靈敏封裝:SOT23-6 VK36N2P --- 工作電壓/電流:2.2V-5.5V/7UA-3V3  感應通道數:2    脈沖輸出 觸摸積水仍可操作,抗電源及手機干擾,可通過CAP調節靈敏封裝:SOT23-6 VK3602XS ---工作電壓/電流:2.4V-5.5V/60UA-3V  感應通道數:2  2對2鎖存輸出 低功耗模式電流8uA-3V,抗電源輻射干擾,寬供電電壓   封裝:SOP8 VK3602K --- 工作電壓/電流:2.4V-5.5V/60UA-3V   感應通道數:2   2對2直接輸出 低功耗模式電流8uA-3V,抗電源輻射干擾,寬供電電壓   封裝:SOP8 VK36N2D --- 工作電壓/電流:2.2V-5.5V/7UA-3V3  感應通道數:2   1對1直接輸出 觸摸積水仍可操作,抗電源及手機干擾,可通過CAP調節靈敏封裝:SOP8 VK36N3BT ---工作電壓/電流:2.2V-5.5V/7UA-3V3  感應通道數:3  BCD碼鎖存輸出 觸摸積水仍可操作,抗電源及手機干擾,可通過CAP調節靈敏  封裝:SOP8 VK36N3BD ---工作電壓/電流:2.2V-5.5V/7UA-3V3  感應通道數:3  BCD碼直接輸出 觸摸積水仍可操作,抗電源及手機干擾,可通過CAP調節靈敏  封裝:SOP8 VK36N3BO ---工作電壓/電流:2.2V-5.5V/7UA-3V3  感應通道數:3  BCD碼開漏輸出 觸摸積水仍可操作,抗電源及手機干擾  封裝:SOP8/DFN8(超小超薄體積) VK36N3D --- 工作電壓/電流:2.2V-5.5V/7UA-3V3  感應通道數:3  1對1直接輸出 觸摸積水仍可操作,抗電源及手機干擾  封裝:SOP16/DFN16(超小超薄體積) VK36N4B ---工作電壓/電流:2.2V-5.5V/7UA-3V3   感應通道數:4    BCD輸出 觸摸積水仍可操作,抗電源及手機干擾  封裝:SOP16/DFN16(超小超薄體積) VK36N4I---工作電壓/電流:2.2V-5.5V/7UA-3V3   感應通道數:4    I2C輸出 觸摸積水仍可操作,抗電源及手機干擾  封裝:SOP16/DFN16(超小超薄體積) VK36N5D ---工作電壓/電流:2.2V-5.5V/7UA-3V3   感應通道數:5   1對1直接輸出 觸摸積水仍可操作,抗電源及手機干擾  封裝:SOP16/DFN16(超小超薄體積) VK36N5B ---工作電壓/電流:2.2V-5.5V/7UA-3V3   感應通道數:5    BCD輸出 觸摸積水仍可操作,抗電源及手機干擾  封裝:SOP16/DFN16(超小超薄體積) VK36N5I ---工作電壓/電流:2.2V-5.5V/7UA-3V3   感應通道數:5    I2C輸出 觸摸積水仍可操作,抗電源及手機干擾  封裝:SOP16/DFN16(超小超薄體積) VK36N6D --- 工作電壓/電流:2.2V-5.5V/7UA-3V3   感應通道數:6   1對1直接輸出 觸摸積水仍可操作,抗電源及手機干擾  封裝:SOP16/DFN16(超小超薄體積) VK36N6B ---工作電壓/電流:2.2V-5.5V/7UA-3V3   感應通道數:6    BCD輸出 觸摸積水仍可操作,抗電源及手機干擾  封裝:SOP16/DFN16(超小超薄體積) VK36N6I ---工作電壓/電流:2.2V-5.5V/7UA-3V3   感應通道數:6    I2C輸出 觸摸積水仍可操作,抗電源及手機干擾  封裝:SOP16/DFN16(超小超薄體積) VK36N7B ---工作電壓/電流:2.2V-5.5V/7UA-3V3   感應通道數:7    BCD輸出 觸摸積水仍可操作,抗電源及手機干擾  封裝:SOP16/DFN16(超小超薄體積) VK36N7I ---工作電壓/電流:2.2V-5.5V/7UA-3V3   感應通道數:7    I2C輸出 觸摸積水仍可操作,抗電源及手機干擾  封裝:SOP16/DFN16(超小超薄體積) VK36N8B ---工作電壓/電流:2.2V-5.5V/7UA-3V3   感應通道數:8    BCD輸出 觸摸積水仍可操作,抗電源及手機干擾  封裝:SOP16/DFN16(超小超薄體積) VK36N8I ---工作電壓/電流:2.2V-5.5V/7UA-3V3   感應通道數:8    I2C輸出 觸摸積水仍可操作,抗電源及手機干擾  封裝:SOP16/DFN16(超小超薄體積) VK36N9I ---工作電壓/電流:2.2V-5.5V/7UA-3V3   感應通道數:9    I2C輸出 觸摸積水仍可操作,抗電源及手機干擾  封裝:SOP16/DFN16(超小超薄體積) VK36N10I ---工作電壓/電流:2.2V-5.5V/7UA-3V3   感應通道數:10    I2C輸出 觸摸積水仍可操作,抗電源及手機干擾  封裝:SOP16/DFN16(超小超薄體積) 1-8點高靈敏度液體水位檢測IC——VK36W系列 VK36W1D  ---工作電壓/電流:2.2V-5.5V/10UA-3V3  1對1直接輸出  水位檢測通道:1 可用于不同壁厚和不同水質水位檢測,抗電源/手機干擾封裝:SOT23-6 備注:1. 開漏輸出低電平有效  2、適合需要抗干擾性好的應用 VK36W2D  ---工作電壓/電流:2.2V-5.5V/10UA-3V3  1對1直接輸出  水位檢測通道:2 可用于不同壁厚和不同水質水位檢測,抗電源/手機干擾封裝:SOP8 備注:1.  1對1直接輸出   2、輸出模式/輸出電平可通過IO選擇 VK36W4D  ---工作電壓/電流:2.2V-5.5V/10UA-3V3  1對1直接輸出  水位檢測通道:4 可用于不同壁厚和不同水質水位檢測,抗電源/手機干擾封裝:SOP16/DFN16 備注:1.  1對1直接輸出   2、輸出模式/輸出電平可通過IO選擇 VK36W6D  ---工作電壓/電流:2.2V-5.5V/10UA-3V3  1對1直接輸出  水位檢測通道:6 可用于不同壁厚和不同水質水位檢測,抗電源/手機干擾封裝:SOP16/DFN16 備注:1.  1對1直接輸出    2、輸出模式/輸出電平可通過IO選擇 VK36W8I  ---工作電壓/電流:2.2V-5.5V/10UA-3V3  I2C輸出    水位檢測通道:8 可用于不同壁厚和不同水質水位檢測,抗電源/手機干擾封裝:SOP16/DFN16 備注:1.  IIC+INT輸出     2、輸出模式/輸出電平可通過IO選擇  KPP841

    標簽: 3604 輸出 VK 體積 藍牙音箱 檢測 方式 芯片 觸控 鎖存

    上傳時間: 2022-04-11

    上傳用戶:shubashushi66

  • GSM接收機同步技術研究與基于FPGA和DSP的接收機設計.rar

    GSM是全球使用最為廣泛的一種無線通信標準,不僅在民用領域,也在鐵路GSM-R等專用領域發揮著極為重要的作用。由于無線信道具有瑞利衰落和延時效應,在通信系統的收發兩端也存在不完全匹配等未知因素,因此接收的信號疊加有各種誤差因素的影響。GSM接收機的實現離不開系統的同步,為了得到更好的同步質量,就必須對GSM基帶同步技術進行研究,選擇一種最合適的同步算法。GSM的同步既有時間同步,也有頻率同步。 @@ 軟件無線電是當前通信領域引入注目的熱點之一。長期以來,GSM的接收和解調都是由專用的ASIC芯片來完成的,通過軟件來實現GSM接收機的基帶算法,體現了軟件無線電技術的思想,選擇用它們來實現的GSM接收機具有靈活、可靠、擴展性好的優點。 @@ 論文主要討論GSM接收機同步算法與基于FPGA和DSP的GSM接收機設計, @@  主要內容包括: @@ 通過相關理論知識的學習,設計驗證了GSM基帶同步算法。對FB時間同步,討論了包絡檢測和FFT變換兩種不同的方法;對SB時間同步,介紹實相關和復相關兩種方法;對頻率同步,給出了一種對FB運用相關運算來精確估計頻率誤差的算法。 @@ 設計了使用GSM射頻收發芯片RDA6210并通過實驗室的ALTERA EP3C25FPGA開發板進行控制的GSM射頻端的解決方案,論文對RDA6210的性能和控制方式進行了詳細的介紹,設計了芯片的控制模塊,得到了下變頻后的GSM基帶信號。 @@ 設計了基于RF前端+FPGA的GSM接收機方案。利用ALTERA EP2S180開發平臺來完成基帶數據的處理。針對ALTERA EP2S180開發平臺模數轉換器AD9433的特點使用THS4501設計了單獨的差分運算放大器模塊;設計了平臺的數據存儲方案并將該平臺得到的基帶采樣數據用于同步算法的仿真。 @@ 設計了基于RF前端+DSP的GSM接收機方案。利用模數轉換器AD9243、FPGA芯片和TMS320C6416TDSP芯片來完成基帶數據的處理。設計了McBSP+EDMA傳輸的數據存儲方案。 @@ 給出了接收機硬件測試的結果,從多方面驗證了所設計硬件平臺的可靠性。 @@關鍵詞:GSM接收機;同步;RF; FPGA;DSP;

    標簽: FPGA GSM DSP

    上傳時間: 2013-07-01

    上傳用戶:sh19831212

  • OFDM系統同步及解調的FPGA實現.rar

    自20世紀80年代以來,正交頻分復用技術不但在廣播式數字音頻和視頻領域得到廣泛的應用,而且已經成為無線局域網標準(例如IEEE802.11a和HiperLAN/2等)的一部分。OFDM由于其頻譜利用率高,成本低等原因越來越受到人們的關注。隨著人們對通信數據化、寬帶化、個人化和移動化需求的增強,OFDM技術在綜合無線接入領域將會獲得越來越廣泛的應用。人們開始集中越來越多的精力開發OFDM技術在移動通信領域的應用,本文也是基于無線通信平臺上的OFDM技術的運用。 本文的所有內容都是建立在空地數據無線通信系統下行鏈路FPGA實現基礎上的。本文作者的主要工作集中在鏈路接收端的FPGA實現和調試上。主要包括幀同步(時間同步)算法的研究與設計、OFDM頻率同步算法的研究與設計以及同步模塊、OFDM解調模塊、QAM解調模塊的FPGA實現。最終實現高速數字圖像傳輸系統下行鏈路在無線環境中連通。 對于無線移動通信系統而言,多普勒頻移、收發設備的本地載頻偏差均可能破壞OFDM系統子載波之間的正交性,從而導致ICI,影響系統性能。另外,由于OFDM系統大多采用IFFT/FFT實現調制解調,因此在接收方確定FFT的起點對數據的正確解調也至關重要。同步技術即是針對系統中存在的定時偏差、頻率偏差進行定時、頻偏的估計與補償,來減少各種同步偏差對系統性能的影響。在OFDM實現的關鍵技術中,同步技術是十分重要的一部分。本文花費了三個章節闡述了同步技術的原理、算法和實現方法。 目前OFDM系統的載波同步方案,可以歸納為三大類:輔助數據類,盲估計類和基于循環前綴的半盲估計類。本文首先分析了各種載波同步方案的優缺點,并舉例說明了各個載波同步方式的實現方法。然后具體闡述了本文在FPGA平臺上實現的OFDM接收端同步的同步方式,包括其具體算法和FPGA實現結構。本文所采用的幀同步和頻率同步方案都是采用輔助數據類的,在闡述其具體算法的同時對算法在不同參數和不同形式下的性能做出了仿真對比分析。 OFDM的解調采用FFT算法,在FPGA上的實現是十分方便的。本文主要闡述其實現結構,重點放在提取有效數據部分有效數據位置的推導過程。最后介紹了本文實現QAM軟解調的解調方法。 本文闡述算法采用先提出原理,然后給出具體公式,再根據公式中的系數和變量分析算法性能的方式。在闡述實現方式時首先給出實現框圖,然后對框圖中比較重要或者復雜的部分進行詳細闡述。在介紹完每個模塊實現方式之后給出了仿真或者上板結果,最后再給出整體測試結果。

    標簽: OFDM FPGA

    上傳時間: 2013-06-26

    上傳用戶:希醬大魔王

  • WCDMA系統下行同步原理與FPGA實現.rar

    同步是移動通信領域中的關鍵技術,是保障通信初始和進行的必要過程,對系統的性能影響重大。縱觀移動通信系統的發展史,同步技術自始至終都是人們研究的熱點。 @@ WCDMA作為第三代移動通信無線接口標準之一,已經在全世界范圍內得到了商用。小區搜索是WCDMA的重要物理層過程,是實現下行移動臺和基站間同步的重要手段。 @@ 作為ASIC領域的一種半定制電路,現場可編程門陣列(FPGA)既解決了全定制電路不能修改的不足,又解決了原有可編程器件容量有限的問題。FPGA以其強大的現場可編程能力和開發速度優勢,逐漸成為ASIC電路中設計周期最短、開發費用最低、風險最小的器件之一。 @@ 因此,研究WCDMA同步算法及其在FPGA中的實現與驗證是具有理論和現實意義的。本文首先介紹了WCDMA物理層基礎,接著詳細討論了WCDMA主同步、輔同步和導頻同步的原理,介紹了前兩步同步的改進型算法和證明,并和傳統相關算法在資源和實現復雜度方面進行了比較,給出了下行同步的浮點仿真結果和分析。之后,深入討論了下行同步的FPGA (V4-SX-35)實現方案、運算流程和模塊間的接口設計。最后,介紹了下行同步的FPGA驗證方法。 @@ 本文較為深入的討論了WCDMA下行同步的算法和FPGA實現方案,給出了理論分析和仿真、實驗結果。并在低復雜度和資源開銷條件下,完成了FPGA的硬件設計和片上測試,達到了系統的性能指標。 @@關鍵詞:WCDMA;同步;小區搜索;FPGA

    標簽: WCDMA FPGA

    上傳時間: 2013-04-24

    上傳用戶:wsm555

  • WCDMA下行鏈路同步的研究和FPGA實現.rar

    同步技術在許多通訊系統中都是至關重要的,而WCDMA作為第三代移動通信的標準之一,對其同步算法進行研究是非常必要的。FPGA在許多硬件實現中充當了很重要的角色,所以研究如何在FPGA上實現同步算法是非常具有實際意義的。 本文討論了三步小區搜索的算法,仿真了其性能,并且對如何進行算法的FPGA移植展開了深入的討論。 本文對三步小區搜索的算法按照算法計算量和運算速度的標準分別進行了比較和討論,并以節省資源和運行穩定為前提進行了FPGA移植。最終在主同步中提出了改進型的PSC匹配濾波器算法,在FPGA上提出了采用指針型雙口RAM的實現方式;在輔同步中提出了改進型PFHT算法并采用查表遍歷算法判決,在FPGA上提出了用綜合型邏輯方式來實現;在導頻同步中采用了移位寄存器式擾碼生成算法,并引入了計分制判決算法。 與以往的WCDMA同步的FPGA實現相比,本文提出的實現方案巧妙地利用了FPGA的并行運算結構,在XILINX的V4芯片上只用了500個slice就完成了整個小區搜索,最大限度地節省了資源,為小區搜索在FPGA中的模塊小型化提供了途徑。

    標簽: WCDMA FPGA 下行鏈路

    上傳時間: 2013-08-05

    上傳用戶:leileiq

  • 基于FPGA的海事衛星突發信號位同步檢測研究及實現.rar

    碼元定時恢復(位同步)技術是數字通信中的關鍵技術。位同步信號本身的抖動、錯位會直接降低通信設備的抗干擾性能,使誤碼率上升,甚至會使傳輸遭到完全破壞。尤其對于突發傳輸系統,快速、精確的定時同步算法是近年來研究的一個焦點。本文就是以Inmarsat GES/AES數據接收系統為背景,研究了突發通信傳輸模式下的全數字接收機中位同步方法,并予以實現。 本文系統地論述了位同步原理,在此基礎上著重研究了位同步的系統結構、碼元定時恢復算法以及衡量系統性能的各項指標,為后續工作奠定了基礎。 首先根據衛星系統突發信道傳輸的特點分析了傳統位同步方法在突發系統中的不足,接下來對Inmarsat系統的短突發R信道和長突發T信道的調制方式和幀結構做了細致的分析,并在Agilent ADS中進行了仿真。 在此基礎上提出了一種充分利用報頭前導比特信息的,由滑動平均、閾值判斷和累加求極值組成的快速報頭時鐘捕獲方法,此方法可快速精準地完成短突發形式下的位同步,并在FPGA上予以實現,效果良好。 在長突發形式下的報頭時鐘捕獲后還需要對后續數據進行位同步跟蹤,在跟蹤過程中本論文首先用DSP Builder實現了插值環路的位同步算法,進行了Matlab仿真和FPGA實現。并在插值環路的基礎上做出改進,提出了一種新的高效的基于移位算法的位同步方案并予以FPGA實現。最后將移位算法與插值算法進行了性能比較,證明該算法更適合于本項目中Inmarsat的長突發信道位同步跟蹤。 論文對兩個突發信道的位同步系統進行了理論研究、算法設計以及硬件實現的全過程,滿足系統要求。

    標簽: FPGA 海事衛星 信號

    上傳時間: 2013-04-24

    上傳用戶:yare

  • 基于OFDM的PLC通信系統同步模塊的FPGA實現

    電力線通信技術利用分布廣泛的低壓電力線作為通信信道,實現internet高速互連,為用戶提供互聯網訪問、視頻點播等服務,形成包括電力在內的“四網合一”,目前正受到人們的關注。利用該技術,可以在居民區內建立寬帶接入網,也可以利用遍布家庭各個房間的電源插座組成家庭局域網。但是電力線是傳輸電能的,因此通過電力線傳輸數據有許多的問題需要解決。 OFDM(正交頻分復用)技術是實現電力線通信的一項熱門技術。OFDM采用添加循環前綴的技術,能有效地降低ICI(信道間干擾)和ISI(碼間干擾)。同時通過使用正交的子信道,大大提高了頻譜資源利用率。FPGA作為可編程邏輯器件,具有設計時間短、投資少、風險小的特點,而且可以反復修改,反復編程,直到完全滿足需要,具有其他方式無可比擬的方便性和靈活性,能夠加速數字系統的研發速度。本文著重研究了OFDM同步技術在FPGA上的實現。本論文主要是在項目組工作的基礎上構造雙路信號數據糾正算法流程,提出最佳采樣點與載波相位估計算法,完善中各個子模塊算法的硬件設計流程。內容安排如下:第一章介紹OFDM(正交頻分復用)技術的發展歷史、技術原理。第二章介紹了PLD的分類、工藝和結構特點,以及FPGA的開發環境、開發流程和Verilog語言的特點。第三章對OFDM系統的同步模塊進行詳細的闡述。第四章是OFDM同步算法的在FPGA上的實現,對各個子模塊進行仿真,給出了仿真波形圖和系統性能分析。最后,第五章總結了全文的工作,對OFDM技術的實現需要進一步完善的方面與后續工作進行了探討。

    標簽: OFDM FPGA PLC 通信系統

    上傳時間: 2013-04-24

    上傳用戶:hgy9473

  • 基于IEEE80211a的OFDM傳輸系統的接收機算法研究與FPGA實現

    作為一項正在興起的無線應用服務,無線局域網已在機場、校園、會議室、甚至在家庭都有所應用.它正叩開高速無線數據業務市場的大門.目前,無線局域網仍處于眾多標準共存時期.每一標準的背后都有大公司或者大集團的支持.在眾多無線局域網協議中IEEE802.11a協議是很有特色的一個,它的優勢在于采用了正交頻分復用(OFDM)方式來傳輸數據,該技術可幫助提高速度和改進信號質量,并可克服干擾,因此得到眾多關注.為了讓這種高速的局域網真正應用到實際中,我們的項目就是要在硬件上實現基于IEEE802.11a協議的OFDM系統的發射機和接收機,而本文的主要工作就是用FPGA實現這個系統的內接收機.內接收機主要包括同步估計和信道估計.但是目前OFDM系統中包括同步、信道編碼、信道估計、用戶檢測、降低峰均比等一些關鍵技術在具體實現上還存在著一些困難.許多文獻對這些關鍵技術基本停留在理論上的討論,與具體的實現還存在很大的差距.因此本文通過研究同步和信道估計的多種算法的性能和其實現的復雜度,提出一種適合在IEEE802.11a協議環境下的同步算法和信道估計,用FPGA加以實現.首先本文總結了目前OFDM系統信道估計的算法.在此基礎上詳細的討論了基于IEEE802.11a協議的OFDM系統可以采用的信道估計方法:(1)提出了借助訓練序列的LS估計法和LS-average估計法,分別在AWGN信道和多徑信道對這兩種方法進行了比較,證明無論在哪種信道環境下后者性能都要好于前者.為了能夠進一步提高信道估計器的性能,在LS-average算法的基礎上提出了消噪算法(NRA).(2)提出了借助導頻的DFT插值算法.其次本文總結了目前OFDM系統同步的算法.OFDM系統同步包括定時同步和載波同步,其中定時同步又分為符號同步和抽樣同步.本文主要是研究定時同步,而載波同步只是簡單的討論,因為在這項目中這是另有負責人.本文針對基于IEEE802.11a協議的OFDM系統把定時同步分為粗定時同步和細定時同步.然后分別對粗定時同步和細定時同步進行了詳細的討論.其中對粗定時同步的方法有:利用短訓練序列和利用循環前綴,并對這兩種方法進行了比較.對細定時同步是利用導頻來跟蹤.最后根據前面兩章提出的算法所分析的結果,以及突發OFDM系統的信號和信道特征,選取了其中一種信道估計算法和定時同步算法,結合合作伙伴所提出的載波同步算法一起用FPGA實現整個基于IEEE802.11a協議的OFDM系統的內接收機,并分別測試了各個模塊的性能以及綜合模塊的性能.

    標簽: 80211a 80211 IEEE FPGA

    上傳時間: 2013-05-26

    上傳用戶:zhengzg

  • 可重構FPGA通訊糾錯進化電路及其實現

    ASIC對產品成本和靈活性有一定的要求.基于MCU方式的ASIC具有較高的靈活性和較低的成本,然而抗干擾性和可靠性相對較低,運算速度也受到限制.常規ASIC的硬件具有速度優勢和較高的可靠性及抗干擾能力,然而不是靈活性較差,就是成本較高.與傳統硬件(CHW)相比,具有一定可配置特性的場可編程門陣列(FPGA)的出現,使建立在可再配置硬件基礎上的進化硬件(EHW)成為智能硬件電路設計的一種新方法.作為進化算法和可編程器件技術相結合的產物,可重構FPGA的研究屬于EHW的研究范疇,是研究EHW的一種具體的實現方法.論文認為面向分類的專用類可重構FPGA(ASR-FPGA)的研究,可使可重構電路粒度劃分的針對性更強、設計更易實現.論文研究的可重構FPGA的BCH通訊糾錯碼進化電路是一類ASR-FPGA電路的具體方法,具有一定的實用價值.論文所做的工作主要包括:(1)BCH編譯碼電路的設計——求取實驗用BCH碼的生成多項式和校驗多項式及其相應的矩陣并構造實驗用BCH碼;(2)建立基于可重構FPGA的基核——構造具有可重構特性的硬件功能單元,以此作為可重構BCH碼電路的設計基礎;(3)構造實現可重構BCH糾錯碼電路的方法——建立可重構糾錯碼硬件電路算法并進行實驗驗證;(4)在可重構糾錯碼電路基礎上,構造進化硬件控制功能塊的結構,完成各進化RLA控制模塊的驗證和實現.課題是將可重構BCH碼的編譯碼電路的實現作為一類ASR-FPGA的研究目標,主要成果是根據可編程邏輯電路的特點,選擇一種可編程樹的電路模型,并將它作為可重構FPGA電路的基核T;通過對循環BCH糾錯碼的構造原理和電路結構的研究,將基核模型擴展為能滿足糾錯碼電路需要的糾錯碼基本功能單元T;以T作為再劃分的基本單元,對FPGA進行"格式化",使T規則排列在FPGA上,通過對T的控制端的不同配置來實現糾錯碼的各個功能單元;在可重構基核的基礎上提出了糾錯碼重構電路的嵌套式GA理論模型,將嵌套式GA的染色體串作為進化硬件描述語言,通過轉換為相應的VHDL語言描述以實現硬件電路;采用RLA模型的有限狀態機FSM方式實現了可重構糾錯碼電路的EHW的各個控制功能塊.在實驗方面,利用Xilinx FPGA開發系統中的VHDL語言和電路圖相結合的設計方法建立了循環糾錯碼基核單元的可重構模型,進行循環糾錯BCH碼的電路和功能仿真,在Xilinx公司的Virtex600E芯片進行了FPGA實現.課題在研究模型上選取的是比較基本的BCH糾錯碼電路,立足于解決基于可重構FPGA核的設計的基本問題.課題的研究成果及其總結的一套ASR-FPGA進化硬件電路的設計方法對實際的進化硬件設計具有一定的實際指導意義,提出的基于專用類基核FPGA電路結構的研究方法為新型進化硬件的器件結構的設計也可提供一種借鑒.

    標簽: FPGA 可重構 通訊 糾錯

    上傳時間: 2013-07-01

    上傳用戶:myworkpost

  • 基于數據符號同步的FPGA仿真實現

    近年來,人們對無線數據和多媒體業務的需求迅猛增加,促進了寬帶無線通信新技術的發展和應用。正交頻分復用 (Orthogonal Frequency Division Multiolexing,OFDM)技術已經廣泛應用于各種高速寬帶無線通信系統中。然而 OFDM 系統相比單載波系統更容易受到頻偏和時偏的影響,因此如何有效地消除頻偏和時偏,實現系統的時頻同步是 OFDM 系統中非常關鍵的技術。 本文討論了非同步對 OFDM 系統的影響,分析了當前用于 OFDM 系統中基于數據符號的同步算法,并簡單介紹非基于數據符號同步技術?;跀祿柕耐郊夹g通過加入訓練符號或導頻等附加信息,并利用導頻或訓練符號的相關性實現時頻同步。此算法由于加入了附加信息,降低了帶寬利用率,但同步精度相對較高,同步捕獲時間較短。 隨著電子芯片技術的快速發展,電子設計自動化 (Electronic DesignAutomation,EDA) 技術和可編程邏輯芯片 (FPGA/CPLD) 的應用越來越受到大家的重視,為此文中對 EDA 技術和 Altera 公司制造的 FPGA 芯片的原理和結構特點進行了闡述,還介紹了在相關軟件平臺進行開發的系統流程。 論文在對基于數據符號三種算法進行較詳細的分析和研究的基礎上,尤其改進了基于導頻符號的同步算法之后,利用 Altera 公司的 FPGA 芯片EP1S25F102015 在 OuartusⅡ5.0 工具平臺上實現了 OFDM 同步的硬件設計,然后進行了軟件仿真。其中對基于導頻符號同步的改進算法硬件設計過程了進行了詳細闡述。不僅如此,對于基于 PN 序列幀的同步算法和基于循環前綴 (Cycle Prefix,CP) 的極大似然 (Maximam Likelihood,ML)估計同步算法也有具體的仿真實現。 最后,文章還對它們進行了比較,基于導頻符號同步設計的同步精度比較高,但是耗費芯片的資源多,另一個缺點是沒有頻偏估計,因此運用受到一定限制?;?PN 序列幀的同步設計使用了最少的芯片資源,但要提取 PN 序列中的信號數據有一定困難?;谘h前綴的同步設計占用了芯片 I/O 腳稍顯多。這幾種同步算法各有優缺點,但可以根據不同的信道環境選用它們。

    標簽: FPGA 數據 同步的 仿真實現

    上傳時間: 2013-04-24

    上傳用戶:斷點PPpp

主站蜘蛛池模板: 阳信县| 腾冲县| 高雄市| 上蔡县| 桐庐县| 囊谦县| 新乡县| 佳木斯市| 广平县| 黎平县| 丰镇市| 沈丘县| 甘孜县| 杂多县| 东辽县| 鄂尔多斯市| 盐源县| 宿州市| 阳江市| 无为县| 石景山区| 赤水市| 旌德县| 新巴尔虎右旗| 阿坝县| 华蓥市| 七台河市| 马边| 德江县| 漳州市| 和林格尔县| 洛阳市| 祥云县| 郓城县| 观塘区| 徐汇区| 新巴尔虎右旗| 竹山县| 拜泉县| 吉林市| 阿荣旗|