描述了基于FPGA的FIR濾波器設計。根據FIR的原理及嚴格線性相位濾波器具有偶對稱的性質給出了FIR濾波器的4種結構,即直接乘加結構、乘法器復用結構、乘累加結構、DA算法。在本文中給出上述幾種算法的結構框圖,并通過FPGA編程實現上述幾種算法,并給出所用的資源來比較各種算法的優劣。
上傳時間: 2013-12-09
上傳用戶:lvzhr
針對傳統集成電路(ASIC)功能固定、升級困難等缺點,利用FPGA實現了擴頻通信芯片STEL-2000A的核心功能。使用ISE提供的DDS IP核實現NCO模塊,在下變頻模塊調用了硬核乘法器并引入CIC濾波器進行低通濾波,給出了DQPSK解調的原理和實現方法,推導出一種簡便的引入?仔/4固定相移的實現方法。采用模塊化的設計方法使用VHDL語言編寫出源程序,在Virtex-II Pro 開發板上成功實現了整個系統。測試結果表明該系統正確實現了STEL-2000A的核心功能。 Abstract: To overcome drawbacks of ASIC such as fixed functionality and upgrade difficulty, FPGA was used to realize the core functions of STEL-2000A. This paper used the DDS IP core provided by ISE to realize the NCO module, called hard core multiplier and implemented CIC filter in the down converter, described the principle and implementation detail of the demodulation of DQPSK, and derived a simple method to introduce a fixed phase shift of ?仔/4. The VHDL source code was designed by modularity method , and the complete system was successfully implemented on Virtex-II Pro development board. Test results indicate that this system successfully realize the core function of the STEL-2000A.
上傳時間: 2013-11-06
上傳用戶:liu123
寫給小白們的FPGA入門設計實驗: 1. 寫在前面的話 2 2. Lab 1 : LCD1602 字符顯示設計 3 2.1. 摘要 2.2. 內容 2.3. 程序 2.4. 結果(問題,解決,體會) 3. Lab 2 : 4 位減法、加法器設計 3.1. 摘要 3.2. 內容 3.3. 程序 3.4. 結果(問題,解決,體會) 4. Lab 3 :三位二進制乘法器設計 4.1. 摘要 4.2. 內容 4.3. 程序 4.4. 結果(問題,解決,體會) 5. Lab 4 :序列檢測器設計 6. Lab 5 :變模計數器設計
上傳時間: 2013-11-07
上傳用戶:zzbbqq99n
描述了基于FPGA的FIR濾波器設計。根據FIR的原理及嚴格線性相位濾波器具有偶對稱的性質給出了FIR濾波器的4種結構,即直接乘加結構、乘法器復用結構、乘累加結構、DA算法。在本文中給出上述幾種算法的結構框圖,并通過FPGA編程實現上述幾種算法,并給出所用的資源來比較各種算法的優劣。
上傳時間: 2013-10-30
上傳用戶:1101055045
針對傳統集成電路(ASIC)功能固定、升級困難等缺點,利用FPGA實現了擴頻通信芯片STEL-2000A的核心功能。使用ISE提供的DDS IP核實現NCO模塊,在下變頻模塊調用了硬核乘法器并引入CIC濾波器進行低通濾波,給出了DQPSK解調的原理和實現方法,推導出一種簡便的引入?仔/4固定相移的實現方法。采用模塊化的設計方法使用VHDL語言編寫出源程序,在Virtex-II Pro 開發板上成功實現了整個系統。測試結果表明該系統正確實現了STEL-2000A的核心功能。 Abstract: To overcome drawbacks of ASIC such as fixed functionality and upgrade difficulty, FPGA was used to realize the core functions of STEL-2000A. This paper used the DDS IP core provided by ISE to realize the NCO module, called hard core multiplier and implemented CIC filter in the down converter, described the principle and implementation detail of the demodulation of DQPSK, and derived a simple method to introduce a fixed phase shift of ?仔/4. The VHDL source code was designed by modularity method , and the complete system was successfully implemented on Virtex-II Pro development board. Test results indicate that this system successfully realize the core function of the STEL-2000A.
上傳時間: 2013-11-19
上傳用戶:neu_liyan
提出一種用于產生窄帶脈沖信號的波形發生器設計方案。波形發生器的設計基于幅度調制的思想,電路由函數發生器MAX038、乘法器AD834、模擬開關DG401等元件構成,實現漢寧窗調制單一頻率信號的功能。
上傳時間: 2013-10-31
上傳用戶:fang2010
AVR單片機的優化RC6 加密算法(速度快,其優化思想絕對值得學習) 在有128bytes RAM 的AVR單片機上執行 rc6 16/10/8(16 bit/10 rounds/8 bytes keys) * 對多數代碼進行了 C 語言優化,對數據相關循環移位,模乘等用ASM優化 * 在4MHz無乘法器的AVR上得到平均 1172 Bytes/s的加解密速度。 * 編譯器: AVR-G
上傳時間: 2013-12-18
上傳用戶:阿四AIR
【經典設計】VHDL源代碼下載~~ 其中經典的設計有:【自動售貨機】、【電子鐘】、【紅綠燈交通信號系統】、【步進電機定位控制系統】、【直流電機速度控制系統】、【計算器】、【點陣列LED顯示控制系統】 基本數字邏輯設計有:【鎖存器】、【多路選擇器】、【三態門】、【雙向輸入|輸出端口】、【內部(緩沖)信號】、【編碼轉換】、【加法器】、【編碼器/譯碼器】、【4位乘法器】、【只讀存儲器】、【RSFF觸發器】、【DFF觸發器】、【JKFF觸發器】、【計數器】、【分頻器】、【寄存器】、【狀態機】
上傳時間: 2015-06-16
上傳用戶:chenxichenyue
matlab下,使用dspbuilder實現的復數乘法器模塊的源碼
標簽: matlab
上傳時間: 2013-12-21
上傳用戶:變形金剛
倒數計數器,用于各種乘法器的應用,或者其他應用當中
標簽: 計數器
上傳時間: 2013-12-25
上傳用戶:daoxiang126