基于多環(huán)鎖相寬帶細步進頻率合成器的設(shè)計
為了滿足寬頻段、細步進頻率綜合器的工程需求,對基于多環(huán)鎖相的頻率合成器進行了分析和研究。在對比傳統(tǒng)單環(huán)鎖相技術(shù)基礎(chǔ)上,介紹了采用DDS+PLL多環(huán)技術(shù)實現(xiàn)寬帶細步進頻綜,輸出頻段10~13 GHz,頻...
為了滿足寬頻段、細步進頻率綜合器的工程需求,對基于多環(huán)鎖相的頻率合成器進行了分析和研究。在對比傳統(tǒng)單環(huán)鎖相技術(shù)基礎(chǔ)上,介紹了采用DDS+PLL多環(huán)技術(shù)實現(xiàn)寬帶細步進頻綜,輸出頻段10~13 GHz,頻...
本電路為寬帶直接變頻發(fā)射機模擬部分的完整實施方案(模擬基帶輸入、RF輸出)。通過使用鎖相環(huán)(PLL)和寬帶集成電壓控制振蕩器(VCO),本電路支持500 MHz至4.4 GHz范圍內(nèi)的RF頻率。PLL...
本設(shè)計是采用AD603可控增益放大器芯片設(shè)計的一款高增益,高寬帶直流放大器,采用兩級級聯(lián)放大電路了,提高了放大增益,擴展了通頻帶寬,而且具有良好的抗噪聲系數(shù),采用AT89S52芯片控制數(shù)模轉(zhuǎn)換(DAC...
本課題主要研究對象為數(shù)字預失真技術(shù)中的功放模型的建立及數(shù)字預失真算法的研究。功放的數(shù)學模型主要分為無記憶模型和記憶模型,分析了不同模型的參數(shù)估計的方法。針對以往常見的模型反轉(zhuǎn)數(shù)字預失真算法,課題分...
利用四分之三波長折疊微帶線與四分之一波長微帶線級聯(lián),并在輸入端口引入四分之一波長短路線,設(shè)計出一種新型的超寬帶功率分配器。采用奇偶模的方法進行理論分析,導出設(shè)計參數(shù)方程,并通過HFSS進行仿真優(yōu)化...
利用單片機MSP430F449設(shè)計寬帶直流放大器。采用單片機MSP430F449作為寬帶直流放大器的控制芯片,利用三級放大器級聯(lián)的形式實現(xiàn)對輸入小信號的放大。其中MSP430F449 單片機來控制雙路...
在一些需要高頻分辨率、設(shè)置轉(zhuǎn)換度的應用場合,直接數(shù)字頻率合成器(DDS)技術(shù)具有其他頻率合成方法無法比擬的優(yōu)勢。在介紹DDS的基本原理及其典型器件AD9858的結(jié)構(gòu)和功能的基礎(chǔ)上,詳細論述了采用單片機...
單片機應用技術(shù)選編(11) 目錄 第一章 專題論述 1.1 3種嵌入式操作系統(tǒng)的分析與比較(2) 1.2 KEIL RTX51 TINY內(nèi)核的分析與應用(8) 1.3 中間件技術(shù)及其發(fā)...
單片機應用技術(shù)選編(9) 目錄 第一章 專題論述1.1 集成電路進入片上系統(tǒng)時代(2)1.2 系統(tǒng)集成芯片綜述(10)1.3 Java嵌入技術(shù)綜述(18)1.4 Java的線程機制(23)1.5 嵌入...
基于FPGA芯片Stratix II EP2S60F672C4設(shè)計了一個適用于寬帶數(shù)字接收機的帶寬可變的數(shù)字下變頻器(VB-DDC)。該VB-DDC結(jié)合傳統(tǒng)數(shù)字下變頻結(jié)構(gòu)與多相濾波結(jié)構(gòu)的優(yōu)點,實現(xiàn)了對...