亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

寄存器

寄存器的功能是存儲二進(jìn)制代碼,它是由具有存儲功能的觸發(fā)器組合起來構(gòu)成的。一個觸發(fā)器可以存儲1位二進(jìn)制代碼,故存放n位二進(jìn)制代碼的寄存器,需用n個觸發(fā)器來構(gòu)成。[1]
  • lm75A溫度數(shù)字轉(zhuǎn)換器 FPGA讀寫實(shí)驗(yàn)Verilog邏輯源碼Quartus工程文件+文檔資料

    lm75A溫度數(shù)字轉(zhuǎn)換器 FPGA讀寫實(shí)驗(yàn)Verilog邏輯源碼Quartus工程文件+文檔資料,FPGA為CYCLONE4系列中的EP4CE6E22C8. 完整的工程文件,可以做為你的學(xué)習(xí)設(shè)計(jì)參考。LM75A 是一個使用了內(nèi)置帶隙溫度傳感器和模數(shù)轉(zhuǎn)換技術(shù)的溫度數(shù)字轉(zhuǎn)換器。它也是一個溫度檢測器,可提供一個過熱檢測輸出。LM75A 包含許多數(shù)據(jù)寄存器:配置寄存器用來存儲器件的某些配置,如器件的工作模式、OS 工作模式、OS 極性和OS 故障隊(duì)列等(在功能描述一節(jié)中有詳細(xì)描述);溫度寄存器(Temp),用來存儲讀取的數(shù)字溫度;設(shè)定點(diǎn)寄存器(Tos & Thyst),用來存儲可編程的過熱關(guān)斷和滯后限制,器件通過2 線的串行I2C 總線接口與控制器通信。LM75A 還包含一個開漏輸出(OS),當(dāng)溫度超過編程限制的值時該輸出有效。LM75A 有3 個可選的邏輯地址管腳,使得同一總線上可同時連接8個器件而不發(fā)生地址沖突。LM75A 可配置成不同的工作條件。它可設(shè)置成在正常工作模式下周期性地對環(huán)境溫度進(jìn)行監(jiān)控或進(jìn)入關(guān)斷模式來將器件功耗降至最低。OS 輸出有2 種可選的工作模式:OS 比較器模式和OS 中斷模式。OS 輸出可選擇高電平或低電平有效。故障隊(duì)列和設(shè)定點(diǎn)限制可編程,為了激活OS 輸出,故障隊(duì)列定義了許多連續(xù)的故障。溫度寄存器通常存放著一個11 位的二進(jìn)制數(shù)的補(bǔ)碼,用來實(shí)現(xiàn)0.125℃的精度。這個高精度在需要精確地測量溫度偏移或超出限制范圍的應(yīng)用中非常有用。正常工作模式下,當(dāng)器件上電時,OS 工作在比較器模式,溫度閾值為80℃,滯后75℃,這時,LM75A就可用作一個具有以上預(yù)定義溫度設(shè)定點(diǎn)的獨(dú)立的溫度控制器。module LM75_SEG_LED ( //input input                   sys_clk           ,input                   sys_rst_n         ,inout                   sda_port          ,//output output wire              seg_c1         ,output wire              seg_c2         ,output wire              seg_c3         ,output wire              seg_c4         ,output reg               seg_a          ,output reg               seg_b          ,output reg               seg_c          ,output reg               seg_e          ,output reg               seg_d          ,output reg               seg_f          ,output reg               seg_g          ,output reg               seg_h          ,      output reg              clk_sclk                        );//parameter define parameter WIDTH = 8;parameter SIZE  = 8;//reg define reg    [WIDTH-1:0]       counter             ;reg    [9:0]             counter_div         ;reg                      clk_50k             ;reg                      clk_200k            ;reg                      sda                 ;reg                      enable              ;

    標(biāo)簽: lm75a 數(shù)字轉(zhuǎn)換器 fpga verilog

    上傳時間: 2021-10-27

    上傳用戶:

  • 雙向DC-DC變換器(全國大學(xué)生電子設(shè)計(jì)競賽全國二等獎作品)

      本資源為2015年全國大學(xué)生電子設(shè)計(jì)競賽A題,其中包含了代碼及電路圖,有需要的朋友可以下載。下面是本資源的部分摘要:本系統(tǒng)以STM32單片機(jī)為主控制器,以非隔離式Buck-Boost型電路為核心,設(shè)計(jì)并制作用于電池儲能裝置的雙向DC-DC變換器,實(shí)現(xiàn)可按鍵設(shè)定亦可自動轉(zhuǎn)換電池充放電模式的功能。系統(tǒng)由STM32內(nèi)部寄存器及擴(kuò)展口功能,加上按鍵模塊、集成運(yùn)放模塊、LCD液晶顯示模塊、雙向DC-DC變換電路組成。提高了電源效率,有效的保護(hù)了電路,經(jīng)測試,系統(tǒng)能夠?qū)崿F(xiàn)基礎(chǔ)部分所有要求。

    標(biāo)簽: DC-DC變換器 全國大學(xué)生電子設(shè)計(jì)競賽

    上傳時間: 2022-07-05

    上傳用戶:得之我幸78

  • 電子秤專用模擬/數(shù)字(A/D)轉(zhuǎn)換器芯片hx711中文資料

    HX711是一款專為高精度電子秤而設(shè)計(jì)的24位A/D轉(zhuǎn)換器芯片。與同類型其它芯片相比,該芯片集成了包括穩(wěn)壓電源、片內(nèi)時鐘振蕩器等其它同類型芯片所需要的外圍電路,具有集成度高、響應(yīng)速度快、抗干擾性強(qiáng)等優(yōu)點(diǎn)。降低了電子秤的整機(jī)成本,提高了整機(jī)的性能和可靠性。該芯片與后端MCU 芯片的接口和編程非常簡單,所有控制信號由管腳驅(qū)動,無需對芯片內(nèi)部的寄存器編程。輸入選擇開關(guān)可任意選取通道A 或通道B,與其內(nèi)部的低噪聲可編程放大器相連。通道A 的可編程增益為128 或64,對應(yīng)的滿額度差分輸入信號幅值分別為±20mV或±40mV。通道B 則為固定的64 增益,用于系統(tǒng)參數(shù)檢測。芯片內(nèi)提供的穩(wěn)壓電源可以直接向外部傳感器和芯片內(nèi)的A/D 轉(zhuǎn)換器提供電源,系統(tǒng)板上無需另外的模擬電源。芯片內(nèi)的時鐘振蕩器不需要任何外接器件。上電自動復(fù)位功能簡化了開機(jī)的初始化過程。

    標(biāo)簽: hx711 A/D轉(zhuǎn)換器

    上傳時間: 2022-07-24

    上傳用戶:

  • 51定時器計(jì)算.RAR

    51單片機(jī)定時器時間計(jì)算工具,即是計(jì)算定時器溢出時間TH0,TL0也是研究51單片機(jī)定時器的軟件模形。軟件中分析了定時器的工作流程和寄存器功能。可以助你更深刻的了解51單片機(jī)定時器。

    標(biāo)簽: EDA 數(shù)字系統(tǒng)

    上傳時間: 2013-07-27

    上傳用戶:eeworm

  • DSP編譯器關(guān)鍵技術(shù)研究.rar

    為了提高特定應(yīng)用環(huán)境下的運(yùn)行速度,DSP增加了許多特殊的指令和功能單 元,體系結(jié)構(gòu)越來越不規(guī)則。傳統(tǒng)的代碼生成算法是一種分治算法,沒有考慮指 令和寄存器之間的約束關(guān)系,難以應(yīng)用在DSP編譯器中。必須為DSP編譯器發(fā) 展出新的代碼生成算法,以適應(yīng)新的需求和挑戰(zhàn)。本文主要研究了DSP編譯器 的若干關(guān)鍵技術(shù),DSP編譯器的目標(biāo)機(jī)器平臺是浙江大學(xué)自主研發(fā)的媒體DSP —SPOCK。

    標(biāo)簽: DSP 編譯器 關(guān)鍵技術(shù)

    上傳時間: 2013-06-02

    上傳用戶:黑漆漆

  • 基于ST7FMC的電動摩托車控制系統(tǒng)的研究.rar

    本文論述了基于ST7FMC的電動摩托車控制系統(tǒng)的研究。 近年來,由于燃油交通工具尾氣排放對城市空氣造成的嚴(yán)重污染,以及人們生活水平、環(huán)保意識的逐漸提高,綠色交通工具己成為時代發(fā)展的重要課題。考慮到我國目前的國情,發(fā)展電動車具有重要的環(huán)保意義。 隨著電機(jī)技術(shù)及功率器件性能的不斷提高,電動車的控制器發(fā)展迅速。但是目前市場上大多數(shù)的電動車產(chǎn)品均采用低集成度元件控制裝置,功能過于簡單,不能充分發(fā)揮系統(tǒng)潛力及處理一些特殊的控制問題。 提出了基于意法半導(dǎo)體芯片ST7FMC的永磁無刷直流電動機(jī)的控制系統(tǒng)設(shè)計(jì)方案,進(jìn)行了低成本、高智能的無刷直流電機(jī)控制系統(tǒng)設(shè)計(jì),能滿足更多應(yīng)用場合的需要。主要從以下幾個方面進(jìn)行了分析與研究: 首先,建立無刷直流電機(jī)的數(shù)學(xué)模型,并分析其電機(jī)運(yùn)行特性。 其次,根據(jù)ST專用單片機(jī)的特點(diǎn)詳細(xì)設(shè)計(jì)了系統(tǒng)的控制策略:將調(diào)速系統(tǒng)設(shè)計(jì)為電流、速度雙閉環(huán)的PI算法控制,以保證調(diào)速性能和電流控制精度;采用ST芯片固有的寄存器進(jìn)行速度的檢測,比較精確;將相電流檢測設(shè)計(jì)成母線電流PWM On中點(diǎn)檢測;采用了高性能的驅(qū)動集成電路IR2136來驅(qū)動MOSFET組成的全橋逆變電路;驅(qū)動方式采用新型的凸形波驅(qū)動控制方法。 最后,組裝了試驗(yàn)樣車,通過實(shí)驗(yàn)室觀測及實(shí)地運(yùn)行,驗(yàn)證了系統(tǒng)運(yùn)行的可靠性。 由此得出結(jié)論:本課題設(shè)計(jì)的基于ST7FMC的電動摩托車控制系統(tǒng)具有運(yùn)行性能良好、可靠性高的特點(diǎn),為后續(xù)的研究工作提供了一定的基礎(chǔ)。

    標(biāo)簽: ST7FMC 電動摩托車 控制系統(tǒng)

    上傳時間: 2013-05-17

    上傳用戶:電子世界

  • 基于ARM的嵌入式系統(tǒng)移植設(shè)計(jì).rar

    本文闡述了微處理器芯片S3C2410的內(nèi)核、處理器模式、寄存器組、存儲系統(tǒng)、尋址方式以及中斷模式。研究了處理器的啟動下載代碼bootloader,并將裁減后的bootloader映像文件下載到ARM平臺的Flash中;對嵌入式linux操作系統(tǒng)!文件系統(tǒng)和基于圖形庫的應(yīng)用軟件的開發(fā)也做了初步的研究。

    標(biāo)簽: ARM 嵌入式系統(tǒng) 移植

    上傳時間: 2013-06-17

    上傳用戶:wl9454

  • 匯編語言教程.rar

    一本很好的匯編語言教程,跟大家一起分享 課程介紹 第1章 預(yù)備知識  1.1 匯編語言的由來及其特點(diǎn)   1 機(jī)器語言   2 匯編語言   3 匯編程序   4 匯編語言的主要特點(diǎn)   5 匯編語言的使用領(lǐng)域  1.2 數(shù)據(jù)的表示和類型   1 數(shù)值數(shù)據(jù)的表示   2 非數(shù)值數(shù)據(jù)的表示   3 基本的數(shù)據(jù)類型  1.3 習(xí)題 第2章 CPU資源和存儲器  2.1 寄存器組   1 寄存器組   2 通用寄存器的作用   3 專用寄存器的作用  2.2 存儲器的管理模式   1 16位微機(jī)的內(nèi)存管理模式   2 32位微機(jī)的內(nèi)存管理模式  2.3 習(xí)題 第3章 操作數(shù)的尋址方式  3.1 立即尋址方式  3.2 寄存器尋址方式  3.3 直接尋址方式  3.4 寄存器間接尋址方式  3.5 寄存器相對尋址方式  3.6 基址加變址尋址方式  3.7 相對基址加變址尋址方式  3.8 32位地址的尋址方式  3.9 操作數(shù)尋址方式的小結(jié)  3.10 習(xí)題 第4章 標(biāo)識符和表達(dá)式  4.1 標(biāo)識符  4.2 簡單內(nèi)存變量的定義   1 內(nèi)存變量定義的一般形式   2 字節(jié)變量   3 字變量   4 雙字變量   5 六字節(jié)變量   6 八字節(jié)變量   7 十字節(jié)變量  4.3 調(diào)整偏移量偽指令   1 偶對齊偽指令   2 對齊偽指令   3 調(diào)整偏移量偽指令   4 偏移量計(jì)數(shù)器的值  4.4 復(fù)合內(nèi)存變量的定義   1 重復(fù)說明符   2 結(jié)構(gòu)類型的定義   3 聯(lián)合類型的定義   4 記錄類型的定義   5 數(shù)據(jù)類型的自定義  4.5 標(biāo)號  4.6 內(nèi)存變量和標(biāo)號的屬性   1 段屬性操作符   2 偏移量屬性操作符   3 類型屬性操作符   4 長度屬性操作符   5 容量屬性操作符   6 強(qiáng)制屬性操作符   7 存儲單元別名操作符  4.7 表達(dá)式   1 進(jìn)制偽指令   2 數(shù)值表達(dá)式   3 地址表達(dá)式  4.8 符號定義語句   1 等價(jià)語句   2 等號語句   3 符號名定義語句  4.9 習(xí)題 第5章 微機(jī)CPU的指令系統(tǒng)  5.1 匯編語言指令格式   1 指令格式   2 了解指令的幾個方面  5.2 指令系統(tǒng)   1 數(shù)據(jù)傳送指令   2 標(biāo)志位操作指令   3 算術(shù)運(yùn)算指令   4 邏輯運(yùn)算指令   5 移位操作指令   6 位操作指令   7 比較運(yùn)算指令   8 循環(huán)指令   9 轉(zhuǎn)移指令   10 條件設(shè)置字節(jié)指令   11 字符串操作指令   12 ASCII-BCD碼調(diào)整指令   13 處理器指令  5.3 習(xí)題 第6章 程序的基本結(jié)構(gòu)  6.1 程序的基本組成   1 段的定義   2 段寄存器的說明語句   3 堆棧段的說明   4 源程序的結(jié)構(gòu)  6.2 程序的基本結(jié)構(gòu)   1 順序結(jié)構(gòu)   2 分支結(jié)構(gòu)   3 循環(huán)結(jié)構(gòu)  6.3 段的基本屬性   1 對齊類型   2 組合類型   3 類別   4 段組  6.4 簡化的段定義   1 存儲模型說明偽指令   2 簡化段定義偽指令   3 簡化段段名的引用  6.5 源程序的輔助說明偽指令   1 模塊名定義偽指令   2 頁面定義偽指令   3 標(biāo)題定義偽指令   4 子標(biāo)題定義偽指令  6.6 習(xí)題 第7章 子程序和庫  7.1 子程序的定義  7.2 子程序的調(diào)用和返回指令   1 調(diào)用指令   2 返回指令  7.3 子程序的參數(shù)傳遞   1 寄存器傳遞參數(shù)   2 存儲單元傳遞參數(shù)   3 堆棧傳遞參數(shù)  7.4 寄存器的保護(hù)與恢復(fù)  7.5 子程序的完全定義   1 子程序完全定義格式   2 子程序的位距   3 子程序的語言類型   4 子程序的可見性   5 子程序的起始和結(jié)束操作   6 寄存器的保護(hù)和恢復(fù)   7 子程序的參數(shù)傳遞   8 子程序的原型說明   9 子程序的調(diào)用偽指令   10 局部變量的定義  7.6 子程序庫   1 建立庫文件命令   2 建立庫文件舉例   3 庫文件的應(yīng)用   4 庫文件的好處  7.7 習(xí)題 第8章 輸入輸出和中斷  8.1 輸入輸出的基本概念   1 I/O端口地址   2 I/O指令  8.2 中斷   1 中斷的基本概念   2 中斷指令   3 中斷返回指令   4 中斷和子程序  8.3 中斷的分類   1 鍵盤輸入的中斷功能   2 屏幕顯示的中斷功能   3 打印輸出的中斷功能   4 串行通信口的中斷功能   5 鼠標(biāo)的中斷功能   6 目錄和文件的中斷功能   7 內(nèi)存管理的中斷功能   8 讀取和設(shè)置中斷向量  8.4 習(xí)題 第9章 宏  9.1 宏的定義和引用   1 宏的定義   2 宏的引用   3 宏的參數(shù)傳遞方式   4 宏的嵌套定義   5 宏與子程序的區(qū)別  9.2 宏參數(shù)的特殊運(yùn)算符   1 連接運(yùn)算符   2 字符串整體傳遞運(yùn)算符   3 字符轉(zhuǎn)義運(yùn)算符   4 計(jì)算表達(dá)式運(yùn)算符  9.3 與宏有關(guān)的偽指令   1 局部標(biāo)號偽指令   2 取消宏定義偽指令   3 中止宏擴(kuò)展偽指令  9.4 重復(fù)匯編偽指令   1 偽指令REPT   2 偽指令I(lǐng)RP   3 偽指令I(lǐng)RPC  9.5 條件匯編偽指令   1 條件匯編偽指令的功能   2 條件匯編偽指令的舉例  9.6 宏的擴(kuò)充   1 宏定義形式   2 重復(fù)偽指令REPEAT   3 循環(huán)偽指令WHILE   4 循環(huán)偽指令FOR   5 循環(huán)偽指令FORC   6 轉(zhuǎn)移偽指令GOTO   7 宏擴(kuò)充的舉例   8 系統(tǒng)定義的宏  9.7 習(xí)題 第10章 應(yīng)用程序的設(shè)計(jì)  10.1 字符串的處理程序  10.2 數(shù)據(jù)的分類統(tǒng)計(jì)程序  10.3 數(shù)據(jù)轉(zhuǎn)換程序  10.4 文件操作程序  10.5 動態(tài)數(shù)據(jù)的編程  10.6 COM文件的編程  10.7 駐留程序  10.8 程序段前綴及其應(yīng)用   1 程序段前綴的字段含義   2 程序段前綴的應(yīng)用  10.9 習(xí)題 第11章 數(shù)值運(yùn)算協(xié)處理器  11.1 協(xié)處理器的數(shù)據(jù)格式   1 有符號整數(shù)   2 BCD碼數(shù)據(jù)   3 浮點(diǎn)數(shù)  11.2 協(xié)處理器的結(jié)構(gòu)  11.3 協(xié)處理器的指令系統(tǒng)   1 操作符的命名規(guī)則   2 數(shù)據(jù)傳送指令   3 數(shù)學(xué)運(yùn)算指令   4 比較運(yùn)算指令   5 超越函數(shù)運(yùn)算指令   6 常數(shù)操作指令   7 協(xié)處理器控制指令  11.4 協(xié)處理器的編程舉例  11.5 習(xí)題 第12章 匯編語言和C語言  12.1 匯編語言的嵌入  12.2 C語言程序的匯編輸出  12.3 一個具體的例子  12.4 習(xí)題 附錄

    標(biāo)簽: 匯編語言 教程

    上傳時間: 2013-07-05

    上傳用戶:hw1688888

  • 基于FPGA的IDE固態(tài)硬盤控制器的設(shè)計(jì)與實(shí)現(xiàn).rar

    固態(tài)硬盤是一種以FLASH為存儲介質(zhì)的新型硬盤。由于它不像傳統(tǒng)硬盤一樣以高速旋轉(zhuǎn)的磁盤為存儲介質(zhì),不需要浪費(fèi)大量的尋道時間,因此它有著傳統(tǒng)硬盤不可比擬的順序和隨機(jī)存儲速度。同時由于固態(tài)硬盤不存在機(jī)械存儲結(jié)構(gòu),因此還具有高抗震性、無工作噪音、可適應(yīng)惡劣工作環(huán)境等優(yōu)點(diǎn)。隨著計(jì)算機(jī)技術(shù)的高速發(fā)展,固態(tài)硬盤技術(shù)已經(jīng)成為未來存儲介質(zhì)技術(shù)發(fā)展的必然趨勢。 本文以設(shè)計(jì)固態(tài)硬盤控制芯片IDE接口部分為項(xiàng)目背景,通過可編程邏輯器件FPGA,基于ATA協(xié)議并使用硬件編程語言verilog,設(shè)計(jì)了一個位于設(shè)備端的IDE控制器。該IDE控制器的主要作用在于解析主機(jī)所發(fā)送的IDE指令并控制硬盤設(shè)備進(jìn)行相應(yīng)的狀態(tài)遷移和指令操作,從而完成硬盤設(shè)備端與主機(jī)端之間基本的狀態(tài)通信以及數(shù)據(jù)通信。論文主要完成了幾個方面的內(nèi)容。第一:論文從固態(tài)硬盤的基本結(jié)構(gòu)出發(fā),分析了固態(tài)硬盤IDE控制器的功能性需求以及寄存器傳輸、PIO傳輸和UDMA傳輸三種ATA協(xié)議主要傳輸模式所必須遵循的時序要求,并概括了IDE控制器設(shè)計(jì)的要點(diǎn)和難點(diǎn);第二:論文設(shè)計(jì)了IDE控制器的總體功能框架,將IDE控制器從功能上分為寄存器部分、頂層控制模塊、異步FIFO模塊、PIO控制模塊、UDMA控制模塊以及CRC校驗(yàn)?zāi)K六大子功能模塊,并分析了各個子功能模塊的基本工作原理和具體功能設(shè)計(jì);第三:論文以設(shè)計(jì)狀態(tài)機(jī)流程和主要控制信號的方式實(shí)現(xiàn)了各個具體子功能模塊并列舉了部分關(guān)鍵代碼,同時給出了主要子功能模塊的時序仿真圖;最后,論文給出了基于PIO傳輸模式和基于UDMA傳輸模式的具體指令操作流程實(shí)現(xiàn),并通過SAS邏輯分析儀和QuartusⅡ?qū)DE控制器進(jìn)行了功能測試和分析,驗(yàn)證了本論文設(shè)計(jì)的正確性。

    標(biāo)簽: FPGA IDE 固態(tài)硬盤

    上傳時間: 2013-07-31

    上傳用戶:liangrb

  • 基于FPGA的MIPS_CPU的設(shè)計(jì).rar

    本文完成了對MIPS-CPU的指令集確定,流水線與架構(gòu)設(shè)計(jì),代碼編寫,并且在x86計(jì)算機(jī)上搭建了稱為gccmips_elf的仿真系統(tǒng),完成了對MIPS-CPU硬件系統(tǒng)的模擬仿真,最終完成FPGA芯片的下載與實(shí)現(xiàn)。 @@ 本文完成了包含34條指令的MIPS-CPU指令集的制定,完成了整個MIPS-CPU的架構(gòu)設(shè)計(jì)與5級流水線級數(shù)的確定。制定了整個CPU的主控制模塊的狀態(tài)轉(zhuǎn)移圖;根據(jù)MIPS-CPU的指令集的模式,完成了對不同模式下的指令的分析,給出了相應(yīng)的取指,譯碼,產(chǎn)生新的程序存儲器尋址地址,執(zhí)行,數(shù)據(jù)存儲器與寄存器文件回寫的控制信號,完成取指令模塊,譯碼模塊,執(zhí)行模塊,數(shù)據(jù)回寫等模塊代碼的編寫,從而完成了流水線模塊的代碼設(shè)計(jì)。 @@ 重點(diǎn)分析了由于流水線設(shè)計(jì)而引入的競爭與冒險(xiǎn),分析了在不同流水線階段可能存在的競爭與冒險(xiǎn),對引起競爭與冒險(xiǎn)的原因進(jìn)行了確定,并通過增加一些電路邏輯來避免競爭與冒險(xiǎn)的發(fā)生,完成了競爭與冒險(xiǎn)檢測電路模塊以及數(shù)據(jù)回寫前饋電路模塊的代碼編寫,從而解決了競爭與冒險(xiǎn)的問題,使設(shè)計(jì)的5級流水線得以暢順實(shí)現(xiàn)。 @@ 完成了MIPS-CPU的仿真系統(tǒng)平臺的搭建,該仿真器用來對應(yīng)用程序進(jìn)行編譯,鏈接與執(zhí)行,生成相應(yīng)匯編語言程序以及向量文件(16進(jìn)制機(jī)器碼);并且同時產(chǎn)生相關(guān)的Modelsim仿真,及Quartus II下載驗(yàn)證的文件。本設(shè)計(jì)利用該仿真系統(tǒng)來評估設(shè)計(jì)的MIPS-CPU的硬件系統(tǒng),模擬仿真結(jié)果證明本文設(shè)計(jì)的MIPS-CPU可以實(shí)現(xiàn)正常功能。本論文課題的研究成功對今后從事專用RISC-CPU設(shè)計(jì)的同行提供了有益的參考。 @@ 最終將設(shè)計(jì)的MIPS-CPU下載到ALTERA公司的FPGA-EP1C6Q240芯片,并且借助ALTERA公司提供的Quartus II軟件進(jìn)行了編譯與驗(yàn)證,對設(shè)計(jì)的MIPS-CPU的資源使用,關(guān)鍵路徑上的時序,布線情況進(jìn)行了分析,最終完成各個指標(biāo)的檢查,并且借助Quartus II軟件內(nèi)嵌的Signal Tap軟件進(jìn)行軟硬件聯(lián)合調(diào)試,結(jié)果表明設(shè)計(jì)的MIPS-CPU功能正常,滿足約束,指標(biāo)正確。 @@關(guān)鍵詞 MIPS;流水線;競爭與冒險(xiǎn);仿真器;FPGA

    標(biāo)簽: MIPS_CPU FPGA

    上傳時間: 2013-07-31

    上傳用戶:gjzeus

主站蜘蛛池模板: 镶黄旗| 福泉市| 清流县| 新野县| 南阳市| 大竹县| 宜丰县| 新密市| 清徐县| 陵川县| 九台市| 威宁| 桑植县| 綦江县| 常山县| 黑山县| 双桥区| 沧州市| 香港 | 水富县| 龙口市| 勃利县| 林周县| 洮南市| 湘阴县| 大邑县| 新竹县| 崇礼县| 寿光市| 信丰县| 中方县| 南昌市| 根河市| 措美县| 福贡县| 安福县| 林周县| 大埔区| 浏阳市| 安龙县| 克东县|