亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

實時控制系統(tǒng)

  • 基于單片機控制的步進(jìn)電機調(diào)速系統(tǒng)的設(shè)計.zip

    論文于單片機控制的基步進(jìn)電機調(diào)速系統(tǒng)的設(shè)計 摘要: 步進(jìn)電機是將電脈沖信號轉(zhuǎn)變?yōu)榻俏灰苹蚓€位移的開環(huán)控制元件。在非超載的情況下,電機的轉(zhuǎn)速、停止的位置只取決于脈沖信號的頻率和脈沖數(shù),而不受負(fù)載變化的影響,即給電機加一個脈沖信號,電機則轉(zhuǎn)過一個步距角。這一線性關(guān)系的存在,加上步進(jìn)電機只有周期性的誤差而無累積誤差等特點。使得在速度、位置等控制領(lǐng)域用步進(jìn)電機來控制變的非常的簡單。步進(jìn)電機的調(diào)速一般是改變輸入步進(jìn)電機的脈沖的頻率來實現(xiàn)步進(jìn)電機的調(diào)速,因為步進(jìn)電機每給一個脈沖就轉(zhuǎn)動一個固定的角度,這樣就可以通過控制步進(jìn)電機的一個脈沖到下一個脈沖的時間間隔來改變脈沖的頻率,延時的長短來具體控制步進(jìn)角來改變電機的轉(zhuǎn)速,從而實現(xiàn)步進(jìn)電機的調(diào)速。在本設(shè)計方案中采用AT89C51型單片機內(nèi)部的定時器改變CP脈沖的頻率從而實現(xiàn)對步進(jìn)電機的轉(zhuǎn)速進(jìn)行控制,實現(xiàn)電機調(diào)速與正反轉(zhuǎn)的功能。

    標(biāo)簽: zip 單片機控制 步進(jìn)電機 調(diào)速系統(tǒng)

    上傳時間: 2013-06-15

    上傳用戶:yw14205

  • PID控制原理及編程方法.rar

    關(guān)于PID算法自動控制的詳細(xì)介紹,并有如何針對一些具體情況的編程介紹

    標(biāo)簽: PID 控制原理 編程方法

    上傳時間: 2013-08-05

    上傳用戶:吳之波123

  • 基于FPGA的藍(lán)牙HCIUART控制接口設(shè)計.rar

    通用異步收發(fā)器UART(Universal Asynchronous Receiver/Transmitter)是廣泛使用的串行傳輸協(xié)議。串行外設(shè)用到異步串行接口一般采用專用集成電路實現(xiàn)。但是這類芯片一般包含許多輔助模塊,而時常不需要使用完整的UART的功能和輔助功能,或者當(dāng)在FPGA上設(shè)計時,需要將UART功能集成到FPGA內(nèi)部而不能使用芯片。藍(lán)牙主機控制器接口則是實現(xiàn)主機設(shè)備與藍(lán)牙模塊之間互操作的控制部件。當(dāng)在使用藍(lán)牙設(shè)備的時候尤其是在監(jiān)控場所,接口控制器在控制數(shù)據(jù)與計算機的傳輸上就起了至關(guān)重要的作用。 論文針對信息技術(shù)的發(fā)展和開發(fā)過程中的實際需要,設(shè)計了一個藍(lán)牙HCI-UART(Host Controller Interface-Universal Asynchronous Receiver/Transmitter)控制接口的模塊。使用VHDL將其核心功能集成,既可以單獨使用,也可集成到系統(tǒng)芯片中,并且整個設(shè)計緊湊、穩(wěn)定且可靠,其用途廣泛,具有一定的使用價值。 本設(shè)計采用TOP-DOWN設(shè)計方法,整體上分為UART接口和藍(lán)牙主機控制器接口兩部分。首先根據(jù)UART和藍(lán)牙主機控制器接口的實現(xiàn)原理和設(shè)計指標(biāo)要求進(jìn)行系統(tǒng)設(shè)計,對系統(tǒng)劃分模塊以及各個模塊的信號連接;然后進(jìn)行模塊設(shè)計,設(shè)計出每個模塊的功能,并用VHDL語言編寫代碼來實現(xiàn)模塊功能;再使用ISE8.2I自帶的仿真器對各模塊進(jìn)行功能仿真和時序仿真;最后進(jìn)行硬件驗證,在Virtex-II開發(fā)板上對系統(tǒng)進(jìn)行功能驗證。實現(xiàn)了發(fā)送、接收和波特率發(fā)生等功能,驗證了結(jié)果,表明設(shè)計正確,功能良好,符合設(shè)計要求。

    標(biāo)簽: HCIUART FPGA 藍(lán)牙

    上傳時間: 2013-07-13

    上傳用戶:wfl_yy

  • 基于FPGA的全彩色LED同步顯示屏控制系統(tǒng)的設(shè)計.rar

    LED顯示屏作為一項高新科技產(chǎn)品正引起人們的高度重視,它以其動態(tài)范圍廣,亮度高,壽命長,工作性能穩(wěn)定而日漸成為顯示媒體中的佼佼者,現(xiàn)已廣泛應(yīng)用于廣告、證券、交通、信息發(fā)布等各方面,且隨著全彩屏顯示技術(shù)的日益完善,LED顯示屏有著廣闊的市場前景。 本文主要研究的對象為全彩色LED同步顯示屏控制系統(tǒng),提出了一個系統(tǒng)實現(xiàn)方案,整個系統(tǒng)分三部分組成:DVI解碼電路、發(fā)送系統(tǒng)以及接收系統(tǒng)。DVI解碼模塊用于從顯卡的DVI口獲取視頻源數(shù)據(jù),經(jīng)過T.D.M.S.解碼恢復(fù)出可供LED屏顯示的紅、綠、藍(lán)共24位像素數(shù)據(jù)和一些控制信號。發(fā)送系統(tǒng)用于將收到的數(shù)據(jù)流進(jìn)行緩存,經(jīng)處理后發(fā)送至以太網(wǎng)芯片進(jìn)行以太網(wǎng)傳輸。接收系統(tǒng)接收以太網(wǎng)上傳來的視頻數(shù)據(jù)流,經(jīng)過位分離操作后存入SRAM進(jìn)行緩存,再串行輸入至LED顯示屏進(jìn)行掃描顯示。然后,從多方面論述了該方案的可行性,仔細(xì)推導(dǎo)了LED顯示屏各技術(shù)參數(shù)之間的聯(lián)系及約束關(guān)系。 本課題采用可編程邏輯器件來完成系統(tǒng)功能,可編程邏輯器件具有高集成度、高速度、在線可編程等特點,不僅可以滿足高速圖像數(shù)據(jù)處理對速度的要求,而且增加了設(shè)計的靈活性,不需修改電路硬件設(shè)計,縮短了設(shè)計周期,還可以進(jìn)行在線升級。

    標(biāo)簽: FPGA LED 全彩色

    上傳時間: 2013-04-24

    上傳用戶:西伯利亞

  • 基于DSP和FPGA的機器人運動控制系統(tǒng)的研究.rar

    近年來,基于DSP和FPGA的運動控制系統(tǒng)己成為新一代運動控制系統(tǒng)的主流。基于DSP和FPGA的運動控制系統(tǒng)不僅具有信息處理能力強,而且具有開放性、實時性、可靠性的特點,因此在機器人運動控制領(lǐng)域具有重要的應(yīng)用價值。 論文從步行康復(fù)訓(xùn)練器的設(shè)計與制作出發(fā),主要進(jìn)行機器人的運動控制系統(tǒng)設(shè)計和研究。文章首先提出了多種運動控制系統(tǒng)的實現(xiàn)方案。根據(jù)它們的優(yōu)缺點,選定以DSP和FPGA為核心進(jìn)行運動控制系統(tǒng)平臺的設(shè)計。 論文詳細(xì)研究了以DSP和FPGA為核心實現(xiàn)運動控制系統(tǒng)的軟、硬件設(shè)計,利用DSP實現(xiàn)運動控制系統(tǒng)總體結(jié)構(gòu)與相關(guān)功能模塊,利用FPGA實現(xiàn)運動控制系統(tǒng)地址譯碼電路、脈沖分配電路以及光電編碼器信號處理電路,并對以上電路系統(tǒng)進(jìn)行了功能仿真和時序仿真。 結(jié)果表明,基于DSP和FPGA為核心的運動控制系統(tǒng)不僅實現(xiàn)了設(shè)計功能要求,同時提高了機器人運動控制系統(tǒng)的開放性、實時性和可靠性,并大大減小了系統(tǒng)的體積與功耗。

    標(biāo)簽: FPGA DSP 機器人

    上傳時間: 2013-05-29

    上傳用戶:dajin

  • 基于AVR和FPGA的SOC—FPSLIC的無人機下級控制系統(tǒng).rar

    論文提出了一種基于FPSLIC的下位機控制器系統(tǒng)設(shè)計,并且在嵌入式硬件和軟件的聯(lián)合調(diào)度之下予以實現(xiàn),并將該系統(tǒng)應(yīng)用于微小型無人直升機MUAV控制上。 微小型無人直升機體積小、重量輕、隱蔽性好、機動性強、易實現(xiàn)懸停和超低空飛行,因此在軍用和民用領(lǐng)域都有廣泛的應(yīng)用前景。微小型無人直升機在空中執(zhí)行任務(wù)時需要實時獲得在空間的姿態(tài)和高度位置信息,然后通過調(diào)制舵機狀態(tài)來調(diào)整飛行器的空中姿態(tài),糾正飛行路線,而MUAV的飛控系統(tǒng)需要具有負(fù)荷輕,功能強大,實時性強以及低功耗的特點,對嵌入式處理器要求較高,所以針對MUAV的控制采用上下位機聯(lián)合控制的結(jié)構(gòu)。并且由于目前現(xiàn)有的下位機控制器滿足不了MUAV控制發(fā)展的需求,所以本文中利用FPS[JC優(yōu)越的性能,實現(xiàn)了一種新的下位機控制器的設(shè)計,具有體積小、重量輕、價格低、功耗低、實時性強、可靠性高、擴展性好等優(yōu)點的同時,完成了基于PWM的舵機的控制和基于Kalman濾波的多傳感器的數(shù)據(jù)融合,以及上下位機之間的通訊等功能,具有較強的使用和應(yīng)用價值。 論文首先介紹了MUAV飛行控制的結(jié)構(gòu),以及下位機實現(xiàn)功能的模塊劃分。然后是對MUAV控制系統(tǒng)相關(guān)理論的介紹,包括舵機控制的原理和方法以及多傳感器數(shù)據(jù)融合的理論。 其次論文介紹了基于FPSLIC的下位機控制器系統(tǒng)的軟硬件設(shè)計。在硬件設(shè)計上,給出了硬件總體設(shè)計方案,并對各個功能模塊進(jìn)行了詳細(xì)論述,軟件部分在給出了主要的框架和功能劃分后,主要介紹了利用FPSLIC的FPGA部分實現(xiàn)PWM控制和測量的模塊以及AVR部分對多傳感器信息進(jìn)行Kalman濾波融合的實現(xiàn)。 最后在實驗室的汽油無人直升機的測試平臺上進(jìn)行了舵機控制和高度測試實驗,取得了滿意的實驗結(jié)果。

    標(biāo)簽: FPSLIC FPGA AVR SOC

    上傳時間: 2013-04-24

    上傳用戶:fredguo

  • LED調(diào)光-DMX512燈光協(xié)義接收控制.rar

    LED調(diào)光-DMX512燈光協(xié)義接收控制.對做LED的DMX調(diào)光很幫助的

    標(biāo)簽: LED DMX 512

    上傳時間: 2013-04-24

    上傳用戶:米卡

  • 步進(jìn)電機高分辨率細(xì)分控制函數(shù).rar

    本文首先介紹了步進(jìn)電機的細(xì)分電流控制策略(實質(zhì)是細(xì)分控制函數(shù)發(fā)生器),然后討論了圓弧插 補產(chǎn)生步進(jìn)電機細(xì)分電流的控制方法。最后介紹一 個行之有效的優(yōu)化修正方法—— 加權(quán)補償法。

    標(biāo)簽: 步進(jìn)電機 函數(shù)

    上傳時間: 2013-07-28

    上傳用戶:lgs12321

  • 基于FPGA控制的高速數(shù)據(jù)采集系統(tǒng)設(shè)計與實現(xiàn).rar

    數(shù)據(jù)采集系統(tǒng)是信號與信息處理系統(tǒng)中不可缺少的重要組成部分,同時也是軟件無線電系統(tǒng)中的核心模塊,在現(xiàn)代雷達(dá)系統(tǒng)以及無線基站系統(tǒng)中的應(yīng)用越來越廣泛。為了能夠滿足目前對軟件無線電接收機自適應(yīng)性及靈活性的要求,并充分體現(xiàn)在高性能FPGA平臺上設(shè)計SOC系統(tǒng)的思路,本文提出了由高速高精度A/D轉(zhuǎn)換芯片、高性能FPGA、PCI總線接口、DB25并行接口組成的高速數(shù)據(jù)采集系統(tǒng)設(shè)計方案及實現(xiàn)方法。其中FPGA作為本系統(tǒng)的控制核心和傳輸橋梁,發(fā)揮了極其重要的作用。通過FPGA不僅完成了系統(tǒng)中全部數(shù)字電路部分的設(shè)計,并且使系統(tǒng)具有了較高的可適應(yīng)性、可擴展性和可調(diào)試性。 在時序數(shù)字邏輯設(shè)計上,充分利用FPGA中豐富的時序資源,如鎖相環(huán)PLL、觸發(fā)器,緩沖器FIFO、計數(shù)器等,能夠方便的完成對系統(tǒng)輸入輸出時鐘的精確控制以及根據(jù)系統(tǒng)需要對各處時序延時進(jìn)行修正。 在存儲器設(shè)計上,采用FPGA片內(nèi)存儲器。可根據(jù)系統(tǒng)需要隨時進(jìn)行設(shè)置,并且能夠方便的完成數(shù)據(jù)格式的合并、拆分以及數(shù)據(jù)傳輸率的調(diào)整。 在傳輸接口設(shè)計上,采用并行接口和PCI總線接口的兩種數(shù)據(jù)傳輸模式。通過FPGA中的宏功能模塊和IP資源實現(xiàn)了對這兩種接口的邏輯控制,可使系統(tǒng)方便的在兩種傳輸模式下進(jìn)行切換。 在系統(tǒng)工作過程控制上,通過VB程序編寫了應(yīng)用于PC端的上層控制軟件。并通過并行接口實現(xiàn)了PC和FPGA之間的交互,從而能夠方便的在PC機上完成對系統(tǒng)工作過程的控制和工作模式的選擇。 在系統(tǒng)調(diào)試方面,充分利用QuartuslI軟件中自帶的嵌入式邏輯分析儀SignalTaplI,實時準(zhǔn)確的驗證了在系統(tǒng)整個傳輸過程中數(shù)據(jù)的正確性和時序性,并極大的降低了用常規(guī)儀器觀測FPGA中眾多待測引腳的難度。 本文第四章針對FPGA中各功能模塊的邏輯設(shè)計進(jìn)行了詳細(xì)分析,并對每個模塊都給出了精確的仿真結(jié)果。同時,文中還在其它章節(jié)詳細(xì)介紹了系統(tǒng)的硬件電路設(shè)計、并行接口設(shè)計、PCI接口設(shè)計、PC端控制軟件設(shè)計以及用于調(diào)試過程中的SignalTapⅡ嵌入式邏輯分析儀的使用方法,并且也對系統(tǒng)的仿真結(jié)果和測試結(jié)果給出了分析及討論。最后還附上了系統(tǒng)的PCB版圖、FPGA邏輯設(shè)計圖、實物圖及注釋詳細(xì)的相關(guān)源程序清單。

    標(biāo)簽: FPGA 控制 高速數(shù)據(jù)

    上傳時間: 2013-07-09

    上傳用戶:sdfsdfs

  • 基于H264的網(wǎng)絡(luò)視頻監(jiān)控的FPGA實現(xiàn)研究.rar

    隨著科學(xué)技術(shù)的發(fā)展與公共安全保障需求的提高,視頻監(jiān)控系統(tǒng)在工業(yè)生產(chǎn)、日常生活、警備與軍事方面的應(yīng)用越來越廣泛。采用基于 FPGA 的SOPC技術(shù)、H.264壓縮編碼技術(shù)和網(wǎng)絡(luò)傳輸控制技術(shù)實現(xiàn)網(wǎng)絡(luò)視頻監(jiān)控系統(tǒng),在穩(wěn)定性、功能、成本與擴展性等方面都有著突出的優(yōu)勢,具有重要的學(xué)術(shù)意義與實用意義, 本課題所設(shè)計的網(wǎng)絡(luò)視頻監(jiān)控系統(tǒng)由以Nios Ⅱ為核心的嵌入式圖像服務(wù)器、相關(guān)網(wǎng)絡(luò)設(shè)備與若干PC機客戶端組成。嵌入式圖像服務(wù)器實時采集圖像,采用H.264 編碼算法進(jìn)行壓縮,并持續(xù)監(jiān)聽網(wǎng)絡(luò)。PC機客戶端可通過網(wǎng)絡(luò)對服務(wù)器進(jìn)行遠(yuǎn)程訪問,接收編碼數(shù)據(jù),使用H.264解碼算法重建圖像并實時顯示,使監(jiān)控人員有效地掌握現(xiàn)場情況, 在嵌入式圖像服務(wù)器設(shè)計階段,本文首先進(jìn)行了芯片選型與開發(fā)平臺選擇。然后構(gòu)建圖像采集子系統(tǒng),采用雙緩存乒乓交換的方法設(shè)計圖像采集用戶自定義模塊。接著設(shè)計雙Nios Ⅱ架構(gòu)的SOPC系統(tǒng),闡述了雙軟核設(shè)計中定制連接、內(nèi)存芯片共享、數(shù)據(jù)搬移、通信與互斥的解決方法。同時完成了網(wǎng)絡(luò)服務(wù)器的設(shè)計,采用μC/OS-Ⅱ進(jìn)行多任務(wù)的管理與調(diào)度, H.264視頻壓縮編解碼算法設(shè)計與實現(xiàn)是本文的重點。文中首先分析H.264.標(biāo)準(zhǔn),規(guī)劃編解碼器結(jié)構(gòu)。接著設(shè)計了16×16幀內(nèi)預(yù)測算法,并設(shè)計宏塊掃描方式,采用兩次判決策略進(jìn)行預(yù)測模式選擇。然后設(shè)計4×4子塊掃描方式,編寫整數(shù)變換與量化算法程序。熵編碼采用Exp-Golomb編碼與CAVLC相結(jié)合的方案,針對除拖尾系數(shù)之外的非零系數(shù)值編碼子算法,實現(xiàn)了一種基于表示范圍判別的編碼方法。最后設(shè)計了網(wǎng)絡(luò)傳輸?shù)拇a流組成格式,并針對編碼算法設(shè)計相應(yīng)解碼算法。使用VC++完成算法驗證,并進(jìn)行測試,觀察不同參數(shù)下壓縮率與失真度的變化。 算法驗證完成后,本文進(jìn)行了PC機客戶端設(shè)計,使其具有遠(yuǎn)程訪問、H.264解碼與實時顯示的功能。同時將H.264 編碼算法程序移植到NiosⅡ中,并將嵌入式圖像服務(wù)器與若干客戶端接入網(wǎng)絡(luò)進(jìn)行聯(lián)合調(diào)試,構(gòu)建完整的網(wǎng)絡(luò)視頻監(jiān)控系統(tǒng), 實驗結(jié)果表明,本系統(tǒng)視頻壓縮率高,監(jiān)控圖像質(zhì)量良好,充分證明了系統(tǒng)軟硬件與圖像編解碼算法設(shè)計成功。本系統(tǒng)具有成本低、擴展性好及適用范圍廣等優(yōu)點,發(fā)展前景十分廣闊。

    標(biāo)簽: H264 FPGA 網(wǎng)絡(luò)視頻監(jiān)控

    上傳時間: 2013-04-24

    上傳用戶:wang0123456789

主站蜘蛛池模板: 兰西县| 东宁县| 无为县| 凌海市| 深圳市| 宜都市| 乌兰浩特市| 屯昌县| 甘泉县| 黄梅县| 丘北县| 正蓝旗| 临邑县| 合江县| 正蓝旗| 富源县| 邮箱| 大渡口区| 股票| 教育| 盐边县| 新建县| 扎兰屯市| 汉中市| 大厂| 揭西县| 揭阳市| 沁阳市| 高安市| 泌阳县| 溧阳市| 土默特左旗| 永定县| 朝阳县| 兰溪市| 张家界市| 宝坻区| 海兴县| 汨罗市| 来安县| 田东县|