亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

就業(yè)信息管理系統(tǒng)

  • 基于ARM的GPS定位系統(tǒng)的研究與實現(xiàn)

    GPS(全球定位系統(tǒng))是一種全方位的實時定位技術(shù)。隨著GPS技術(shù)的發(fā)展,基于PC機(jī)的導(dǎo)航定位系統(tǒng)由于其價格及功耗較高已不能滿足社會發(fā)展的需要,脫離PC端的嵌入式導(dǎo)航定位技術(shù)迅速發(fā)展起來。如今以ARM處理器作為主CPU的嵌入式硬件平臺,幾乎已經(jīng)成為信息產(chǎn)業(yè)的硬件標(biāo)準(zhǔn)。一方面,它具有體積小、性能強(qiáng)、功耗低、可靠性高等特點;另一方面,它為高速、穩(wěn)定地運(yùn)行嵌入式操作系統(tǒng)提供了硬件基礎(chǔ)。因此由基于ARM處理器的硬件平臺和嵌入式操作系統(tǒng)構(gòu)成的嵌入式系統(tǒng)已經(jīng)被廣泛地應(yīng)用于軍事國防、消費電子、網(wǎng)絡(luò)通信、工業(yè)控制等各種領(lǐng)域。本文就對基于ARM的GPS定位系統(tǒng)的開發(fā)進(jìn)行了研究與實現(xiàn)。 本文主要對以下三個方面的技術(shù)進(jìn)行了研究:一是對GPS技術(shù)進(jìn)行了介紹,介紹了GPS技術(shù)的發(fā)展、原理、特點、系統(tǒng)組成和定位方式;二是搭建基于ARM的硬件平臺;三是對Windows CE操作系統(tǒng)的開發(fā)進(jìn)行了詳細(xì)的描述。 硬件平臺設(shè)計以三星公司的ARM920T核的S3C2440A為微處理器,根據(jù)系統(tǒng)要求完成S3C2440A外圍器件的設(shè)計,包括64M NAND Flash、64MSDRAM、SD卡以及USB和串口通信的電路設(shè)計。而GPS模塊使用了GPS25LVS12通道的GPS接收機(jī),并對GPS與ARM的通信接口和數(shù)據(jù)格式進(jìn)行了描述。硬件系統(tǒng)設(shè)計采用了冗余設(shè)計,為以后系統(tǒng)的升級提供了空間。 在嵌入式操作系統(tǒng)上,我們選擇的是Windows CE操作系統(tǒng)。詳細(xì)介紹了平臺移植過程中Boot Loader開發(fā),OAL層修改,以串口、鍵盤和LCD驅(qū)動為例介紹了驅(qū)動程序的開發(fā),并詳細(xì)介紹了內(nèi)核的定制過程。在應(yīng)用程序開發(fā)中,介紹了從PB中導(dǎo)出SDK的過程以及EVC應(yīng)用程序的調(diào)試。

    標(biāo)簽: ARM GPS 定位系統(tǒng)

    上傳時間: 2013-07-09

    上傳用戶:chongchong2016

  • 基于ARM的電腦繡花機(jī)監(jiān)控系統(tǒng)的設(shè)計與實現(xiàn)

    電腦繡花機(jī)是當(dāng)代最先進(jìn)的繡花機(jī)械,隨著人們對刺繡品質(zhì)量的追求以及刺繡品需求量的增加,高性能的電腦繡花機(jī)越來越受到市場的推崇,用戶對CAN(現(xiàn)場總線)、遠(yuǎn)程控制、海量USB存儲、彩色LCD顯示等技術(shù)在新型電腦繡花機(jī)中的應(yīng)用有了新的需求。然而,國內(nèi)電腦繡花機(jī)監(jiān)控系統(tǒng)平臺由于存在技術(shù)上的困難或成本上的障礙而使這些功能難以實現(xiàn)。隨著電腦的不斷發(fā)展和電子產(chǎn)品成本的不斷降低,采用先進(jìn)架構(gòu)和體系的處理器,加上相應(yīng)的實時操作系統(tǒng)進(jìn)行任務(wù)管理,就能大大提高電腦繡花機(jī)監(jiān)控系統(tǒng)的性能。本文設(shè)計了一種電腦繡花機(jī)監(jiān)控系統(tǒng),在詳細(xì)分析電腦繡花機(jī)工作原理和功能需求的基礎(chǔ)上,采用ARM處理器與μC/OS-Ⅱ?qū)崟r操作系統(tǒng)構(gòu)建了監(jiān)控系統(tǒng)平臺,實現(xiàn)了實時操作系統(tǒng)任務(wù)管理、網(wǎng)絡(luò)通信、USB設(shè)備讀寫、花樣圖案預(yù)覽等功能,具體工作如下: (1)在介紹電腦繡花機(jī)的工作原理以及分析電腦繡花機(jī)監(jiān)控系統(tǒng)性能需求的基礎(chǔ)上,構(gòu)建了基于ARM7核的嵌入式處理器與μC/OS-Ⅱ?qū)崟r操作系統(tǒng)的監(jiān)控系統(tǒng)平臺,并給出了系統(tǒng)的整體設(shè)計方案。 (2)根據(jù)電腦繡花機(jī)監(jiān)控系統(tǒng)的整體設(shè)計方案,設(shè)計實現(xiàn)了系統(tǒng)的硬件電路,處理器采用ST公司生產(chǎn)的具有ARM7核的STR710FZ2T6,利用STR710FZ2T6的外部存儲器接口的三個BANK,分別設(shè)計實現(xiàn)了以太網(wǎng)通信接口、USB設(shè)備讀寫接口以及彩色LCD實現(xiàn)接口等。 (3)在系統(tǒng)的接口電路設(shè)計方面,采用以太網(wǎng)控制芯片CS8900A使其通過ISA總線與系統(tǒng)處理器相連,構(gòu)建了以太網(wǎng)通信接口,負(fù)責(zé)遠(yuǎn)程傳輸數(shù)據(jù)(花樣文件)控制信息等;利用LJSB主從控制器SL811HS,在處理器STR710FZ2rr6的控制下設(shè)計實現(xiàn)了對海量USB設(shè)備讀寫的USB接口,負(fù)責(zé)讀寫在U盤上的花樣文件以及其它的數(shù)據(jù)信息;利用5.6英寸的彩色液晶屏及其控制板QD-13設(shè)計實現(xiàn)了監(jiān)控系統(tǒng)的LCD顯示接口,系統(tǒng)處理器通過控制QD-13向LCD寫入要顯示的圖案以及文字?jǐn)?shù)據(jù);組建了一個基于CAN通信的安全檢測模塊,主要包括電源檢測以及斷線檢測等。監(jiān)控系統(tǒng)的CAN節(jié)點利用系統(tǒng)處理器自帶的CAN模塊結(jié)合TI的CAN收發(fā)器sn65hvd230實現(xiàn),電源檢測節(jié)點、斷線檢測節(jié)點以及運(yùn)動控制系統(tǒng)交互的CAN節(jié)點的控制器采用Microchip公司的帶有CAN模塊的18系列單片機(jī)PIC18F4680,CAN收發(fā)器采用該公司的MCP2551芯片。 (4)設(shè)計實現(xiàn)了基于μC/OS-Ⅱ操作系統(tǒng)的軟件,包括兩個部分,一是功能接口的驅(qū)動程序,另一個是操作系統(tǒng)中的應(yīng)用程序軟件。驅(qū)動程序負(fù)責(zé)控制相應(yīng)功能接口的運(yùn)行,操作系統(tǒng)中的應(yīng)用程序軟件實現(xiàn)具體的功能應(yīng)用,例如TCP/IP協(xié)議棧以及USB協(xié)議的實現(xiàn)等。 (5)整合了系統(tǒng)各個功能模塊,并做出監(jiān)控系統(tǒng)的PCB板,利用ADS開發(fā)環(huán)境進(jìn)行系統(tǒng)的整體調(diào)試,給出了系統(tǒng)的運(yùn)行效果,實驗表明監(jiān)控系統(tǒng)工作穩(wěn)定,性能良好。 最后,文章分析了電腦繡花機(jī)的監(jiān)控系統(tǒng)需要改進(jìn)的地方,并對電腦繡花機(jī)監(jiān)控系統(tǒng)未來發(fā)展趨勢作出了展望。

    標(biāo)簽: ARM 電腦繡花機(jī) 監(jiān)控系統(tǒng)

    上傳時間: 2013-05-25

    上傳用戶:魚魚魚yu

  • 環(huán)境監(jiān)測管理信息系統(tǒng)設(shè)計開發(fā)

    為污染源遠(yuǎn)程監(jiān)測系統(tǒng)設(shè)計開發(fā)了Client/Server模式的管理信息系統(tǒng)軟件,整套管理軟件采用Delphi開發(fā),后臺支持?jǐn)?shù)據(jù)庫采用SQL Server 2000。可完成系統(tǒng)管理、排污企業(yè)信息管理、實

    標(biāo)簽: 環(huán)境監(jiān)測 管理信息系統(tǒng) 設(shè)計開發(fā)

    上傳時間: 2013-07-27

    上傳用戶:nbdedu

  • 基于ARM的家庭安防網(wǎng)關(guān)平臺底層構(gòu)建

    隨著信息產(chǎn)業(yè)和集成電路技術(shù)的進(jìn)步,嵌入式應(yīng)用領(lǐng)域得到了蓬勃和快速的發(fā)展。嵌入式應(yīng)用開發(fā)的重要特點是滿足應(yīng)用門類的多樣化需求,嵌入式應(yīng)用的多樣化主要體現(xiàn)在目標(biāo)機(jī)硬件平臺的多樣化,而硬件平臺的多樣化則對嵌入式系統(tǒng)平臺的底層構(gòu)建提出了嚴(yán)格要求,因此不同硬件平臺底層構(gòu)建研究是嵌入式開發(fā)中的一個重要問題。 嵌入式軟硬件平臺的底層構(gòu)建主要涉及以下幾個部分: 1、嵌入式開發(fā)環(huán)境構(gòu)建,涉及交叉編譯環(huán)境、交叉調(diào)試環(huán)境等; 2、嵌入式硬件平臺構(gòu)建,涉及硬件平臺選型、地址分配等; 3、U.Boot移植,涉及U-Boot啟動分析、移植分析等; 4、嵌入式操作系統(tǒng)移植,涉及uClinux內(nèi)核結(jié)構(gòu)、移植分析等; 5、驅(qū)動程序的開發(fā),涉及硬件分析、Linux下驅(qū)動分析等; 與此同時,安全防范系統(tǒng)作為現(xiàn)代化的安全警衛(wèi)手段,近年來正越來越多地進(jìn)入各個行業(yè)的各種應(yīng)用領(lǐng)域,智能家居已經(jīng)成為高科技發(fā)展必然的趨勢。另外,運(yùn)營商寬帶網(wǎng)絡(luò)缺乏新的利潤增長點,在已有的寬帶網(wǎng)絡(luò)上開發(fā)新的業(yè)務(wù)迫在眉睫。基于ARM的家庭安防網(wǎng)關(guān)與局端設(shè)備相結(jié)合,配備無線報警信號自學(xué)習(xí)型編解碼收發(fā)模塊,完全解決了上述兩個問題。 本文以多媒體綜合報警系統(tǒng)項目中的終端產(chǎn)品XXX型家庭安防網(wǎng)關(guān)為依托,以開發(fā)流程為主線,就ARM+uClinux嵌入式平臺給出了以上五個嵌入式開發(fā)過程中底層平臺構(gòu)建的關(guān)鍵技術(shù)解決方案。正文中將依次介紹項目概述、目標(biāo)硬件平臺分析、交叉開發(fā)環(huán)境構(gòu)建以及U-Boot的移植、uClinux的移植和具體驅(qū)動程序的開發(fā)。

    標(biāo)簽: ARM 家庭安防 網(wǎng)關(guān) 底層

    上傳時間: 2013-05-25

    上傳用戶:李彥東

  • AES加、解密算法的FPGA優(yōu)化設(shè)計

    2000年10月2日,美國國家標(biāo)準(zhǔn)與技術(shù)研究所宣布采用Rijndael算法作為高級加密標(biāo)準(zhǔn),并于2002年5月26日正式生效,AES算法將在今后很長一段時間內(nèi),在信息安全中扮演重要角色。因此,對AES算法實現(xiàn)的研究就成為了國內(nèi)外的熱點,會在信息安全領(lǐng)域得到廣泛的應(yīng)用。用FPGA實現(xiàn)AES算法具有快速、靈活、開發(fā)周期短等優(yōu)點。 本論文就是針對AES加、解密算法在同一片F(xiàn)PGA中的優(yōu)化實現(xiàn)問題,在深入分析了AES算法的整體結(jié)構(gòu)、基本變換以及加、解密流程的基礎(chǔ)上,對AES算法的加、解密系統(tǒng)的FPGA優(yōu)化設(shè)計進(jìn)行了研究。主要內(nèi)容為: 1.確定了實現(xiàn)方案以及關(guān)鍵技術(shù),在比較了常用的結(jié)構(gòu)后,采用了適合高速并行實現(xiàn)AES加、解密算法的結(jié)構(gòu)——內(nèi)外混合的流水線結(jié)構(gòu),并給出了總體的設(shè)計框圖。由于流水線結(jié)構(gòu)不適用于反饋模式,為了達(dá)到較高的運(yùn)算速度,該系統(tǒng)使用的是電碼本模式(ECB)的工作方式; 2.對各個子模塊的設(shè)計分別予以詳細(xì)分析,結(jié)合算法本身和FPGA的特點,采用查表法優(yōu)化處理了字節(jié)代換運(yùn)算,列混合運(yùn)算和密鑰擴(kuò)展運(yùn)算。同時,考慮到應(yīng)用環(huán)境的不同,本設(shè)計支持?jǐn)?shù)據(jù)分組為128比特,密鑰長度為128比特、192比特以及256比特三種模式下的AES算法加、解密過程。完成了AES加、解密算法在同一片F(xiàn)PGA中實現(xiàn)的這個系統(tǒng)的優(yōu)化設(shè)計; 3.利用QLJARTUSII開發(fā)工具進(jìn)行代碼的編寫工作和綜合編譯工作,在 MODELSIM中進(jìn)行仿真并給出仿真結(jié)果,給出了各個模塊和整個設(shè)計的仿真測試結(jié)果; 4.和其他類似的設(shè)計做了橫向?qū)Ρ龋贸鼋Y(jié)論:本設(shè)計在保證了速度的基礎(chǔ)上實現(xiàn)了資源和速度的均衡,在性能上具有較大的優(yōu)勢。

    標(biāo)簽: FPGA AES 解密 算法

    上傳時間: 2013-05-25

    上傳用戶:wcl168881111111

  • FPGA芯片關(guān)鍵電路設(shè)計

    現(xiàn)場可編程門陣列(FPGA)器件是能通過對其進(jìn)行編程實現(xiàn)具有用戶規(guī)定功能的電路,特別適合集成電路的新品開發(fā)和小批量ASIC電路的生產(chǎn)。近幾年來,F(xiàn)PGA的發(fā)展非常迅速,但目前國內(nèi)廠商所使用的FPGA芯片主要還是從國外進(jìn)口,這種狀況除了給生產(chǎn)廠家?guī)砗艽蟮某杀緣毫σ酝猓瑫r也影響到國家信息產(chǎn)業(yè)的保密和安全問題,因此在國內(nèi)自主研發(fā)FPGA便成為一種必然的趨勢。 基于上述現(xiàn)實狀況及國內(nèi)市場的巨大需求,中國電子科技集團(tuán)公司第58研究所近年來對FPGA進(jìn)行了專項研究,本論文正是作為58所專項的一部分研究工作的總結(jié)。本文深入研究了FPGA的相關(guān)設(shè)計技術(shù),并進(jìn)行了實際的FPGA器件設(shè)計,研究工作的重點是在華潤上華(CSMC)0.5μm標(biāo)準(zhǔn)CMOS工藝基礎(chǔ)上進(jìn)行具有6000有效門的FPGA的電路設(shè)計與仿真。 論文首先闡述了可編程邏輯器件的基本結(jié)構(gòu),就可編程邏輯器件的發(fā)展過程及其器件分類,對可編程只讀存儲器、現(xiàn)場可編程邏輯陣列、可編程陣列邏輯、通用邏輯陣列和復(fù)雜PLD等的基本結(jié)構(gòu)特點進(jìn)行了討論。接著討論了FPGA的基本結(jié)構(gòu)與分類及它的編程技術(shù),另外還闡述了FPGA的集成度和速率等相關(guān)問題。并根據(jù)實際指標(biāo)要求確定本文研究目標(biāo)FPGA的基本結(jié)構(gòu)和它的編程技術(shù),在華潤上華0.5μm標(biāo)準(zhǔn)CMOS工藝的基礎(chǔ)上,進(jìn)行一款FPGA芯片的設(shè)計研究工作。進(jìn)行了可編程邏輯單元的基本結(jié)構(gòu)的設(shè)計,并用CMOS邏輯和NMOS傳輸管邏輯實現(xiàn)了函數(shù)發(fā)生器、快速進(jìn)位鏈和觸發(fā)器的電路設(shè)計,并對其進(jìn)行了仿真,達(dá)到了預(yù)期的目標(biāo)。

    標(biāo)簽: FPGA 芯片 電路設(shè)計

    上傳時間: 2013-07-18

    上傳用戶:zaizaibang

  • 基于FPGA技術(shù)的高性能AES_CBC算法的實現(xiàn)研究

    AES是美國于2000年10月份確立的高級加密標(biāo)準(zhǔn),該標(biāo)準(zhǔn)的反饋鏈路模式AESCBC加密算法,用于在IPSec中替代DESCBC和3DESCBC。 加密是安全數(shù)據(jù)網(wǎng)絡(luò)的關(guān)鍵,要保證在公眾網(wǎng)上傳輸?shù)男畔⒉槐桓`取和偷聽,必須對數(shù)據(jù)進(jìn)行加密。在不影響網(wǎng)絡(luò)性能的前提下,快速實現(xiàn)數(shù)據(jù)加密/解密,對于開發(fā)高性能的安全路由器、安全網(wǎng)關(guān)等對數(shù)據(jù)處理速度要求高的通信設(shè)備具有重要的意義。 在目前可查詢的基于FPGA技術(shù)實現(xiàn)AESCBC的設(shè)計中,最快的加/解密速度達(dá)到700Mbps/400MHZ。商用CPU奔騰4主頻3.06,用匯編語言編寫程序,全部資源用于加密解密,最快的加密解密速度可以達(dá)到1.4Gbps。但根據(jù)國外測試結(jié)果表明,即使開發(fā)的路由器本身就基于高性能的雙64位MIPS網(wǎng)絡(luò)處理器,軟件加密解決方案僅能達(dá)到路由器所要求的最低吞吐速率600Mbps。 本文首先研究分析了目前幾種實現(xiàn)AESCBC的方法有缺點的情況下,在深入研究影響硬件快速實現(xiàn)AESCBC難點基礎(chǔ)上,設(shè)計出一種適應(yīng)于報文加密解密的硬件快速實現(xiàn)AESCBC的方案,在設(shè)計中采用加密解密和密鑰展開并行工作,實現(xiàn)了在線提供子密鑰。在解密中采用了雙隊列技術(shù),實現(xiàn)了報文解密和子密鑰展開協(xié)調(diào)工作,提高了解密速度。 本文在quartus全面仿真設(shè)計方案的基礎(chǔ)上,全面驗證了硬件實現(xiàn)AESCBC方案的正確性,全面分析了本設(shè)計加密解密的性能。并且針對設(shè)計中的流水線效率低的問題,提出改善流水線性能的方案,設(shè)計出報文級并行加密解密方案,并且給出了硬件實現(xiàn)VPN的初步方案。實現(xiàn)了單一模塊加密速度達(dá)到1.16Gbps,單一模塊解密速度達(dá)到900Mbps,多個模塊并行工作加密解密速度達(dá)到6.4Gbps。 論文最后給出了總結(jié)與展望。目前實現(xiàn)的AESCBC算法,只能通過仿真驗證其功能的正確性,還需要下載到芯片上做進(jìn)一步的驗證。要用硬件實現(xiàn)整個IPSec,還要進(jìn)一步開發(fā)基于FPGA的技術(shù)。總之,為了適應(yīng)路由器發(fā)展的需求,還有很多技術(shù)需要研究。

    標(biāo)簽: AES_CBC FPGA 性能 實現(xiàn)研究

    上傳時間: 2013-05-29

    上傳用戶:wangzhen1990

  • 卷積碼在CDMA2000中的應(yīng)用及其譯碼器FPGA實現(xiàn)

    數(shù)字信息在有噪聲的信道中傳輸時,受到噪聲的影響,誤碼總是不可避免的。根據(jù)香農(nóng)信息理論,只要使Es/N0足夠大,就可以達(dá)到任意小的誤碼率。采用差錯控制編碼,即信道編碼技術(shù),可以在一定的Es/N0條件下有效地降低誤碼率。按照對信息元處理方式不同,信道編碼分為分組碼與卷積碼兩類。卷積碼的k0和n0較小,實現(xiàn)最佳譯碼與準(zhǔn)最佳譯碼更加容易。卷積碼運(yùn)用廣泛,被ITU選入第三代移動通信系統(tǒng),作為包括WCDMA,CDMA2000和TD-SCDMA在內(nèi)的信道編碼的標(biāo)準(zhǔn)方案。 本文研究了CDMA2000業(yè)務(wù)通道中的幀結(jié)構(gòu),對CDMA2000系統(tǒng)中的卷積碼特性及維特比譯碼的性能限進(jìn)行了分析,并基于MATLAB平臺做了相應(yīng)的譯碼性能仿真。我們設(shè)計了一種可用于CDMA2000通信系統(tǒng)的通用、高速維特比譯碼器。該譯碼器在設(shè)計上具有以下創(chuàng)新之處:(1)采用通用碼表結(jié)構(gòu),支持可變碼率;幀控制模塊和頻率控制器模塊的設(shè)計中采用計數(shù)器、定時器等器件實現(xiàn)了可變幀長、可變數(shù)據(jù)速率的數(shù)據(jù)幀處理方式。(2)結(jié)合流水線結(jié)構(gòu)思想,利用四個ACS模塊并行運(yùn)行,加快數(shù)據(jù)處理速度;在ACS模塊中,將路徑度量值存貯器的存儲結(jié)構(gòu)進(jìn)行優(yōu)化,防止數(shù)據(jù)讀寫的阻塞,縮短存儲器讀寫時間,使譯碼器的處理速度更快。(3)為了防止路徑度量值和幸存路徑長度的溢出,提出了保護(hù)處理策略。我們還將設(shè)計結(jié)果在APEXEP20K30E芯片上進(jìn)行了硬件實現(xiàn)。該譯碼器芯片具有可變的碼率和幀長處理能力,可以運(yùn)行于40MHZ系統(tǒng)時鐘下,內(nèi)部最高譯碼速度可達(dá)625kbps。本文所提出的維特比譯碼器硬件結(jié)構(gòu)具有很強(qiáng)的通用性和高速性,可以方便地應(yīng)用于CDMA2000移動通信系統(tǒng)。

    標(biāo)簽: CDMA 2000 FPGA 卷積碼

    上傳時間: 2013-06-24

    上傳用戶:lingduhanya

  • 基于ARM的嵌入式網(wǎng)絡(luò)電能計量系統(tǒng)的研究

    基于ARM的嵌入式網(wǎng)絡(luò)電能計量系統(tǒng)的研究電力電子與電力傳動專業(yè)隨著市場經(jīng)濟(jì)的不斷發(fā)展,人們生活水平的日益提高,用電量也持續(xù)上升。電能的計量是否公平、公正已成為人們十分關(guān)心的問題。作為電能量的計量工具電能表已成為各行各業(yè)用電不可缺少且非常重要的儀表。由于傳統(tǒng)的電能表有計量不精確、人工抄表費時費力、統(tǒng)計繁瑣等缺點,因此,研究開發(fā)高精度、低功耗、網(wǎng)絡(luò)化、智能化的電能表是明顯的趨勢。 嵌入式系統(tǒng)技術(shù)是近幾年電子產(chǎn)品設(shè)計領(lǐng)域最為熱門的技術(shù)之一,目前已廣泛應(yīng)用于工業(yè)控制、智能交通、信息家電、公共服務(wù)等領(lǐng)域。嵌入式系統(tǒng)正對人類的后PC時代產(chǎn)生著深遠(yuǎn)的影響。 本文針對傳統(tǒng)的機(jī)電式電能表的缺點和不足,結(jié)合當(dāng)前的嵌入式系統(tǒng)技術(shù)和網(wǎng)絡(luò)技術(shù),研究并設(shè)計了一套基于ARM處理器、CAN總線和以太網(wǎng)傳輸?shù)那度胧骄W(wǎng)絡(luò)電能表系統(tǒng)。此系統(tǒng)主要由網(wǎng)絡(luò)中繼模塊和電能量采集終端兩部分組成。網(wǎng)絡(luò)中繼模塊硬件采用了PHILIPS的LPC2290作為中央處理器。LPC2290是一款16/32位RISC微處理器,采用ARM公司的ARM7TDMI-S內(nèi)核,提供了兩路CAN總線和其它一些片上通用外設(shè)接口。采用L2C2290處理器,不但降低了整個系統(tǒng)的設(shè)計成本,而且也大大減少了額外的接口電路。網(wǎng)絡(luò)中繼模塊軟件是通過μCLinux操作系統(tǒng)內(nèi)嵌的BOA實現(xiàn)嵌入式WEB服務(wù)器,并應(yīng)用CGI接口程序完成了動態(tài)網(wǎng)頁程序的編制。電能量采集終端采用專用電能芯片、單片機(jī)和CAN控制器實現(xiàn)。網(wǎng)絡(luò)中繼模塊和電能量采集終端之間通過CAN總線進(jìn)行通信,保證了信息的可靠性。當(dāng)客戶端通過網(wǎng)絡(luò)瀏覽器訪問WEB服務(wù)器時,CGI程序就將電能量采集終端所采集的電能量數(shù)據(jù)上傳給客戶端,實現(xiàn)網(wǎng)絡(luò)自動抄表。

    標(biāo)簽: ARM 嵌入式網(wǎng)絡(luò) 電能計量

    上傳時間: 2013-06-23

    上傳用戶:gxmm

  • 基于ARM的無線餐飲服務(wù)終端系統(tǒng)開發(fā)及研究

    隨著我國經(jīng)濟(jì)建設(shè)的快速發(fā)展,人們的生活消費水平也越來越高,對餐飲業(yè)的服務(wù)質(zhì)量和服務(wù)方式也不斷地提出新的要求。基于計算機(jī)處理和無線通信技術(shù)的餐飲服務(wù)系統(tǒng)應(yīng)運(yùn)而生,本文就基于ARM9的無線餐飲服務(wù)終端系統(tǒng)進(jìn)行了研究和開發(fā),通過對終端的操作,實現(xiàn)無線點菜功能。 在參考閱讀了大量信息資料的基礎(chǔ)上,確定了以嵌入式系統(tǒng)為終端、基于微功率短距離無線通信技術(shù)進(jìn)行無線通信的整體設(shè)計方案。嵌入式系統(tǒng)成本低、體積小、功耗低且可靠性高,是開發(fā)餐飲服務(wù)終端系統(tǒng)的絕佳選擇,而微功率短距離無線通信技術(shù)開發(fā)容易,成本低廉。所以本課題選擇ARM嵌入式開發(fā)板和短距離RF無線數(shù)據(jù)傳輸模塊作為開發(fā)餐飲服務(wù)終端的硬件。 本文配置了適合嵌入式系統(tǒng)開發(fā)的交叉編譯環(huán)境,在此環(huán)境下,通過對系統(tǒng)引導(dǎo)程序的配置、對Linux內(nèi)核的裁減和對root文件系統(tǒng)的定制,開發(fā)了基于本平臺的嵌入式Linux操作系統(tǒng);用C語言編寫了基于無線數(shù)據(jù)傳輸模塊的無線通信應(yīng)用程序,通過數(shù)據(jù)發(fā)送和數(shù)據(jù)接收,實現(xiàn)了點菜數(shù)據(jù)在餐飲服務(wù)終端和服務(wù)器之間的無線傳輸;設(shè)計了點菜終端的圖形用戶界面,操作者可在此界面上進(jìn)行點菜操作,實現(xiàn)點菜功能。 在開發(fā)過程中,對Linux操作系統(tǒng)的內(nèi)核源碼、運(yùn)行和管理機(jī)制進(jìn)行了深入研究,就啟動代碼的更改和內(nèi)核的裁減進(jìn)行了探討和開發(fā);應(yīng)用程序采用共享內(nèi)存的Linux多線程技術(shù)進(jìn)行功能處理,就線程管理問題的進(jìn)行了分析探討。

    標(biāo)簽: ARM 無線 服務(wù) 終端系統(tǒng)

    上傳時間: 2013-06-12

    上傳用戶:壞壞的華仔

主站蜘蛛池模板: 恩平市| 同德县| 乌海市| 广东省| 讷河市| 新乐市| 镇宁| 马关县| 呈贡县| 沭阳县| 大竹县| 府谷县| 凌海市| 康定县| 仙桃市| 和田县| 绍兴县| 弋阳县| 绥芬河市| 乐至县| 昭通市| 永州市| 拜泉县| 班戈县| 凤庆县| 微山县| 瓮安县| 尼玛县| 屏南县| 岳池县| 罗山县| 霍林郭勒市| 福建省| 南江县| 佳木斯市| 阳信县| 望谟县| 乌兰浩特市| 东海县| 恭城| 乡宁县|