波前處理機是自適應光學系統中實時信號處理和運算的核心,隨著自適應光學系統得發展,波前傳感器的采樣頻率越來越高,這就要求波前處理機必須有更強的數據處理能力以保證系統的實時性。在整個波前處理機的工作流程中,對CCD傳來的實時圖像數據進行實時處理是第一步,也是十分重要的一步。如果不能保證圖像處理的實時性,那么后續的處理過程都無從談起。因此,研制高性能的圖像處理平臺,對波前處理機性能的提高具有十分重要的意義。 論文介紹了本研究課題的背景以及國內外圖像處理技術的應用和發展狀況,接著介紹了傳統的專用和通用圖像處理系統的結構、特點和模型,并通過分析DSP芯片以及DSP系統的特點,提出了基于DSP和FPGA芯片的實時圖像處理系統。該系統不同于傳統基于PC機模式的圖像處理系統,發揮了DSP和FPGA兩者的優勢,能更好地提高圖像處理系統實時性能,同時也最大可能地降低成本。 論文根據圖像處理系統的設計目的、應用需求確定了器件的選型。介紹了主要的器件,接著從系統架構、邏輯結構、硬件各功能模塊組成等方面詳細介紹了DSP+FPGA圖像處理系統硬件設計,并分析了包括各種參數指標選擇、連接方式在內的具體設計方法以及應該注意的問題。 論文在闡述傳輸線理論的基礎上,在制作PCB電路板的過程中,針對高速電路設計中易出現的問題,詳細分析了高速PCB設計中的信號完整性問題,包括反射、串擾等,說明了高速PCB的信號完整性、電源完整性和電磁兼容性問題及其解決方法,進行了一定的理論和技術探討和研究。 論文還介紹了基于FPGA的邏輯設計,包括了圖像采集模塊的工作原理、設計方案和SDRAM控制器的設計,介紹了SDRAM的基本操作和工作時序,重點闡述系統中可編程器件內部模塊化SDRAM控制器的設計及仿真結果。 論文最后描述了硬件系統的測試及調試流程,并給出了部分的調試結果。 該系統主要優點有:實時性、高速性。硬件設計的執行速度,在高速DSP和FPGA中實現信號處理算法程序,保證了系統實時性的實現;性價比高。自行研究設計的電路及硬件系統比較好的解決了高速實時圖像處理的需求。
上傳時間: 2013-05-30
上傳用戶:fxf126@126.com
目前對數字化音頻處理的具體實現主要集中在以DSP或專用ASIC芯片為核心的處理平臺的開發方面,存在著并行處理性能差,系統升級和在線配置不靈活等缺點。另一方面現有解決方案的設計主要集中于處理器芯片,而對于音頻編解碼芯片的關注度較低,而且沒有提出過從芯片層到PCB板層的完整設計思路。本文針對上述問題對數字化音頻處理平臺進行了研究,主要內容包括: 1、提出了基于FPGA的通用音頻處理平臺,該方案有別于現有的基于MCU、DSP和其它專用ASIC芯片的方案,論證了基于FPGA的音頻處理系統的結構及設計工作流程,并對嵌入式音頻處理系統專門進行了研究。 2、提出了從芯片層到PCB板層的完整設計思路,并將設計思路得以實現。完成了FPGA的設計及實現過程,包括:系統整體分析,設計流程分析,配置模塊和數據通信模塊的RTL實現等;解決了FPGA與音頻編解碼芯片TLV320AIC23B之間接口不匹配問題;給出配置和數據通信模塊的功能方框圖;從多個角度完善PCB板設計,給出了各個系統組成部分的詳細設計方案和硬件電路原理圖,并附有PCB圖。 3、建立了實驗和分析環境,完成了各項實驗和分析工作,主要包括:PCB板信號完整性分析和優化,FPGA系統中各個功能模塊的實驗與分析等。實驗和分析結果論證了系統設計的合理性和實用性。 本文的研究與實現工作通過實驗和分析得到了驗證。結果表明,本文提出的由FPGA和音頻編解碼芯片TLV320AIC23B組成的數字化音頻處理系統完全可以實現音頻信號的數字化處理,從而可以將FPGA在數字信號處理領域的優點充分發揮于音頻信號處理領域。
上傳時間: 2013-04-24
上傳用戶:lanwei
隨著現代計算機技術和互聯網技術的飛速發展,嵌入式系統成為當前最熱門的焦點之一;ARM以其高性能低功耗等特性成為目前應用最廣泛的32位嵌入式處理器。近年來得到快速發展的機電一體化設備的人民幣紙幣清分機系統,是嵌入式系統的典型應用;它的主要工作流程是:人民幣圖像通過圖像傳感器采集得到的模擬信號,經過放大、A/D轉換和FPGA協調之后得到數字圖像,經緩存后進入到主CPU--S3C2410,通過圖像識別,實現面向、面值、新舊分級、破損程度等特征的識別,最后送出結果到控制CPU對識別結果進行相應的顯示和機械動作。論文主要涉及以下這些內容: 1):基于ARM的嵌入式系統和清分機系統介紹。 2):人民幣清分機的硬件系統基本構架,清分機的各關鍵硬件的選型及主要原理;著重介紹清分機的處理核心--S3C2410。 3):圖像處理基礎。介紹了清分機系統中各類圖像的特點,圖像分析中的常用工具--灰度直方圖,從而為識別算法做好準備。 4):介紹了人民幣的特征識別算法原理及實現基本流程,通過MATLAB對算法進行仿真研究。 5):嵌入式linux設備驅動的開發。針對清分機設備種類繁多而又是多任務的特點,本文提出使用可裁剪而又穩定的linux操作系統來管理整個清分機系統;而實現操作系統對清分機的管理首先就要實現設備與操作系統的連接--設備驅動。
上傳時間: 2013-06-01
上傳用戶:xoxoliguozhi
隨著國內汽車工業的發展,國內的車輛導航系統的市場需求也越來越大。目前國內推出的一些車載導航定位系統還沒有在車載系統中得到廣泛的應用,還須在改進技術、提高精度的同時降低開發成本。 車載導航終端結合了導航定位技術、地理信息系統(GIS)、通訊技術以及嵌入式計算機技術,為用戶提供導航定位、地理信息等服務。車載導航終端由GPS定位系統、電子地圖、嵌入式系統組成。導航終端接收GPS所傳送的衛星信號,得到車輛的即時位置,通過GPS信號處理系統傳送給主機,再配合嵌入式系統上的空間數據庫,將車輛經過的軌跡顯示在顯示屏上。 本論文首先討論了車載導航系統的原理和硬件結構,然后分析設計了軟件系統的工作流程及實現方案;介紹了Boot Loader和Linux內核的定制、移植;重點介紹了在ARM處理器和Linux操作系統實現車載導航終端各功能模塊的詳細過程,以及地圖匹配和路徑規劃算法及實現。 為了縮短開發周期、降低開發成本,本設計采用了基于開源軟件二次開發的方式。
上傳時間: 2013-06-01
上傳用戶:xmsmh
指紋識別是在指紋圖像上找到指紋的特征,通過計算機模糊比較的方法,把兩個指紋的特征模板進行比較,計算出它們的相似程度,最終得到兩個指紋的匹配結果。本文對現已存在的多種指紋識別算法進行編程比較,并對細化算法提出改進。同時采用基于ARM7TDMI內核的32位處理器S3C44B0作為主控制器,半導體電容傳感器FPS200作為指紋數據采集設備,構建了自動指紋識別系統。論文完成主要工作如下: 1、指紋采集模塊的設計:根據FPS200的相關寄存器資源和管腳特性,完成指紋傳感器FPS200的電路設計;研究FPS200主要寄存器的功能和圖像采集方式,給出FPS200在三種工作方式下的工作流程,并且對三種工作模式進行分析。 2、指紋識別算法研究:通過對現已存在的多種圖像預處理算法進行編程實現和對比研究發現,細化后的圖像多存在短線、斷線、毛刺等干擾以及細化不徹底的現象,為此提出了新的修復算法:分析目標點周圍紋線的走向趨勢,選擇去除或者保留周圍的相連點,較好地解決了細化不徹底的問題;再對細化后的圖像采用方形模板進行紋線跟蹤,去除偽特征點,克服了逐步遞進的紋線跟蹤算法過于復雜、不易實現等問題。 3、采用Sansung公司基于ARM7TDMI內核的32位RISC處理器S3C44B0,構建了自動指紋識別系統。該系統主要包括電源管理部分、指紋圖像采集模塊、存儲器模塊、JTAG調試接口以及與外設連接的串行接口。硬件部分主要完成指紋采集模塊接口的設計與開發,軟件部分主要完成指紋圖像采集程序、指紋識別算法程序和串口通信程序的開發,此外還通過串口實現指紋數據上傳到上位機,在VB環境下實現了簡易的人機交互軟件,提供指紋圖像的直觀顯示,用于對指紋識別程序進行測試,并對測試結果進行了分析。
上傳時間: 2013-05-22
上傳用戶:Andy123456
隨著計算機技術的發展,嵌入式系統己成為計算機領域的一個重要組成部分。而采用ARM微處理器作為硬件基礎和μC/OS-Ⅱ作為嵌入式操作系統被廣泛的應在各種嵌入式應用系統中。而隨著網絡化、信息化時代的來臨,嵌入式設備的網絡互聯己經成為必然趨勢。它通過現有嵌入式系統,增加網絡接入能力,使嵌入式設備直接接入Internet。本課題采用SkyEye模擬的AT9lEV40開發板作為硬件開發平臺,采用嵌入式實時操作系統μ C/OS-Ⅱ為軟件開發平臺,研究嵌入式TCP/IP協議棧。 本文首先對ARM微處理器和μ C/OS-Ⅱ進行了介紹;研究和探討了μC/OS-Ⅱ在ARM架構上的移植方案,并就其關鍵技術部分,結合實現代碼進行了闡述并提出了移植過程中要注意的問題。接著本文分層介紹TCP/IP協議棧,主要講述各個分層及其所屬的協議,報文格式等:并針對嵌入式系統的特點,對TCP/IP協議進行合理的簡化,使之實現了TCP/IP協議簇的一些協議如:ARP,IP,ICMP,UDP,TCP和HTTP。同時研究了嵌入式TCP/IP協議棧LwIP的特性,分析了它的進程模型、數據包結構、工作流程、目錄結構、應用程序接口。研究了將LWIP移植到μC/OS-Ⅱ系統上,實現嵌入式系統的網絡聯接,并用ping命令和一個簡單靜態網頁的訪問驗證了網絡功能的實現。
上傳時間: 2013-08-01
上傳用戶:hainan_256
隨著社會的發展,網絡視頻監控系統已經成為日常生產生活中的重要輔助設備,應用十分廣泛。當前視頻監控系統正逐步由模擬化走向數字化,隨著視頻壓縮技術和網絡技術的發展,開發新一代的基于計算機網絡和多媒體MPEG-4壓縮算法的視頻監控系統已成為整個行業技術發展的主要方向之一。人們有時會采用DSP與MPEG-4算法結合的方案來實現,也有的部門采用了片上系統(SOC),但這些不但編程極度復雜,而且成本也過高。本文提出并研究設計了一種基于ARM微處理器S3C2410、MPEG-4專用壓縮芯片MPG440、以嵌入式Linux為操作系統的視頻監控系統方案,不僅開發便捷、成本低廉,而且實時性較好,適應范圍廣。 首先,采用軟硬件協同設計的思想提出了系統的總體設計方案,系統的整體架構分為攝像頭、云臺控制器、網絡視頻服務器以及客戶端PC機等四大部分。 第二,以三星公司的S3C2410芯片和DAVICOM公司的DM9000以太網接口芯片為硬件核心,對整個系統進行了模塊化的硬件電路的設計。根據S3C2410的特點及系統整體需求,完成了電源復位模塊、晶振模塊、存儲器接口模塊、視頻數據處理模塊、以太網接口模塊、云臺控制模塊等的硬件選型與電路連接。其中,在云臺控制模塊等的電路設計中充分體現了優化設計的技巧,并重點對網絡接口部分和視頻數據處理部分進行了詳細的硬件設計與說明。闡述了整個系統的工作流程。 第三,從應用需求出發,選擇嵌入式Linux操作系統作為本系統的軟件平臺,搭建了交叉式的開發環境,對bootloader進行了選擇,并給出了加載步驟。完成了對嵌入式Linux內核的選擇及移植。 第四,采用基于任務的設計方法對服務器端的軟件進行了總體設計,主要包括共用程序庫、config配置文件、日志文件以及多個任務等。并對運行于客戶端的軟件設計進行了簡要說明。 第五,由于數字視頻傳輸的實時性能和通過網絡傳輸以后客戶端接收的視頻圖像質量在本系統中至關重要,所以本文對傳輸信道和網絡協議進行了優化選擇,并詳細闡述了IP組播技術、流媒體傳輸協議等在圖像傳輸過程中的具體應用。
上傳時間: 2013-04-24
上傳用戶:sc965382896
該論文介紹二次雷達的基本概念、發展歷史、工作流程和運作機理以及單脈沖二次雷達的系統原理,并且對傳統的單脈沖二次雷達應答信號處理器的硬件結構進行改進,提出一種全新的應答處理器硬件結構,即FPGA+DSP的混合結構.這種硬件結構的特點是結構靈活,有較強的通用性.該論文圍繞FPGA+DSP這種數字信號處理的硬件結構,闡述了它在單脈沖二次雷達應答數字信號處理器中的應用,使用VHDL語言設計FPGA程序,并且給出主要模塊的仿真結果.FPGA主要完成距離計數、方位計數、脈沖分解、產生應答數據送給DSP、與PC104交換報表等功能.長時間的成功試驗表明,基于FPGA和DSP技術的二次雷達應答信號處理器在3毫秒內可以同時處理四個重疊應答,計算所接收的每一個脈沖的到達方向,得到真實脈沖并且給出脈沖置信度.系統達到了預期的目的.該課題的另外一個重要意義是對傳統的二次監視雷達應答信號處理器進行了改進,使單脈沖二次雷達系統的應答處理能力在可靠性、穩定性和系統精度三個方面有質的飛躍.
上傳時間: 2013-04-24
上傳用戶:gokk
波前處理機是自適應光學系統中實時信號處理和運算的核心,隨著自適應光學系統得發展,波前傳感器的采樣頻率越來越高,這就要求波前處理機必須有更強的數據處理能力以保證系統的實時性。在整個波前處理機的工作流程中,對CCD傳來的實時圖像數據進行實時處理是第一步,也是十分重要的一步。如果不能保證圖像處理的實時性,那么后續的處理過程都無從談起。因此,研制高性能的圖像處理平臺,對波前處理機性能的提高具有十分重要的意義。 論文介紹了本研究課題的背景以及國內外圖像處理技術的應用和發展狀況,接著介紹了傳統的專用和通用圖像處理系統的結構、特點和模型,并通過分析DSP芯片以及DSP系統的特點,提出了基于DSP和FPGA芯片的實時圖像處理系統。該系統不同于傳統基于PC機模式的圖像處理系統,發揮了DSP和FPGA兩者的優勢,能更好地提高圖像處理系統實時性能,同時也最大可能地降低成本。 論文根據圖像處理系統的設計目的、應用需求確定了器件的選型。介紹了主要的器件,接著從系統架構、邏輯結構、硬件各功能模塊組成等方面詳細介紹了DSP+FPGA圖像處理系統硬件設計,并分析了包括各種參數指標選擇、連接方式在內的具體設計方法以及應該注意的問題。 論文在闡述傳輸線理論的基礎上,在制作PCB電路板的過程中,針對高速電路設計中易出現的問題,詳細分析了高速PCB設計中的信號完整性問題,包括反射、串擾等,說明了高速PCB的信號完整性、電源完整性和電磁兼容性問題及其解決方法,進行了一定的理論和技術探討和研究。 論文還介紹了基于FPGA的邏輯設計,包括了圖像采集模塊的工作原理、設計方案和SDRAM控制器的設計,介紹了SDRAM的基本操作和工作時序,重點闡述系統中可編程器件內部模塊化SDRAM控制器的設計及仿真結果。 論文最后描述了硬件系統的測試及調試流程,并給出了部分的調試結果。 該系統主要優點有:實時性、高速性。硬件設計的執行速度,在高速DSP和FPGA中實現信號處理算法程序,保證了系統實時性的實現;性價比高。自行研究設計的電路及硬件系統比較好的解決了高速實時圖像處理的需求。
上傳時間: 2013-04-24
上傳用戶:firstbyte
無人機大氣數據的采集和處理在無人機中占有很重要的位置和作用,它是保障飛機安全飛行以及保證地面控制和操縱人員正確引導飛機、順利完成飛行任務的關鍵所在。在目前廣泛應用的無人機大氣數據測量系統中,多數采用單片機作為大氣數據處理計算機,但是單片機在高速數據采集和處理方面卻存在著抗干擾性差、速度慢等缺點,使測量系統的穩定性和實時性受到了很大的影響。 本文采用FPGA(Field Programmable Gate Array,現場可編程門陣列)芯片作為大氣數據處理器,以大氣數據中的氣壓高度為例,介紹了一種基于FPGA技術的無人機氣壓高度測量系統。由于該測量系統中的FPGA數據處理器具有可靠性高、速度快、邏輯功能強等特點,有效地解決了單片機在高速無人機大氣數據測量系統中處理速度較慢、實時性較差的問題。 論文首先介紹了FPGA的基本結構、工作原理、開發設計流程和FPGA編程所采用的VHDL硬件描述語言,還介紹了數字式大氣數據測量系統的基本組成和工作原理,并且詳細闡述了氣壓高度測量的原理和方法;然后提出了基于FPGA的無人機氣壓高度測量系統的整體設計,并對該測量系統各組成部分的硬件電路進行詳細的分析和設計;隨后論文又介紹了氣壓高度測量系統中FPGA的相關軟件設計,并就FPGA內部所設計的各功能模塊的作用、模塊內部結構和工作流程進行詳細的論述;最后使用Modelsim和QuartusII仿真軟件對程序進行功能和時序的仿真,以驗證FPGA內部各功能模塊和FPGA總體設計的正確性,并在所有仿真通過后將程序產生的配置文件下載到FPGA芯片中,在制作和安裝測量系統的電路板后對整個測量系統進行實際的測試,將測試結果與理論值比較并分析測量系統的誤差來源。 根據系統測試的結果,本文驗證了以FPGA芯片為核心的無人機氣壓高度測量系統的可行性,并對該測量系統提出了今后的進一步改進和完善的思路。
上傳時間: 2013-04-24
上傳用戶:cx111111