LPC213x_4x工程模板(周立功).rar
上傳時間: 2013-08-03
上傳用戶:懶龍1988
矩陣運算是描述許多工程問題中不可缺少的數學關系,矩陣運算具有執行效率好、速度快、集成度高等優點,并且隨著動態可配置技術的發展,靈活性也有了很大的提高。因此,尋找矩陣運算的高速實現方法是具有很大的現實意義,能夠為高速運算應用提供技術支持。 為了提高研究成果的實用性與商用性,本文主要針對某種體積小、運算速度和性能要求很高的特殊場合設計并實現基于FPGA的矩陣運算功能。通過系統地研究FPGA功能結構、設計原理、DSP接口、IEEE-754標準,深入學習浮點數及矩陣的基礎運算以及硬件編程語言等內容,根據矩陣運算的特點和原理,討論了硬件設計方面重點對具體核心器件結構、特點以及有關FPGA的設計流程和控制器Verilog HDL硬件編程語言代碼方面內容,確定了基于FPGA浮點運算及矩陣運算單元的Verilog HDL設計方法,在Quartus II平臺上對其仿真、記錄運算結果,并對采集到的數據結果進行了深入分析與總結。 本設計通過幾種矩陣算法利用FPGA和MATLAB分別進行了實現測試,驗證了設計結果的正確性,證明了本設計中矩陣運算速率的實用性與高效性,提高了系統資源利用率和系統可靠性,為今后在工程、軍事、通訊等生產生活各個領域應用打下良好基礎。
上傳時間: 2013-07-07
上傳用戶:xuanjie
國外信號完整性的經典之作,中文譯本 本書全面論述了信號完警性問題,主要講述了信號完整性和物理設概念,帶寬、電感和特性阻抗的實質含義,電阻、電容、電感和阻擾的相關分析,解決信號完整性問題的四個實用技術手段,物理互連世計對信號完格性的影響,數學推導背后隱藏的解決方案,以及改進信號完整推薦的設計準則等。該書與其他大多數同類書籍相比更強調直觀理解、實用工具和工程實踐,它以入門式的切入方式,使得讀者很容易認識到物理互連影響電氣性能的實質,從而可以盡快掌握信號完整性設計技術。本書作者以實踐專家的視角指出了造成信號完整性問題的根源,特別給出了在設計前期階段的問題解決方案,這是面向電子工業界的設技工程師和產品負責人的一本具有實用價值的參考書,其目的在于幫助也們在信號完整性問題出現之前能提前發現并及早加以解決,同時也可作為相關專業水本科生及研究生的教學指導用書
上傳時間: 2013-04-24
上傳用戶:bangbangbang
電氣與自動化工程學院為本科生和研究生開設了DSP原理及應用課程、DSP技術及其應用綜合實驗。根據我們學院所設置專業的特點,選擇TI公司C2000系列DSP芯片作為主要學習內容,該課程的實踐性很強,即實驗是該課程的主要內容。我們針對TI公司C2000系列DSP芯片的工作原理、體系結構、指令系統和應用開發了一套實驗平臺――TMS320LF2407A實驗箱,該實驗箱內容豐富,易于擴展,可以做綜合性的提高實驗。為了方便實驗教學,我們編寫了實驗箱的實驗指導書。 該實驗指導書共分為五章。第一章是概述,簡單介紹TMS320LF2407A芯片的特點,DSP應用軟件的開發流程和如何編寫源程序和cmd文件。第二章介紹DSP的集成開發環境-CCS,即介紹CCS的安裝、配置和使用。第三章介紹DSP的并口仿真器。第四章介紹我們開發的實驗平臺――TMS320LF2407A實驗箱。第五章介紹在TMS320LF2407A的實驗箱平臺上進行的20個實驗。 在電氣與自動化工程學院DSP實驗室的建設中,得到了美國TI公司大學計劃的捐贈;得到合肥工業大學實驗裝置改造與研制基金和本科評建實驗室建設項目的資助;學院領導給予了很大的重視和支持,院實驗中心的老師們也做了大量的工作。在此一并表示感謝。 該實驗指導書是第3版。第1版是李巧利、吳婷和徐科軍針對TMS320LF2407A EVM板編寫的,由徐科軍審閱。在實驗中,張瀚、陳智淵、余向陽、周楊、梅楠楠和曾憲俊等提出了修訂意見。第2版是在第1版的基礎上,針對張瀚和陳智淵研制的實驗箱(由合肥工業大學實驗基金資助),由陳智淵和張瀚編寫,由徐科軍審閱。第3版是在第2版的基礎上,針對陳智淵、張瀚和周楊研制的實驗箱(由合肥工業大學本科評建項目資助),由陳智淵完成初稿,由黃云志、張瀚、周楊和曾憲俊修訂,由徐科軍審閱。在實驗指導書的編寫過程中,參考了一些公司的資料和專家的書籍。由于編者水平有限,書中肯定存在不妥之處,敬請批評指正。
上傳時間: 2013-06-26
上傳用戶:gut1234567
隨著信息技術和計算機技術的飛速發展,數字信號處理已經逐漸發展成一門關鍵的技術科學。圖像處理作為一種重要的現代技術,己經在通信、航空航天、遙感遙測、生物醫學、軍事、信息安全等領域得到廣泛的應用。圖像處理特別是高分辨率圖像實時處理的實現技術對相關領域的發展具有深遠意義。另外,現場可編程門陣列FPGA和高效率硬件描述語言Verilog HDL的結合,大大變革了電子系統的設計方法,加速了系統的設計進程,為圖像壓縮系統的實現提供了硬件支持和軟件保障。 本文主要包括以下幾個方面的內容: (1)結合某工程的具體需求,設計了一種基于FPGA的圖像壓縮系統,核心硬件選用XILINX公司的Virtex-Ⅱ Pro系列FPGA芯片,存儲器件選用MICRON公司的MT48LC4M16A2SDRAM,圖像壓縮的核心算法選用近無損壓縮算法JPEG-LS。 (2)用Verilog硬件描述語言實現了JPEG-LS標準中的基本算法,為課題組成員進行算法改進提供了有力支持。 (3)用Verilog硬件描述語言設計并實現了SDRAM控制器模塊,使核心壓縮模塊能夠方便靈活地訪問片外存儲器。 (4)構建了圖像壓縮系統的測試平臺,對實現的SDRAM控制器模塊和JPEG-LS基本算法模塊進行了軟件仿真測試和硬件測試,驗證了其功能的正確性。
上傳時間: 2013-04-24
上傳用戶:a3318966
MCS51系列單片機在工程數據采集中的應用:隨著現代科學技術的發展,單片機已深入應用到社會發展的各個領域,如家電制造業、工程數據采集、智能儀表等。因而各芯片制造廠商紛紛推出不同系列的單片機,以滿足不同
上傳時間: 2013-08-06
上傳用戶:zhf1234
EDA工程建模及其管理方法研究21隨著微電子技術與計算機技術的日益成熟,電子設計自動化(EDA)技術在電子產品與集成電路(IC)芯片特別是單片
上傳時間: 2013-07-18
上傳用戶:萬有引力
本文結合工程需要詳細論述了一種數字相位計的實現方法,該方法是基于FPGA(現場可編程門陣列)芯片運用FFT(快速傅立葉變換)算法完成的。首先,從相位測量的原理出發,分析了傳統相位計的缺點,給出了一種高可靠性的相位檢測實用算法,其算法核心是對采集信號進行FFT變換,通過頻譜分析,實現對參考信號和測量信號初相位的檢測,并同時闡述了FPGA在實現數字相位計核心FFT算法中的優勢。在優化的硬件結構中,利用多個乘法器并行運算的方式加快了蝶形運算單元的運算速度;內置雙端口RAM、旋轉因子ROM使數據存儲的速度得到提高;采用了流水線的工作方式使數據的存儲、運算在時間上達到匹配。整個設計采用VHDL(超高速硬件描述語言)語言作為系統內部硬件結構的描述手段,在Altera的QuartusⅡ軟件支持下完成。仿真結果表明,基于FPGA實現的FFT算法無論在速度和精度上都滿足了相位測量的需要,其運算64點數據僅需27.5us,最大誤差在1%之內。
上傳時間: 2013-06-04
上傳用戶:lgnf
隨著大量的工礦企業的興起和擴張,會有越來越多的廢水、污水排放到環境中,特別是在珠江三角洲地區,這一現象尤為突出。目前珠江流域的水資源已經出現嚴重污染,由此帶來的環境污染和生態污染已引起了當地有關部門的高度重視。為此,本課題通過與廣東泰斗微電子公司合作,研發一種具有通用性的水污染源信息監控網絡的語音報警器,通過實時快速的污染源信息檢測,完成對污染源信息的語音報警和存儲。 報警器的功能是接收由前端北斗通信處理器傳輸來的污染源信號進行相應的語音報警。本報警器設計選用目前工業控制領域流行的ARM芯片LPC2368作為主控制器,并采用RS232/RS485通用通信方式來完成對水污染源信息的采集與處理;選用SD卡作為存儲介質來實現對語音文件和污染源信息的存儲;語音報警部分選用價格低廉的WAV和MP3解碼芯片VS1003進行語音文件的解碼。設計中還對語音輸出通道進行擴展,提高系統的擴展性和使用的靈活性。 本報警器設計兼容FAT16和FAT32兩種文件系統格式,并支持WAV和MP3兩種類型的語音文件報警,相比目前常用的水污染監控系統報警器來說,本報警器具有更大的通用性和靈活性。本報警器在軟件設計中嵌入了實時微內核操作系統uC/OS—Ⅱ,這使得本報警器在實時性方面有很大的改善和提高,有效的解決了基于前后臺軟件系統的報警器在報警時出現語音播放不連續的問題。 本報警器是“珠江水域北斗監控示范工程”項目中的一部分即預警部分,目前該報警器已通過各項功能測試,并已安裝在多個監控站點上試運行。
上傳時間: 2013-07-31
上傳用戶:hmy2st
射頻識別技術(RFID,RadioFrequencyIdentification)是目前自動識別技術發展的趨勢所在,更被譽為21世紀最重要的十大技術之一。當成本這一始終阻礙RFID得到全面發展的問題在全球各國政府政策的支持下得到解決后,RFID得到了前所未有的廣泛發展和應用。在條形碼逐步被RFID標簽取代的今天,作為RFID系統核心組成部分的RFID閱讀器,有著極其廣泛的技術開發空間和市場前景。如何根據應用的需要,設計出性能良好、使用方便并且具有相當通用性的RFID閱讀器產品,是眾多企業和單位在應用中會遇到的課題。 本文首先簡單介紹了RFID基本原理和RFID閱讀器系統結構,然后結合工程項目的要求,介紹了一個基于ARM嵌入式平臺的便攜式RFID閱讀器的設計實現的實例。在設計和實現過程中,首先進行了系統需求和特點的分析,結合系統便攜化和功能復雜性方面的特點以及ARM嵌入式系統的優勢制定了系統方案并進行了功能模塊劃分。然后在此基礎上設計了各模塊的硬件電路,編寫了相應的驅動和測試程序。并且利用這些驅動和測試代碼在ADS環境下通過JTAG接口對電路進行了調試和功能驗證。接著采用802.11b/g方案對閱讀器進行了無線組網的設計。此后在硬件系統的基礎上,簡述了Linux嵌入式操作系統下閱讀器軟件的開發。文章最后還介紹了將所設計實現的樣機投入實際應用環境下的測試情況,詳細描述了測試的內容、方法和結果。 文章試圖通過對一個閱讀器開發實例的詳細介紹,提出一套完整的閱讀器設計思路和流程,為學習和開發人員提供幫助。
上傳時間: 2013-04-24
上傳用戶:hmr0452