亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

差分進化

  • VITA46總線印制電路連接器

    VITA?46總線印制電路連接器為當今高性能電路設計提供無比優異的性能和靈活性。鑒于該系列連接器標準模塊選擇的多樣化和高性價比,它已被VITA46總線互連系統廣泛接受和普及應用。該連接器系統通過PCB板連接,較好地控制了連接器阻抗,能夠滿足用戶高速傳輸的需求。目前,已廣泛應用于武器裝備、航空、航天、大容量存儲器、高端服務器及無線電通訊等設備。應用于VITA46總線的高速PCB連接器;高密度子卡到背板連接器;傳輸數率達6.25Gbps,串?擾?≤5?“無針”的背板連接器系統,可控的特性阻抗;包含有差分接觸件、單端接觸件、電源接觸件;優化的引腳結構滿足信號完整性要求;適用于20.3mm板間距系統;模組化結構,可按客戶需求進行排列;完整的連接器家族包括:信號模塊、電源模塊、導向模塊、電纜組件;執行標準:Q/Lk20144-2009?VITA46總線印制電路連接器詳細規范。

    標簽: vita46 印制電路 連接器

    上傳時間: 2022-08-09

    上傳用戶:fliang

  • VIP專區-嵌入式/單片機編程源碼精選合集系列(115)

    VIP專區-嵌入式/單片機編程源碼精選合集系列(115)資源包含以下內容:1. 《ALTERA FPGA/CPLD高級篇》高速DDR存儲器數據接口設計實例.2. 《ALTERA FPGACPLD高級篇》高速串行差分接口(HSDI)設計實例.3. 一個運行在PDA上的線程程序.4. 《ALTERA FPGACPLD高級篇》LogicLock設計實例.5. 595實現漸變程序.6. 我的8個LED漸變的程序歡迎廣大用戶下載.7. dmx512燈光控制協義,歡迎廣大用戶下載.8. 學習嵌入式 mmu 代碼 感覺不錯 發給大家分享一下了 希望大家喜歡 不錯的.9. dmx512接收程序.10. 數控開關電源程序+PROTEUS.11. 剛剛傳錯了.12. 串口32位點陣程序.13. s3c2410 測試程序的原理圖.14. s3c2410的燒片工程.15. 嵌入式C語言程序設計這本書的書后光盤.16. 2407原理圖 對于學習硬件設計有很大的幫助.17. 利用web camera對目標進行特征跟蹤的程序 對于初學機器視覺的有些幫助.18. uCOS-II在gprs上的應用。 應用的芯片型號是lpc2220..19. 脈沖反褶積的實現.20. 利用鍵盤顯示專用驅動芯片7290.21. 串行打印機RD32的驅動程序.22. 點陣顯示,可用于許多場所,方便且視覺性很好,請大家來看看!.23. 9325驅動.24. 9320的 初如化 CODE.用于驅動9320.25. 自己寫嵌入式系統的Web Server,基于Busybox的httpd,通過CGI可以實現交互式動態網頁。.26. 是本人在前邊一次上傳的數字電壓表的原理圖包括PCB.27. Configuring and Updating the Boot Loader.28. 介紹了GPIB在開發mg369*儀器的自動控制方面的技巧和注意事項.29. AVRX實時系統,在AVR單片機上實現的實時系統,很少見的哦.30. 51串口實現多機通信.31. 設計一個簡單的LED流水彩燈,12個彩燈共陰接地,陽極分別與EP1C3的8個I/O相連,來控制彩燈的滅亮,在不同時段,指示燈有不同的顯示模式..32. 介紹了S3C44B0的使用 對整體的把握.33. 洗衣機的程序 洗衣機的程序.34. lf2407.35. SMDK2440_V1.0_BASE 底板原理圖.36. 多個仿真例子.37. Demo for I2C Master and Slave.38. MiniGUI 1_3_3 移植詳解.39. 嵌入式開發資料.40. 有關節74ls373的知識很有用.

    標簽: 天線 工程手冊

    上傳時間: 2013-06-05

    上傳用戶:eeworm

  • 車用CAN總線抗電磁干擾能力研究.rar

    本文主要圍繞車用CAN總線抗電磁干擾能力進行了研究。 首先,在在參考國內外相關研究資料的基礎上,依據FORD公司的ES-XW7T-1A278-AC電磁兼容標準、IS07637-3對非電源線的瞬態傳導抗干擾測試標準和IS011452-4大電流注入(BCI)電磁兼容性標準,利用瑞士EMTEST公司的UCS-200M、CSW500D等設備,搭建了3個用于測試CAN總線抗干擾能力的實驗平臺。 在所搭建的測試平臺上,著重從CAN總線通訊介質選擇和CAN節點抗干擾設計兩個方面進行了理論分析和對比實驗研究,得出了當采用屏蔽雙絞線和非屏蔽雙絞線作為總線通訊介質時,影響其抗干擾能力的因素;當CAN總線節點采用的不同的物理層參數時,如光耦、共模線圈、磁珠、濾波電容、分裂端接電阻、不同的總線發送電平、不同的CAN收發器等,對CAN總線抗干擾能力的影響,給出了一些增強CAN節點電路抗干擾能力的建議及一種推薦電路。 最后提出了一種新的提高CAN總線抗干擾能力的方法,即通過把CAN總線的CANH和CANL數據線分別通過一個電阻連接到總線收發器的地和電源端,使總線的差分電平整體下拉,從而降低總線收發器對某些干擾引起的電平波動所產生的誤判斷以達到增強抗電磁干擾的目的。并在基于FORD公司的ES-XW7T-1A278-AC電磁兼容標準所搭建的CAN總線測試平臺上進行實驗,驗證了其有效性。

    標簽: CAN 車用 總線

    上傳時間: 2013-06-19

    上傳用戶:zhang469965156

  • 靜電梳齒結構的MEMS分析和優化設計.rar

    微機電系統(MEMS)器件的構成涉及微電子、微機械、微動力、微熱力、微流體學、材料、物理、化學、生物等多個領域,形成了多能量域并交叉耦合。為其產品的建模、仿真以及優化設計帶來了較大的難度。由于靜電驅動的原理簡單使其成為MEMS器件中機械動作的主要來源。而梳齒結構在MEMS器件中有廣泛的應用:微諧振器、微機械加速度計、微機械陀螺儀、微鏡、微鑷、微泵等。所以做為MEMS的重要驅動方式和結構形式,靜電驅動梳齒結構MEMS器件的耦合場仿真分析以及優化設計對MEMS的開發具有很重要的意義。本課題的研究對靜電驅動梳齒結構MEMS器件的設計具有較大的理論研究意義。 本文的研究工作主要包括以下幾個方面: 1、采用降階宏建模技術快速求解靜電梳齒驅動器靜電-結構耦合問題,降階建模被用于表示微諧振器的靜態動態特性。論文采用降階建模方法詳細分析了靜電梳齒驅動器的各參數對所產生靜電力以及驅動位移的關系;并對靜電梳齒驅動器梳齒電容結構的靜電場進行分析和模擬,深入討論了邊緣效應的影響;還對微諧振器動態特性的各個模態進行仿真分析,并計算分析了前六階模態的頻率和諧振幅值。仿真結果表明降階建模方法能夠快速、準確地實現多耦合域的求解。 2、從系統角度出發考慮了各個子系統對叉指式微機械陀螺儀特性的影響,系統詳細地分析了與叉指狀微機械陀螺儀性能指標-靈敏度密切相關的結構特性、電子電路、加工工藝和空氣阻尼,并在此分析的基礎上建立了陀螺的統一多學科優化模型并對其進行多學科優化設計。將遺傳算法和差分進化算法的全局尋優與陀螺儀系統級優化相結合,證實了遺傳算法和差分進化算法在MEMS系統級優化中的可行性,并比較遺傳算法和差分進化算法的優化結果,差分進化算法的優化結果較大地改善了器件的性能。 3、從系統角度出發考慮了各個子系統對梳齒式微加速度計特性的影響,在對梳齒式微加速度計各個學科的設計要素進行分析的基礎上,對各個子系統分別建立相對獨立的優化模型,采用差分進化算法和多目標遺傳算法對其進行優化設計。證實了差分進化算法和多目標遺傳算法對多個子系統耦合的系統級優化的可行性,并比較了將多目標轉換為單目標進行優化和采用多目標進行優化的區別和結果,優化結果使器件的性能得到了改善。

    標簽: MEMS 靜電

    上傳時間: 2013-05-15

    上傳用戶:zhangjinzj

  • 基于DSP高頻通訊全橋開關電源的研究與設計.rar

    近年來,隨著大規模集成電路的飛速發展,微控制器和數字信號處理器的性價比不斷提高,數字控制技術已逐步應用于大中功率高頻開關電源。相對于傳統模擬控制方式,數字控制方式具有電源設計靈活、外圍控制電路少、可采用較先進的控制算法、具有較高可靠性等優點。 高頻開關電源具有體積小、重量輕、效率高、輸出紋波小等特點,現已逐步成為現代通訊設備的新型基礎電源系統。針對傳統開關電源中損耗較大、超調量較大、動態性能較差等問題,本文采用基于DSP的全橋軟開關拓撲結構。全橋軟開關移相控制技術由智能DSP系統完成,采樣信號采用差分傳輸,控制算法采用模糊自適應PID算法,產生數字PWM波配合驅動電路控制全橋開關的通斷。在輸入端應用平均電流控制法的有源功率因數校正,使輸入電流跟隨輸入電壓的波形,從而使功率因數接近1。最后通過Matlab仿真結果表明模糊自適應PID控制算法比傳統PID控制算法在超調量,調節時間,動態特性等性能上具有優越性。 論文以高頻開關電源的設計為主線,在詳細分析各部分電路原理的基礎上,進行系統的主電路設計、輔助電路設計、控制電路設計、仿真研究、軟件實現。重點介紹了高頻變壓器的設計及模糊自適應PID控制器的實現。并將輔助電源及控制電路制成電路板,以及在此電路板基礎上進行各波形分析并進行相關實驗。

    標簽: DSP 高頻 通訊

    上傳時間: 2013-04-24

    上傳用戶:s藍莓汁

  • GSM接收機同步技術研究與基于FPGA和DSP的接收機設計.rar

    GSM是全球使用最為廣泛的一種無線通信標準,不僅在民用領域,也在鐵路GSM-R等專用領域發揮著極為重要的作用。由于無線信道具有瑞利衰落和延時效應,在通信系統的收發兩端也存在不完全匹配等未知因素,因此接收的信號疊加有各種誤差因素的影響。GSM接收機的實現離不開系統的同步,為了得到更好的同步質量,就必須對GSM基帶同步技術進行研究,選擇一種最合適的同步算法。GSM的同步既有時間同步,也有頻率同步。 @@ 軟件無線電是當前通信領域引入注目的熱點之一。長期以來,GSM的接收和解調都是由專用的ASIC芯片來完成的,通過軟件來實現GSM接收機的基帶算法,體現了軟件無線電技術的思想,選擇用它們來實現的GSM接收機具有靈活、可靠、擴展性好的優點。 @@ 論文主要討論GSM接收機同步算法與基于FPGA和DSP的GSM接收機設計, @@  主要內容包括: @@ 通過相關理論知識的學習,設計驗證了GSM基帶同步算法。對FB時間同步,討論了包絡檢測和FFT變換兩種不同的方法;對SB時間同步,介紹實相關和復相關兩種方法;對頻率同步,給出了一種對FB運用相關運算來精確估計頻率誤差的算法。 @@ 設計了使用GSM射頻收發芯片RDA6210并通過實驗室的ALTERA EP3C25FPGA開發板進行控制的GSM射頻端的解決方案,論文對RDA6210的性能和控制方式進行了詳細的介紹,設計了芯片的控制模塊,得到了下變頻后的GSM基帶信號。 @@ 設計了基于RF前端+FPGA的GSM接收機方案。利用ALTERA EP2S180開發平臺來完成基帶數據的處理。針對ALTERA EP2S180開發平臺模數轉換器AD9433的特點使用THS4501設計了單獨的差分運算放大器模塊;設計了平臺的數據存儲方案并將該平臺得到的基帶采樣數據用于同步算法的仿真。 @@ 設計了基于RF前端+DSP的GSM接收機方案。利用模數轉換器AD9243、FPGA芯片和TMS320C6416TDSP芯片來完成基帶數據的處理。設計了McBSP+EDMA傳輸的數據存儲方案。 @@ 給出了接收機硬件測試的結果,從多方面驗證了所設計硬件平臺的可靠性。 @@關鍵詞:GSM接收機;同步;RF; FPGA;DSP;

    標簽: FPGA GSM DSP

    上傳時間: 2013-07-01

    上傳用戶:sh19831212

  • FPGA中多標準可編程IO端口的設計.rar

    現場可編程門陣列(FPGA,Field Programmable Gate Array)是可編程邏輯器件的一種,它的出現是隨著微電子技術的發展,設計與制造集成電路的任務已不完全由半導體廠商來獨立承擔。系統設計師們更愿意自己設計專用集成電路(ASIC,Application Specific Integrated Circuit).芯片,而且希望ASIC的設計周期盡可能短,最好是在實驗室里就能設計出合適的ASIC芯片,并且立即投入實際應用之中。現在,FPGA已廣泛地運用于通信領域、消費類電子和車用電子。 本文中涉及的I/O端口模塊是FPGA中最主要的幾個大模塊之一,它的主要作用是提供封裝引腳到CLB之間的接口,將外部信號引入FPGA內部進行邏輯功能的實現并把結果輸出給外部電路,并且根據需要可以進行配置來支持多種不同的接口標準。FPGA允許使用者通過不同編程來配置實現各種邏輯功能,在IO端口中它可以通過選擇配置方式來兼容不同信號標準的I/O緩沖器電路。總體而言,可選的I/O資源的特性包括:IO標準的選擇、輸出驅動能力的編程控制、擺率選擇、輸入延遲和維持時間控制等。 本文是關于FPGA中多標準兼容可編程輸入輸出電路(Input/Output Block)的設計和實現,該課題是成都華微電子系統有限公司FPGA大項目中的一子項,目的為在更新的工藝水平上設計出能夠兼容單端標準的I/O電路模塊;同時針對以前設計的I/O模塊不支持雙端標準的缺點,要求新的電路模塊中擴展出雙端標準的部分。文中以低壓雙端差分標準(LVDS)為代表構建雙端標準收發轉換電路,與單端標準比較,LVDS具有很多優點: (1)LVDS傳輸的信號擺幅小,從而功耗低,一般差分線上電流不超過4mA,負載阻抗為100Ω。這一特征使它適合做并行數據傳輸。 (2)LVDS信號擺幅小,從而使得該結構可以在2.5V的低電壓下工作。 (3)LVDS輸入單端信號電壓可以從0V到2.4V變化,單端信號擺幅為400mV,這樣允許輸入共模電壓從0.2V到2.2V范圍內變化,也就是說LVDS允許收發兩端地電勢有±1V的落差。 本文采用0.18μm1.8V/3.3V混合工藝,輔助Xilinx公司FPGA開發軟件ISE,設計完成了可以用于Virtex系列各低端型號FPGA的IOB結構,它有靈活的可配置性和出色的適應能力,能支持大量的I/O標準,其中包括單端標準,也包括雙端標準如LVDS等。它具有適應性的優點、可選的特性和考慮到被文件描述的硬件結構特征,這些特點可以改進和簡化系統級的設計,為最終的產品設計和生產打下基礎。設計中對包括20種IO標準在內的各電器參數按照用戶手冊描述進行仿真驗證,性能參數已達到預期標準。

    標簽: FPGA 標準 可編程

    上傳時間: 2013-05-15

    上傳用戶:shawvi

  • 基于FPGA的通用實時信號處理系統的硬件設計與實現.rar

    近年來,以FPGA為代表的數字系統現場集成技術取得了快速的發展,FPGA不但解決了信號處理系統小型化、低功耗、高可靠性等問題,而且基于大規模FPGA單片系統的片上可編程系統(SOPC)的靈活設計方式使其越來越多的取代ASIC的市場。傳統的通用信號處理系統使用DSP作為處理核心,系統的可重構型不強,FPGA解決了這一問題,并且現有的FPGA中,多數已集成DSP模塊,結合FPGA較強的信號并行處理特性使其與DSP信號處理能力差距很小。因此,FPGA作為處理核心的通用信號處理系統具有很強的可實施性。 @@ 基于上述要求,作者設計和完成了一個基于多FPGA的通用實時信號處理系統。該系統采用4片XC3SD1800A作為處理核心,使用DDR2 SDRAM高速存儲實時數據。作者通過全面的分析,設計了核心板、底板和應用板分離系統架構。該平臺能夠根據實際需求進行靈活的搭配,核心板之間的數據傳輸采用了LVDS(低電壓差分信號)技術,從而使得數據能夠穩定的以非常高的速率進行傳輸。 @@ 本系統屬于高速數字電路的設計范疇,因此必須重視信號完整性的設計與分析問題,作者根據高速電路的設計慣例和軟件輔助設計的方法,在分析和論證了阻抗控制、PCB堆疊、PCB布局布線等約束的基礎上,順利地完成了PCB繪制與調試工作。 @@ 作為系統設計的重要環節,作者還在文中研究了在系統設計過程中出現的電源完整性問題,并給出了解決辦法。 @@ LVDS高速數據通道接口和DDR2存儲器接口設計決定本系統的使用性能,本文基于所選的FPGA芯片進行了詳細的闡述和驗證。并結合系統的核心板和底板,完成了應用板,視頻圖像采集、USB、音頻、LCD和LED矩陣模塊顯示等接口的設計工作,對其中的部分接口進行了邏輯驗證。 @@ 經過測試,該通用的信號處理平臺具有實時性好、通用性強、可擴展和可重構等特點,能夠滿足當前一些信號處理系統對高速、實時處理的要求,可以廣泛應用于實時信號處理領域。通過本平臺的研究和開發工作,為進一步研究和設計通用、實時信號處理系統打下了堅實的基礎。 @@關鍵詞:通用實時信號處理;FPGA;信號完整性;DDR2;LVDS

    標簽: FPGA 實時信號 處理系統

    上傳時間: 2013-05-27

    上傳用戶:qiaoyue

  • 基于FPGA的數據采集系統研究.rar

    數據采集是信號與信息系統中一個重要的組成部分,也是數字信號處理的關鍵環節。本論文主要介紹一種基于FPGA的數據采集系統,提出一種由高速A/D轉換芯片、高性能FPGA和PCI總線接口組成的數據采集系統方案及其的硬件電路實現方法。該系統利用AD器件對信號進行放大、差分轉換和模數轉換,利用FPGA設計內部模塊和時鐘信號來進行電路控制及實現數據緩存、數據傳遞等功能,最后通過PCI邏輯接口把暫存在FPGA的數據傳送到PC主機。FPGA作為采集系統的核心部件,完成了內部數字電路設計,使系統具有很高的可適應性、可擴展性和可調試性。 本論文從研究數據采集的理論出發,重點研究了A/D模數轉換、FPGA芯片設計及PCI總結接口設計,完成了系統的各級電路硬件設計,并通過系統仿真驗證了系統的可行性。

    標簽: FPGA 數據采集 系統研究

    上傳時間: 2013-04-24

    上傳用戶:小楊高1

  • 基于FPGA與AD9857的四路DVBC調制器的設計.rar

    隨著數字時代的到來,信息化程度的不斷提高,人們相互之間的信息和數據交換日益增加。正交幅度調制器(QAM Modulator)作為一種高頻譜利用率的數字調制方式,在數字電視廣播、固定寬帶無線接入、衛星通信、數字微波傳輸等寬帶通信領域得到了廣泛應用。 近年來,集成電路和數字通信技術飛速發展,FPGA作為集成度高、使用方便、代碼可移植性等優點的通用邏輯開發芯片,在電子設計行業深受歡迎,市場占有率不斷攀升。本文研究基于FPGA與AD9857實現四路QAM調制的全過程。FPGA實現信源處理、信道編碼輸出四路基帶I/Q信號,AD9857實現對四路I/Q信號的調制,輸出中頻信號。本文具體內容總結如下: 1.介紹國內數字電視發展狀況、國內國際的數字電視標準,并詳細介紹國內有線電視的系統組成及QAM調制器的發展過程。 2.研究了QAM調制原理,其中包括信源編碼、TS流標準格式轉換、信道編碼的原理及AD9857的工作原理等。并著重研究了信道編碼過程,包括能量擴散、RS編碼、數據交織、星座映射與差分編碼等。 3.深入研究了基于FPAG與AD9857電路設計,其中包括詳細研究了FPGA與AD9857的電路設計、在allegro下的PCB設計及光繪文件的制作,并做成成品。 4.簡單介紹了FPGA的開發流程。 5.深入研究了基于FPAG代碼開發,其中主要包括I2C接口實現,ASI到SPI的轉換,信道編碼中的TS流包處理、能量擴散、RS編碼、數據交織、星座映射與差分編碼的實現及AD9857的FPGA控制使其實現四路QAM的調制。 6.介紹代碼測試、電路測試及系統指標測試。 最終系統指標測試表明基于FPGA與AD9857的四路DVB-C調制器基本達到了國標的要求。

    標簽: FPGA 9857 DVBC

    上傳時間: 2013-04-24

    上傳用戶:sn2080395

主站蜘蛛池模板: 方正县| 十堰市| 武平县| 即墨市| 福州市| 丹江口市| 玉山县| 乐清市| 乡宁县| 修文县| 华坪县| 武鸣县| 平遥县| 饶平县| 犍为县| 平湖市| 民权县| 亚东县| 丽水市| 浙江省| 苏尼特右旗| 青阳县| 灯塔市| 新闻| 峨边| 高碑店市| 平陆县| 曲水县| 阿图什市| 丹凤县| 湘潭县| 青州市| 定结县| 云霄县| 新闻| 阿尔山市| 教育| 呼图壁县| 湖口县| 黔西| 建始县|