常用電源類芯片Altium Designer AD原理圖庫元件庫CSV text has been written to file : 電源類芯片.csvLibrary Component Count : 70Name Description----------------------------------------------------------------------------------------------------78Lxx 線性穩壓芯片78Mxx 線性穩壓芯片78xx 線性穩壓芯片79xx 線性穩壓芯片AMC7135 大功率LED恒流芯片AMS1117 三端穩壓芯片APW7075 電壓轉換器AS1015 可調升壓芯片CN3703 三節鋰電池充電芯片DW01 鋰電池過流保護ICFP6716 可調升壓芯片GS3525 開關電源管理ICHT71xx LDO線性穩壓芯片HY2110 鋰電池保護 ICHY2213 電池充電平衡 ICLM2576 DC降壓芯片LM2577 DC升壓芯片LM2596 DC降壓芯片LM2940 5V穩壓芯片LM2991S 可調穩壓芯片LM317 可調線性穩壓芯片LTC4054 鋰電池充電芯片LTC4057 鋰電池充電管理ICMC34063 DC升降壓芯片ME2100 可調升壓芯片ME2149-5pin DC升壓芯片ME2149-8pin DC升壓芯片ME3149 IN:36V,OUT:0.8-33/3A,150MHzME4057 鋰電池充電管理ICME6203 低功耗LDOME6209 低功耗LDOME8323X 電源管理ICMP2303 IN:28V,OUT:0.8-25/3A,360MHzMP2359 DC降壓芯片PN8370 電源管理ICREF196 3V3基準電壓源REF5040 高精度電壓基準SD4923E 以太網受電設備控制器SDB628 DC升壓芯片SM7033 非隔離AD-DCSX1308 可調升壓芯片TL431-ID 可調基準穩壓芯片TL431_SMD 可調基準穩壓芯片TL432_SMD 可調基準穩壓芯片TL494 電源管理ICTP4056 鋰電池充電管理TPS3305 DSP電源管理TPS62400 電壓轉換器TPS63000 電壓轉換器TPS6735 負電壓轉換芯片UC3843 電源控制芯片XC6206P332MR 低壓差線性穩壓芯片XL1410 DC降壓芯片XL1507 DC降壓芯片XL1509 DC降電壓芯片XL1513 DC降壓芯片XL1530 DC降壓芯片XL1583 DC降壓芯片XL4003 DC降壓芯片XL4005 DC降壓芯片XL4013 DC降壓芯片XL4015 DC降壓芯片XL4016 DC降壓芯片XL6005 LED恒流驅動XL6007 DC升壓芯片XL6008 DC升壓芯片XL6012 DC升壓芯片XL6013 DC升壓芯片XL6019 DC升壓芯片XL7015E1 DC降壓芯片
標簽: 電源 Altium Designer
上傳時間: 2022-03-13
上傳用戶:
建模、控制算法研究以及仿真試驗都是燃氣輪機研制過程中必不可少的環節,本文針對三者展開研究首先,采用容積慣性法代替牛頓-拉普遜法建立三軸燃氣輪機非線性動態模型,并考慮變比熱、引氣與冷卻等環節,通過與試車數據比較驗證了所建模型具有良好的仿真精度。采用容積慣性法不但提高了模型的實時性,并且動態過程更接近真實燃氣輪機運轉狀態。分析了容積慣性法建模中低轉速階段仿真時出現的參數振蕩現象產生的原因,通過增加低轉速特性數據消除了參數振蕩,并提出了一種基于指數平衡與樣條擬合的外推方法來獲得低轉速特性數據。通過低壓壓氣機特性數據外推計算與分析,證明了該外推方法具有較好的準確性。然后,針對重型燃氣輪機非線性強、慣性大和負載多變等特點,提出了一種基于深度信念網絡的自適應控制器。該控制器結合了深度信念網絡和傳統PD控制器,其中深度信念網絡作用是在線調整PID參數,而傳統PD控制器負責控制量的計算與輸出。通過數字仿真,驗證了該控制器滿足燃氣輪機轉速控制的要求,并且具有良好的自適應性,在燃氣輪機不同工況下,能夠對其轉速進行準確控制,使得系統快速響應的同時無超調量。最后,針對燃氣輪機硬件在環仿真平臺的需要,設計了一種能夠采集并模擬多種范圍電壓、電流與頻率信號的接口模擬器。搭建了燃氣輪機硬件在環控制平臺,在試驗前對接口模擬器以及控制器進行了標定與平臺的實時性驗證。在已有的控制器上,完成了基于RIX作系統的多任務嵌入式控制系統開發。通過硬件在環試驗,進一步驗證了本文設計的控制器具有良好的控制效果與較強的自適應能力關鍵詞:燃氣輪機,容積慣性,建模,仿真,自適應控制,深度信念網絡,硬件在環
標簽: 自適應控制
上傳時間: 2022-03-14
上傳用戶:
準確量化和預測陸地生態系統碳水通量對于理解陸氣間相互作用,預測未來氣候變化和控制溫室效應具有重要意義。通量觀測和模型模擬是目前研究碳水通量的兩種主要方法。通量觀測精度較高,但觀測范圍局限、站點分布不均勻,易受環境影響,難以區域擴展;模型模擬可實現不同尺度參量估算,但由于理想化假設、模型參數和驅動數據等限制,導致其模擬結果往往與真實值存在較大偏差。模型-數據融合方法主要是通過參數估計和數據同化兩種技術集成觀測和模型信息,建立兩者相互制約調節的優化關系,以提高模型結果與真實值之間的匹配程度。基于該思路,本研究在地面觀測數據、遙感衛星資料以及相關氣候環境數據基礎上,重點突破全球動態植被模型(Lund-Potsdam-Jena Dynamic Globa Vegetation Model.LPJ-DGVM)敏感參數優化方法,獲取適宜中國的參數化方案:在此基礎上,引入數據同化算法,將遙感衛星產品信息與模型相融合,在模擬過程中不斷校正原有模型模擬軌跡,提高模型適用性。將以上改進的模型推廣至中國區域,實現對20002015年中國地區總初級生產力(Gross Primary Productivity GPP)和敬發(Evapotranspiration,ET的空間格局模擬及分析。主要結論如下1)將LP」DGwM中所選出的22個可調參數(涉及光合、呼吸、水平衡異速生長、死亡、建立以及土壤和掉落物分解共七個作用領域)在各自取值范圍內隨機獲得不同的參數組合,結果表明22個參數可引起GPP和ET模擬結果產生較大的不確定性,尤其集中在生長季。所有站點GPP相對不確定性(Relative Uncertainty,RU)基本保持在09-1.25之間,不具有明顯的年際變異性:ET相對不確定性RU月變化趨勢明顯,且基本處于0.5以下,明顯低于GPP,說明所篩選的22個參數對GP模擬產生的影響更為顯著。
標簽: 數據融合
上傳時間: 2022-03-16
上傳用戶:shjgzh
半導體物理學 劉恩科 第六版本書較全面地論述了半導體物理的基礎知識。全書共13章,主要內容為:半導體的晶格結構和電子狀態;雜質和缺陷能級;載流子的統計分布;載流子的散射及電導問題;非平衡載流子的產生、復合及其運動規律;pn結;金屬和半導體的接觸;半導體表面及MIS結構;半導體異質結構;半導體的光、熱、磁、壓阻等物理現象和非晶態半導體。本書可作為工科電子信息類微電子技術、半導體器件專業學生的教材,也可供從事相關專業的科技人員參考叢編項:普通高等教育"十一五"國家級規劃教材
標簽: 半導體物理學
上傳時間: 2022-03-19
上傳用戶:
電機驅動用tb6612,PWM和計數器都是用PWM外設,MPU6050軟狀態解算
上傳時間: 2022-03-21
上傳用戶:1208020161
USB音頻方案,USB聲卡方案1. 描述ATE1133是一顆包含音頻編解碼器、HIFI級單麥克風輸入和立體聲耳機輸出解決方案。內部集成多個模塊,包括高速&全速USB Host/Device收發器(PHY),ARM??Cortex?-M4?32-bit?MCU內核主頻96MHZ,16bit ADC采樣率:48、96KHZ、16bit DAC采樣率:48、96KHZ,支持標準安卓耳機線控按鍵控制,支持美標CTIA帶耳機插拔檢測。它非常適用于USB C型桌面拓展塢、數據音頻HUB、視頻會議、Type-c耳機、C型音頻轉接頭、USB話務耳機、USB車載AUX音頻線等應用。此外還支持上位機Windows PC端軟件界面在線調試仿真和更新片內flash閃存。2.特點·符合USB 2.0全速運行·符合USB AUDIO & HID設備類規范·支持Headset模式·支持Microphone模式·支持Speaker模式·支持硬件設置三種模式切換·支持左右聲道平衡·麥克風Audio-ADC參數: 采樣率:48、96KHZ 位寬:16Bit THD+N=0.005% SNR≥98 Bias電壓:3V·立體聲耳機輸出Audio-DAC參數: 采樣率:48、96KHZ 位寬:16Bit THD+N=0.003%(RL=32Ω) RL輸出擺幅=1.6V 直驅16/32Ω耳機,最大功率35mW·內置低功耗ARM核心,全速運行功耗=3.3V@18ma,功耗0.06mW·支持線控耳機模式:上一曲、下一曲、播放/暫停、點按音量加減、長按音量連續加減·芯片單電源供電:3.3~5V-MAX·32針腳QFN32 4X4 封裝
上傳時間: 2022-03-22
上傳用戶:shjgzh
基于FPGA設計的相關論文資料大全 84篇用FPGA實現FFT的研究 劉朝暉 韓月秋 摘 要 目的 針對高速數字信號處理的要求,給出了用現場可編程門陣列(FPGA)實現的 快速傅里葉變換(FFT)方案.方法 算法為按時間抽取的基4算法,采用遞歸結構的塊浮點運 算方案,蝶算過程只擴展兩個符號位以適應雷達信號處理的特點,乘法器由陣列乘法器實 現.結果 采用流水方式保證系統的速度,使取數據、計算旋轉因子、復乘、DFT等操作協 調一致,在計算、通信和存儲間取得平衡,避免了瓶頸的出現.結論 實驗表明,用FPGA 實現高速數字信號處理的算法是一個可行的方案. 關鍵詞 離散傅里葉變換; 快速傅里葉變換; 塊浮點運算; 可編程門陣列 分類號 TP39; TN957.511 Implementation of FFT with FPGA Technology Liu Zhaohui Han Yueqiu (Department of Electronics Engineering, Beijing Institute of Technology, Beijing 100081) Abstract Aim To propose a scheme for implementing FFT with FPGA in accor-dance with the requirement for high speed digital signal processing. Methods The structure of FPGA and requirement of system were considered in the experiment, radix-4 algorithm of DIT and recursive structure were adopted. The group float point arithmetic operation was used in the butterfly and the array multiplier was used to realize multiplication. Results The pipeline pattern was used to ensure the system speed, it made fetching data, calculating twiddle factor, complex multiplication and D
標簽: fpga
上傳時間: 2022-03-23
上傳用戶:
產品特性介紹AFE 特性■ 集成硬件過充電保護功能 - 獨立PF管腳輸出低電平■ 集成硬件放電短路保護功能■ 集成平衡開關■ 集成充電器檢測功能■ 集成負載檢測功能■ 集成充放電狀態檢測功能■ 集成小電流喚醒功能■ 集成WatchDog/Reset功能■ 集成Alarm功能■ 集成負端NMOS驅動(放電PWM調控)■ 支持電芯亂序上電■ 2通道溫度采集■ 12-bit VADC電壓采集■ 13-bit ?-? CADC電流采集■ 集成LDO模塊:3.3V/25mA@MAX■ 集成TWI通訊(CRC-8,10KHz~400KHz)■ 低功耗模式 - 正常模式≤70uA@25℃ - PowerDown模式≤1uA@25℃■ 工作電壓 - 8V~50V(VBAT端口)MCU 特性■ 基于8051指令流水線結構的8位單片機 - CPU機器周期:1個振蕩周期■ Flash ROM:64K字節■ RAM:內部256字節,外部2816字節■ 類EEPROM:最大4096字節(代碼選項可選)■ 內部RC振蕩器:24MHz(±1%)/128K(±10%)■ I/O內建上拉電阻(30kΩ)■ 1個16位定時器/計數器T3■ 3個16位PCA0、PCA1、PCA2各含2個比較/捕捉單元■ 3路12位PWM定時器■ SPI接口(主從模式)■ TWI接口(主從模式)■ 內建數字邏輯可配置模塊(LCM)■ 3路增強型UART(3V/5V通訊)(自帶波特率的uart通訊)■ 11通道12位模數轉換器(ADC)■ 內建CRC校驗模塊,校驗空間大小可選■ 看門狗定時器(WDT)■ 預熱計數器■ 中斷源 - 定時器3,PCA0-2,外部中斷1-2,外部中斷4:6輸入 - ADC,EUART,SPI,PWM,SCM,CRC,TWI,LPD■ 低功耗工作模式:空閑模式/掉電模式■ 工作電壓:VDD = 2.7V - 5.5V■ 封裝: - LQFP 64L
上傳時間: 2022-03-24
上傳用戶:qingfengchizhu
FPGA開發全攻略(下冊) 如何克服 FPGA I/O 引腳分配挑戰 作者:Brian Jackson 產品營銷經理Xilinx, Inc. brian.jackson@xilinx.com 對于需要在 PCB 板上使用大規模 FPGA 器件的設計人員來說,I/O 引腳分配是必須面對的眾多挑戰之一。 由于眾多原因,許多設計人員發表為大型 FPGA 器件和高級 BGA 封裝確定 I/O 引腳配置或布局方案越來越困難。 但是組合運用多種智能 I/O 規劃工具,能夠使引腳分配過程變得更輕松。 在 PCB 上定義 FPGA 器件的 I/O 引腳布局是一項艱巨的設計挑戰,即可能幫助設計快速完成,也有可能造 成設計失敗。 在此過程中必須平衡 FPGA 和 PCB 兩方面的要求,同時還要并行完成兩者的設計。 如果僅僅針 對 PCB 或 FPGA 進行引腳布局優化,那么可能在另一方面引起設計問題。 為了解引腳分配所引起的后果,需要以可視化形式顯示出 PCB 布局和 FPGA 物理器件引腳,以及內部 FPGA I/O 點和相關資源。 不幸的是,到今天為止還沒有單個工具或方法能夠同時滿足所有這些協同設計需求。 然而,可以結合不同的技術和策略來優化引腳規劃流程并積極采用 Xilinx? PinAhead 技術等新協同設計工 具來發展出一套有效的引腳分配和布局方法。 賽靈思公司在 ISE? 軟件設計套件 10.1 版中包含了 PinAhead。 賽靈思公司開發了一種規則驅動的方法。首先根據 PCB 和 FPGA 設計要求定義一套初始引腳布局,這樣利 用與最終版本非常接近的引腳布局設計小組就可以盡可能早地開始各自的設計流程。 如果在設計流程的后期由 于 PCB 布線或內部 FPGA 性能問題而需要進行調整,在采用這一方法晨這些問題通常也已經局部化了,只需要 在 PCB 或 FPGA 設計中進行很小的設計修改。
標簽: FPGA開發全攻略
上傳時間: 2022-03-28
上傳用戶:默默
本論文是依托“985”工程超寬帶全中頻比幅比相測向系統研制項目,在原有經典雷達接收機系統設計方案的基礎上,結合測向系統的工作原理和測向要求,采用四通道一次變頻超外差設計方案,基于MC和MMC器件分模塊設計了一個雷達接收機,并對該接收機的頻率源進行了研制論文首先針對該接收機系統的指標要求,進行了系統的變頻分析以及鏈路的指標分配和核算,對接收機進行了系統級設計和功能模塊規劃。下變頻電路是整個接收機系統的主要組成部分。論文選用雙平衡混頻器,并對下變頻電路中各個功能模塊,包括耦合電路、低噪聲放大電路、混頻電路、中頻放大電路和中頻濾波電路以及其本振信號功分電路和測試信號功分電路進行了設計和測試。在此基礎上,還完成了下變頻電路的結構布局和電磁兼容設計。頻率源已成為雷達接收機系統的乃至整個雷達系統十分關鍵的技術。論文采用直接數字頻率合成器(DDs)和鎖相環(PLL)相結合的頻率合成方案,完成了頻率合成器,包括DDS、PLL以及其基于ARM的控制電路的設計和測試對接收機及其頻率源的測試結果表明:系統工作狀態正常,基本滿足設計要求。21世紀進入高技術兵器時代,武器裝備的自動化和智能化是其發展的主要趨勢。智能化武器中最為突出的是精確制導和無人機,其精確的探測技術是由一個建立在一定體制上的測向系統完成,因而現代電子戰對測向系統的準確性要求越來越高。在眾多的測向體制中,比幅比桕測向具有系統設備少、易實現、通道的致性好及抗干擾性高等優點,被廣泛使用于電子偵察設備。在這樣一個測向系統中,雷達接收機是一個重要的組成部分。雷達(RADAR)詞源于美國海軍在1940年第二次世界大戰中使用的一個保密代號,它是無線電探測和測距(Radio Detection and Ranging)的英文縮寫,即用無線電方法發現目標并測定它們在空間的位置,因此雷達也稱為“無線電定位”。隨著雷達技術的發展,雷達的基本任務不僅僅是從探測目標中提取諸如目標距離,角坐標(方位角和俯仰角),而且還包括測量目標的速度,以及從目標回波中獲取更多目標反射特性等方面的信息。
標簽: 接收機
上傳時間: 2022-03-29
上傳用戶:slq1234567890