亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

并聯(lián)冗余

  • 基于ARM的圖像監控系統的設計與實現

    隨著經濟的快速發展,人們生活節奏的提高,照顧家庭的時間越來越少。人們越來越感覺時間的緊張,不但要周旋在繁雜的工作之中,同時也要兼顧自己的家。而現有的嵌入式硬盤錄像機雖然功能豐富,產品日益成熟,但在家用系統中應用成本太高。因此本文設計了一款高性能、低成本的實時圖像監控系統,能讓人們在繁忙的工作之余實時了解住所的安全情況。 本文首先提出了該圖像監控系統的總體設計方案,并就系統硬件平臺的設計進行了詳細的論述。硬件部分主要包括主控芯片$3C2410與Flash、SDRAM存儲器接口電路,USB接口電路,以太網接口電路,UART串行接口電路,JTAG接口電路以及電源電路。 其次,本文研究了嵌入式IAnux移植的關鍵技術,包括交叉編譯環境的建立、Bootloader 的設計、內核移植以及文件系統加載的方法,并通過裁剪Linux內核將標準Linux 2.4.18移植到目標平臺。同時分析了現有文件系統的優、缺點,在目標平臺上移植了快速、高效的YAFFS文件系統,增強了系統的健壯性和高效性。 再者,本文修改并移植了LJSB攝像頭的驅動程序。研究了基于Vide041inux技術的圖像采集的數據結構和原理,詳細地闡述了圖像采集實現的過程和關鍵步驟,利用Vide04Linux API函數完成了圖像采集程序的設計,使用內存映射方式實現了圖像的快速采集,并對圖像數據進行了JPEG壓縮,提高了圖像采集的效率。研究了Web Server和Java Applet技術,實現了遠程圖像監控。通過重新編譯移植Webcam Server應用程序實現了網絡攝像機的功能。 最后,本文給出了系統的測試方法及運行結果,并總結了所做的工作和存在的問題,提出了系統改進的意見。 本文設計的圖像監控系統具有高性能、低成本、小體積等特點,采用開源的Linux作為軟件平臺,保證了系統的穩定性、安全性,具有較高的性價比和較強的適用性。

    標簽: ARM 圖像監控系統

    上傳時間: 2013-07-28

    上傳用戶:pei5

  • 8位MCU架構研究及基于FPGA的IP驗證平臺實現

    本文首先介紹了主流8位MCU(微控制器)的通用架構,通過比較分析主流國際MCU半導體供應商的MCU產品,結合作者在德國英飛凌公司的項目實踐,分析了英飛凌XC866系列8位MCU的架構特點和功能特性。在此基礎上,介紹了該MCU芯片的系統集成方法,以及組成模塊的架構和功能。 LlN協議是當前廣泛應用的車載局部互連協議,作為英飛凌XC866MCU上很關鍵的一個外圍IP,本論文在介紹了MCU架構基礎上,設計實現了LlN控制器。LIN協議是UART在數據鏈路層上的擴展,其關鍵是LlN協議數據鏈路層的檢測實現。本文給出了一種可靠,高效的協議檢測機制,從而使軟件和硬件更好配合工作完成協議檢測。在完成LlN控制器設計后,本文結合了XC866ADC的架構,介紹了ADC模擬和系統的數字接口概念和實現要點,介紹了如何考慮分析選擇合理的數字接口方案。論文最后以XC866的系統架構為基礎,提出了一種高效的基于FPGA的IP原型驗證平臺方案,并以LlN控制器作為驗證這一平臺的IP,在FPGA上成功的實現了驗證方案。論文同時介紹了從SOC設計向FPGA原型驗證轉換時的處理方法及工程經驗,介紹了MCU及驗證平臺的測試平臺思想,以及基于FPGA原型和邏輯分析儀實時測試的MCU固件代碼覆蓋率測試方法。 目前8位MCU在中低端的應用越來越廣泛,特別是目前發展迅速的汽車電子和消費電子領域。因此對MCU架構的不斷研究和提高,對更多面向應用領域的IP的研究和設計,以及如何更快速的實現芯片驗證將極大的推動MCU在各個領域的應用和推廣,將產生極大的經濟和應用價值。

    標簽: FPGA MCU 8位 架構

    上傳時間: 2013-07-14

    上傳用戶:李夢晗

  • 11201頻率計算器含有多種頻率計算工具,有LC諧振頻率計算軟件,RC諧振頻率計算工具,并含有多種軟件

    11201頻率計算器含有多種頻率計算工具,有LC諧振頻率計算軟件,RC諧振頻率計算工具,并含有多種軟件

    標簽: 11201 計算工具 軟件 頻率計算器

    上傳時間: 2013-07-26

    上傳用戶:mj16166

  • DVBH發射端信道內碼和調制部分的FPGA設計和實現

    數字電視技術和超大規模深亞微米的系統級芯片設計技術是當前信息產業中最受關注的兩個方向。它們的交叉就是數字電視應用中的一系列系統級芯片和超深亞微米專用集成電路。其中信道處理系統及其相關芯片更是集中了數字信號處理前向糾錯編解碼等數字電視傳輸的核心技術,成為設計和開發整個數字電視系統的關鍵之一。數字高清晰度電視(Digital HDTV)做為第三代電視標準,已成為當今世界高技術競爭的焦點,本文正是從這個交叉點上出發對DVB-H(Digital Video Broadcasting-Handheld)標準中所涉及的信道編碼和調制部分進行了研究,重點分析了信道內編碼部分的硬件優化實現。本項目完成了DVB-H傳輸系統信道編碼的FPGA硬件設計和實現,系統所有FPGA硬件電路設計采用了Veillog HDL語言編寫。同時對清華大學數字電視地面傳輸標準DMB-T(Terrestrial Digital Multimedia/TV Broadcasting)中的關鍵技術做了研究,與DVB標準中的相關技術做了對比。 本文首先對DVB.H以及COFDM的相關理論進行介紹和研究。然后針對DVB-H信道編碼調制器中的部分核心算法的FPGA設計和實現進行了詳細的研究工作,包括外編碼、內編碼(卷積刪余)、內交織(包括比特交織和符號交織)、星座映射、幀形成、OFDM調制的部分設計等。相應地對DVB-H信道解碼解調器中的部分算法的FPGA設計的研究工作做了描述,包括符號解交織和比特解交織。同時對清華大學數字電視地面傳輸標準DMB-T外接收機中頻域和時域解交織模塊的FPGA設計實現做了描述。 筆者在項目中完成的主要工作有: (1)與項目組成員合作制定系統框架,劃分模塊。 (2)對所負責的模塊,包括外編碼、內編碼(卷積刪余)、內交織(包括比特交織和符號交織)、星座映射、幀形成、OFDM調制的算法進行研究并加以優化,建立軟件仿真模型,進行FPGA設計,仿真和實現。

    標簽: DVBH FPGA 發射端 信道

    上傳時間: 2013-06-10

    上傳用戶:rockjablew

  • 卷積編碼和維特比譯碼的FPGA實現

    由于其很強的糾錯性能和適合硬件實現的編譯碼算法,卷積編碼和軟判決維特比譯碼目前已經廣泛應用于衛星通信系統。然而隨著航天事業的發展,衛星有效載荷種類的增多和分辨率的不斷提高,信息量越來越大。如何在低信噪比的功率受限信道條件下提高傳輸速率成為目前亟待解決的問題。本論文結合在研項目,在編譯碼算法、編譯碼器的設計與實現、編譯碼器性能提高三個方面對卷積編碼和維特比譯碼進行了深入研究,并進一步介紹了使用VHDL語言和原理圖混合輸入的方式,實現一種(7,3/4)增信刪余方式的高速卷積編碼器和維特比譯碼器的詳細過程;然后將設計下載到XILINX的Virtex2 FPGA內部進行功能和時序確認,最終在整個數據傳輸系統中測試其性能。本文所實現的維特比譯碼器速率達160Mbps,遠遠高于目前國內此領域內的相關產品速率。 首先,論文具體介紹了卷積編碼和維特比譯碼的算法,研究卷積碼的各種參數(約束長度、生成多項式、碼率以及增信刪余等)對其譯碼性能的影響;針對項目需求,確定卷積編碼器的約束長度、生成多項式格式、碼率和相應的維特比譯碼器的回歸長度。 其次,論文介紹了編解碼器的軟、硬件設計和調試一根據已知條件,使用VHDL語言和原理圖混合輸入的方式設計卷積編碼和維特比譯碼的源代碼和原理圖,分別采用功能和電路級仿真,確定卷積編碼和維特比譯碼分別需要占用的資源,考慮卷積編碼器和維特比譯碼器的具體設計問題,包括編譯碼的基本結構,各個模塊的功能及實現策略,編譯碼器的時序、邏輯綜合等;根據軟件仿真結果,分別確定卷積編碼器和維特比譯碼器的接口、所需的FPGA器件選型和進行各自的印制板設計。利用卷積碼本身的特點,結合FPGA內部結構,采用并行卷積編碼和譯碼運算,設計出高速編譯碼器;對軟、硬件分別進行驗證和調試,并將驗證后的軟件下載到FPGA進行電路級調試。 最后,論文討論了卷積編碼和維特比譯碼的性能:利用已有的測試設備在整個數據傳輸系統中測試其性能(與沒有采用糾錯編碼的數傳系統進行比對);在信道中加入高斯白噪聲,模擬高斯信道,進行誤碼率和信噪比測試。

    標簽: FPGA 卷積 編碼 譯碼

    上傳時間: 2013-04-24

    上傳用戶:mingaili888

  • OFDM發射機系統的FPGA設計

    無線局域網是計算機網絡技術和無線通信技術相結合的產物,是利用無線媒介傳輸信息的計算機網絡。在無線通信信道中,由于多徑時延不可避免地存在符號間干擾,正交頻分復用(OFDM)作為一種可以有效對抗符號間干擾(ISI)和提高頻譜利用率的高速傳輸技術,引起了廣泛關注。在無線局域網(WLAN)系統中,OFDM調制技術已經被采用作為其物理層標準,并且公認為是下一代無線通信系統中的核心技術?;贗EEE802.11a的無線局域網標準的物理層采用了OFDM技術,能有效的對抗多徑信道衰落,達到54Mbps的速度,而未來而的IEEE802.11n將達到100Mbps的高速。因此,研發以OFDM為核心的原型機研究非常有必要。 本文在深入理解OFDM技術的同時,結合相應的EDA工具對系統進行建模并基于IEEE802.11a物理層標準給出了一種OFDM基帶發射機系統的FPGA實現方案。整個設計采用目前主流的自頂向下的設計方法,由總體設計至詳細設計逐步細化。在系統功能模塊的FPGA實現過程中,針對Xilinx一款160萬門的Spartan-3E XCS1600E芯片,依照:IEEE802.11a幀格式,對發射機系統各個模塊進行了詳細設計和仿真: (1)訓練序列生成模塊,包括長,短訓練序列; (2)信令模塊,包括卷積編碼,交織,BPSK調制映射; (3)數據模塊,包括加擾,卷積編碼,刪余,交織,BPSK/QPSK/16QAM/64QAM調制映射; (4)OFDM處理部分,包括導頻插入,加循環前綴,IFFT處理; (5)對整個發射處理部分聯調,并給出仿真結果另外,還完成了接收機部分模塊的FPGA設計,并給出了相應的頂層結構與仿真波形。最后提出了改進和進一步開發的方向。

    標簽: OFDM FPGA 發射機

    上傳時間: 2013-04-24

    上傳用戶:李彥東

  • w24cxx并口i2c讀寫軟件使用說明

    24CXX讀寫軟件應用電路及并口讀寫器制作

    標簽: w24 cxx i2c 24

    上傳時間: 2013-06-26

    上傳用戶:ggwz258

  • C51讀取GPS并電臺通訊的源代碼

    ·詳細說明:c51讀取gps并電臺通訊的源代碼-c51 reads takes gps and the broadcasting station communication source code

    標簽: C51 GPS 讀取 電臺

    上傳時間: 2013-06-01

    上傳用戶:徐孺

  • LCD 并口驅動IC SSD1963資料

    3.5以上LCD并口RGB驅動芯片SSD1963

    標簽: 1963 LCD SSD 并口

    上傳時間: 2013-05-31

    上傳用戶:hopy

  • 基于FPGA流水線CPU控制器的設計與實現:在FPGA上設計并實現了一種具有MIPS風格的CPU硬布線控制器。

    基于FPGA流水線CPU控制器的設計與實現:在FPGA上設計并實現了一種具有MIPS風格的CPU硬布線控制器。

    標簽: FPGA CPU MIPS 控制器

    上傳時間: 2013-08-06

    上傳用戶:qw12

主站蜘蛛池模板: 衡南县| 馆陶县| 威远县| 河南省| 商丘市| 封丘县| 广西| 高密市| 合水县| 平舆县| 古田县| 电白县| 安吉县| 桦川县| 大邑县| 湘乡市| 怀来县| 深泽县| 瑞丽市| 宁安市| 钦州市| 砚山县| 沽源县| 司法| 北安市| 万载县| 顺昌县| 石楼县| 东乡县| 涿州市| 泸定县| 玉屏| 大英县| 南阳市| 江城| 全椒县| 疏附县| 哈尔滨市| 神农架林区| 怀远县| 汪清县|