亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

并行文件系統(tǒng)(tǒng)

  • 局域網(wǎng)內聊天傳輸文件

    局域網(wǎng)內聊天傳輸文件.rar 1、可以進行群聊。 2、點中名字前的復選框要以說消消話。 3、可以群發(fā)文件,可以發(fā)給指定的人(選中復選框),也可以發(fā)給所有人。-LAN chatting to trans

    標簽: 局域網(wǎng) 傳輸

    上傳時間: 2013-07-17

    上傳用戶:ZHWKLIU

  • 加密卡的研制與加密算法的FPGA實現(xiàn)

    隨著安全通信數(shù)據(jù)速率的提高,關鍵數(shù)據(jù)加密算法的軟件實施成為重要的系統(tǒng)瓶頸.基于FPGA的高度優(yōu)化的可編程的硬件安全性解決方案提供了并行處理能力,并且可以達到所要求的加密處理性能(每秒的SSL或RSA運算次數(shù))基準.網(wǎng)絡的迅速發(fā)展,對安全性的需要變得越來越重要.然而,盡管網(wǎng)絡技術進步很快,安全性問題仍然相對落后.由于FPGA所提供的設計優(yōu)勢,特別是新的高速版本,網(wǎng)絡系統(tǒng)設計人員可以在這些網(wǎng)絡設備中經(jīng)濟地實現(xiàn)安全性支持.FPGA是實現(xiàn)設計靈活性和功能升級的關鍵,對于容錯、IPSec協(xié)議和系統(tǒng)接口問題而言這兩點非常重要.而且,FPGA還為網(wǎng)絡系統(tǒng)設計人員提供了適應不同安全處理功能以及隨著安全技術的發(fā)展方便地增加對新技術支持的能力.標準加密/解決以及認證算法,如RC-4、DES、三次DES、MD-5以及安全哈希算法-1(SHA-1)被廣泛用于全球網(wǎng)絡安全系統(tǒng)中.本文介紹了基于PCI總線的加密卡的研制,硬件板卡的結構,著重論述了加密卡上加密模塊的實現(xiàn),即用FPGA實現(xiàn)3DES及IDEA、MD5算法的過程,加密卡的工作原理,加密卡中多種密碼算法的配置原理,最后對3DES算法及IDEA、MD5算法的實現(xiàn)進行仿真,并繪制了板卡的原理圖,對PCI接口原理進行了闡述.在論文中,首先闡述了數(shù)據(jù)加密原理.介紹了數(shù)據(jù)加密的算法和數(shù)據(jù)加密的技術發(fā)展趨勢,并重點說明了3DES的算法.由于加密卡的生存空間在于其高速的加密性能與便捷的使用方式,所以,我們的加密卡采用的是基于PCI插槽的結構,遵從的是PCI2.2規(guī)范,理解并掌握PCI總線的規(guī)范是了解整個系統(tǒng)的重要一環(huán),本文講述了PCI總線的特點和性能,以及總線的信號.由于遵從高速性的要求,我們在硬件選型的時候,選用的是TI公司高速DSP T M S 3 2 0 C 5 4 x:T I公司新推出的T M S 3 2 0 C 6 x系列D S P功能強,速度也非常快,但目前價格仍然太高,不適合一般加解密使用.而TMS3 2 0 C 5 4 x系列具有性能適中,價格低廉,產品成熟等特點,是較好的選擇.FPGA選用的XILINX公司的XC2V3000,在隨后的文章中,我們將會對這些器件特性做相應說明.并由此得出電路原理圖的繪制.文章的重點之一在于3DES算法及IDEA、MD5算法的FPGA實現(xiàn),以Xilinx公司VIRTEXII結構的VXC2V3000為例,闡述用FPGA高速實現(xiàn)3DES算法及IDEA、MD5算法的設計要點及關鍵部分的設計.

    標簽: FPGA 加密卡 加密算法

    上傳時間: 2013-04-24

    上傳用戶:qazwsc

  • STC單片機全系列頭文件

    這個是STC單片機的全系列頭文件. 這個是STC單片機的全系列頭文件

    標簽: STC 單片機 頭文件

    上傳時間: 2013-04-24

    上傳用戶:1054154823

  • 基于ARM的嵌入式閃存文件系統(tǒng)與FLASH驅動的研究與實踐

    本文以一個PDA項目為依托,在項目中,主要是開發(fā)該設備的軟件。其工作包括:上層應用程序的開發(fā)、引導程序的編寫、Linux操作系統(tǒng)的移植和各種外設驅動程序的編寫以及文件系統(tǒng)的改進。 本文首先分析了Linux操作系統(tǒng)的虛擬文件系統(tǒng)、高速緩沖區(qū)、MTD以及驅動程序模塊。接著,本文分析了JFFS2文件系統(tǒng)的不足,以及在大容量閃存設備中掛載速度過慢的原因。然后,本文結合JFFS2文件系統(tǒng)在開發(fā)過程中所出現(xiàn)的各種問題,以及在大容量閃存芯片上進行掛載時的性能要求,對JFFS2文件系統(tǒng)作了一些實際的改進。文中的創(chuàng)新性貢獻包括以下幾個方面: (1)在掃描一個擦除塊之前,首先把擦除塊中的所有內容讀進內存。然后,在內存中進行所有的判斷操作以及拷貝,這樣就可以減少I/O操作。另外,由于所有的拷貝操作都在內存中進行,所以掛載速度就可以有所提升。 (2)通過加入“空閑區(qū)域管理節(jié)點”對閃存中的空閑區(qū)域進行管理。這樣,在掃描的過程中,一旦發(fā)現(xiàn)該節(jié)點就可以跳過它所描述的空閑區(qū)域,從而加快掛載的速度。 (3)在掃描的階段中對有效數(shù)據(jù)實體進行硬鏈接數(shù)的計算,因此,臨時目錄節(jié)點就不需要創(chuàng)建了,這樣也免除了臨時目錄的刪除步驟,所以對掛載速度也有明顯的提高。 最后,基于以上的研究與改進,結合本項目的實際要求,對大容量閃存設備的JFFS2文件系統(tǒng)的掛載過程進行了改進的實踐。

    標簽: FLASH ARM 嵌入式閃存 實踐

    上傳時間: 2013-07-26

    上傳用戶:damozhi

  • FAT32文件系統(tǒng)源碼

    在STC89C516RD+單片機上實現(xiàn)的SD卡讀寫,F(xiàn)AT32文件系統(tǒng)基本讀寫程序

    標簽: FAT 32 文件系統(tǒng) 源碼

    上傳時間: 2013-06-27

    上傳用戶:s藍莓汁

  • 基于DSPFPGA的H264AVC實時編碼器

    H.264/AVC是ITU-T和ISO聯(lián)合推出的新標準,采用了近幾年視頻編碼方面的先進技術,以較高編碼效率和網(wǎng)絡友好性成為新一代國際視頻編碼標準。 本文以實現(xiàn)D1格式的H.264/AVC實時編碼器為目標,作者負責系統(tǒng)架構設計,軟硬件劃分以及部分模塊的硬件算法設計與實現(xiàn)。通過對H.264/AVC編碼器中主要模塊的算法復雜度的評估,算法特點的分析,同時考慮到編碼器系統(tǒng)的可伸縮性,可擴展性,本文采用了DSP+FPGA的系統(tǒng)架構。DSP充當核心處理器,而FPGA作為協(xié)處理器,針對編碼器中最復雜耗時的模塊一運動估計模塊,設計相應的硬件加速引擎,以提供編碼器所需要的實時性能。 H.264/AVC仍基于以前視頻編碼標準的運動補償混合編碼方案,其中一個主要的不同在于幀間預測采用了可變塊尺寸的運動估計,同時運動向量精度提高到1/4像素。更小和更多形狀的塊分割模式的采用,以及更加精確的亞像素位置的預測,可以改善運動補償精度,提高圖像質量和編碼效率,但同時也大大增加了編碼器的復雜度,因此需要設計專門的硬件加速引擎。 本文給出了1/4像素精度的運動估計基于FPGA的硬件算法設計與實現(xiàn),包括整像素搜索,像素插值,亞像素(1/2,1/4)搜索以及多模式選擇(支持全部七種塊分割模式)。設計中,將多處理器技術和流水線技術相結合,提供高性能的并行計算能力,同時,采用合理的存儲器組織結構以提供高數(shù)據(jù)吞吐量,滿足運算的帶寬要求,并使編碼器具有較好的可伸縮性。最后,在Modelsim環(huán)境下建立測試平臺,完成了對整個設計的RTL級的仿真驗證,并針對Altera公司的FPGA芯片stratixⅡ系列的EP2S60-4器件進行優(yōu)化,從而使工作頻率最終達到134MHz,分析數(shù)據(jù)表明該模塊能夠滿足編碼器的實時性要求。

    標簽: DSPFPGA H264 264 AVC

    上傳時間: 2013-07-24

    上傳用戶:sn2080395

  • 基于FFT的GPS信號并行捕獲的研究

    本課題深入分析了GPS軟件接收機基于FFT并行捕獲算法并詳細闡述了其FPGA的實現(xiàn)。相比于其它的捕獲方案,該方案更好地滿足了信號處理實時性的要求。 論文的主體部分首先簡單分析了擴頻通信系統(tǒng)的基本原理,介紹了GPS系統(tǒng)的組成,詳細闡述了GPS信號的特點,并根據(jù)GPS信號的組成特點介紹了接收機的體系結構。其次,通過對GPS接收機信號捕獲方案的深入研究,確定了捕獲速度快且實現(xiàn)復雜度不是很高的基于FFT的并行捕獲方案,并對該方案提出了幾點改進的措施,根據(jù)前面的分析,提出了系統(tǒng)的實現(xiàn)方案,利用MATLAB對該系統(tǒng)進行仿真,仿真的結果充分的驗證了方案的可行性。接著,對于捕獲環(huán)節(jié)中的核心部分—FFT處理器,設計中沒有采用ALTERA提供的IP核,獨立設計實現(xiàn)了基于FPGA的FFT處理器,并通過對一組數(shù)據(jù)在MATLAB中運算得到結果和FPGA輸出結果相對比,可以驗證該FFT處理器的正確性。再次重點分析了GPS接收機并行捕獲部分的FPGA具體實現(xiàn),通過捕獲的FPGA時序仿真波形,證明了該系統(tǒng)已經(jīng)能成功地捕獲到GPS信號。最后,對全文整個研究工作進行總結,并指出以后繼續(xù)研究的方向。 本課題雖然是對于GPS接收機的研究,但其原理與GALILEO、北斗等導航系統(tǒng)的接收機相近,因此該課題的研究對我國衛(wèi)星導航事業(yè)的發(fā)展起到了積極的推動作用。

    標簽: FFT GPS 信號 并行

    上傳時間: 2013-05-29

    上傳用戶:ice_qi

  • 低速率語音聲碼器的研究與實現(xiàn)

    數(shù)字語音通信是當前信息產業(yè)中發(fā)展最快、普及面最廣的業(yè)務。語音信號壓縮編碼是數(shù)字語音信號處理的一個方面,它和通信領域聯(lián)系最為密切。在現(xiàn)有的語音編碼中,美國聯(lián)邦標準混合激勵線性預測(MELP—Mixed Excited Linear Prediction)算法在2.4kb/s的碼率下取得了較好的語音質量,具有廣闊的應用前景。 FPGA作為一種快速、高效的硬件平臺在數(shù)字信號處理和通信領域具有著獨特的優(yōu)勢。現(xiàn)代大容量、高速度的FPGA一般都內嵌有可配置的高速RAM、PLL、LVDS、LVTTL以及硬件乘法累加器等DSP模塊。用FPGA來實現(xiàn)數(shù)字信號處理可以很好地解決并行性和速度問題,而且其靈活的可配置特性,使得FPGA構成的DSP系統(tǒng)非常易于修改、測試及硬件升級。 本論文闡述了一種基于FPGA的混合激勵線性預測聲碼器的研究與設計。首先介紹了語音編碼研究的發(fā)展狀況以及低速率語音編碼研究的意義,接著在對MELP算法進行深入分析的基礎上,提出了利用DSP Builder在Matlab中建模的思路及實現(xiàn)過程,最后本文把重點放在MELP聲碼器的編解碼器設計上,利用DSP Builder、QuartusⅡ分別設計了其中的濾波器、分幀加窗處理、線性預測分析等關鍵模塊。 在Simulink環(huán)境下運用SignalCompiler對編解碼系統(tǒng)進行功能仿真,為了便于仿真,系統(tǒng)中沒有設計的模塊在Simulink中用數(shù)學模型代替,仿真結果表明,合成語音信號與原始信號很好的擬合,系統(tǒng)編解碼后語音質量基本良好。

    標簽: 低速 語音 聲碼器

    上傳時間: 2013-06-02

    上傳用戶:lili1990

  • 基于FPGA的圖像增強技術研究

    圖像增強技術是數(shù)字圖像處理領域中的一項重要內容,隨著數(shù)字圖像處理應用領域的不斷擴大,快速、實時圖像處理技術成為研究的熱點。超大規(guī)模集成電路技術的飛速發(fā)展為數(shù)字圖像實時處理技術提供了硬件基礎,尤其是FPGA(Field Programmable Gate Array,現(xiàn)場可編程門陣列)憑借其高速并行、可重配置的架構和基于查找表的獨特結構等優(yōu)點使得在數(shù)字信號處理領域的應用持續(xù)上升。國內外,越來越多的實時圖像處理應用逐漸轉向FPGA平臺。 本文基于FPGA的圖像增強技術研究主要是針對空間域方法,這種方法是指在空間域內直接對像素灰度值進行運算處理,算法簡單并且存在并行性,非常適合于用硬件實現(xiàn)。FPGA可以靈活地實現(xiàn)并行、實時處理圖像數(shù)據(jù),正是利用這一特點,本文提出了一種基于FPGA的圖像增強處理系統(tǒng)設計。該系統(tǒng)采用SOPC技術,完成圖像增強處理。文中給出了系統(tǒng)設計思路,并分析了該系統(tǒng)的結構及功能實現(xiàn),說明了系統(tǒng)實現(xiàn)過程。其硬件平臺的核心部分是Altera公司Stratix系列的.FPGA EPlS40芯片,采用自頂向下的設計方法構造圖像增強處理功能模塊,利用硬件描述語言vHDL對圖像增強模塊進行電路描述,并進行設計優(yōu)化、仿真,在生成系統(tǒng)配置文件后加載到FPGA上進行板級調試。完成了基于FPGA的圖像增強算法模塊的設計,重點設計實現(xiàn)了點運算增強處理模塊、中值濾波器模塊,并對中值濾波器進行了改進設計實現(xiàn),采用FPGA完成了對圖像增強算法的硬件加速。

    標簽: FPGA 圖像增強 技術研究

    上傳時間: 2013-06-16

    上傳用戶:songrui

  • 新型并行Turbo編譯碼器的FPGA實現(xiàn)

    可靠通信要求消息從信源到信宿盡量無誤傳輸,這就要求通信系統(tǒng)具有很好的糾錯能力,如使用差錯控制編碼。自仙農定理提出以來,先后有許多糾錯編碼被相繼提出,例如漢明碼,BCH碼和RS碼等,而C。Berrou等人于1993年提出的Turbo碼以其優(yōu)異的糾錯性能成為通信界的一個里程碑。 然而,Turbo碼迭代譯碼復雜度大,導致其譯碼延時大,故而在工程中的應用受到一定限制,而并行Turbo譯碼可以很好地解決上述問題。本論文的主要工作是通過硬件實現(xiàn)一種基于幀分裂和歸零處理的新型并行Turbo編譯碼算法。論文提出了一種基于多端口存儲器的并行子交織器解決方法,很好地解決了并行訪問存儲器沖突的問題。 本論文在現(xiàn)場可編程門陣列(FPGA)平臺上實現(xiàn)了一種基于幀分裂和籬笆圖歸零處理的并行Turbo編譯碼器。所實現(xiàn)的并行Turbo編譯碼器在時鐘頻率為33MHz,幀長為1024比特,并行子譯碼器數(shù)和最大迭代次數(shù)均為4時,可支持8.2Mbps的編譯碼數(shù)掘吞吐量,而譯碼時延小于124us。本文還使用EP2C35FPGA芯片設計了系統(tǒng)開發(fā)板。該開發(fā)板可提供高速以太網(wǎng)MAC/PHY和PCI接口,很好地滿足了通信系統(tǒng)需求。系統(tǒng)測試結果表明,本文所實現(xiàn)的并行Turbo編譯碼器及其開發(fā)板運行正確、有效且可靠。 本論文主要分為五章,第一章為緒論,介紹Turbo碼背景和硬件實現(xiàn)相關技術。第二章為基于幀分裂和歸零的并行Turbo編碼的設計與實現(xiàn),分別介紹了編碼器和譯碼器的RTL設計,還提出了一種基于多端口存儲器的并行子交織器和解交織器設計。第三章討論了使用NIOS處理器的SOC架構,使用SOC架構處理系統(tǒng)和基于NIOSII處理器和uC/0S一2操作系統(tǒng)的架構。第四章介紹了FPGA系統(tǒng)開發(fā)板設計與調試的一些工作。最后一章為本文總結及其展望。

    標簽: Turbo FPGA 并行 編譯碼器

    上傳時間: 2013-04-24

    上傳用戶:ziyu_job1234

主站蜘蛛池模板: 乌审旗| 大埔县| 如东县| 博客| 特克斯县| 彰化市| 保康县| 延寿县| 巴林右旗| 宁乡县| 扶风县| 轮台县| 合水县| 澜沧| 商城县| 连云港市| 手机| 碌曲县| 八宿县| 沁阳市| 云南省| 磐安县| 郸城县| 宁南县| 灯塔市| 垦利县| 田东县| 涟水县| 和政县| 项城市| 夏津县| 济阳县| 武山县| 萨迦县| 清镇市| 泊头市| 神池县| 阳东县| 昭苏县| 祁连县| 玉溪市|