FSK/PSK調(diào)制頂層文件\r\n,正弦波模塊 \r\n,正弦波模塊初始化文件\r\n,振幅調(diào)整及波形選擇模塊\r\n,頻率顯示值地址產(chǎn)生模塊\r\n,頻率步進(jìn)鍵核心模塊\r\n,彈跳消除電路
標(biāo)簽: FSK PSK 調(diào)制
上傳時(shí)間: 2013-08-14
上傳用戶:sdq_123
fpga 基于FPGA的mif文件創(chuàng)建與使用
標(biāo)簽: FPGA mif
上傳用戶:一天睡三次
一個(gè)proteus的lcd320*240庫文件和keilc51測試程序.可以根據(jù)需要將庫文件和測試程序改為640*480等
標(biāo)簽: proteus lcd 320 240
上傳時(shí)間: 2013-08-16
上傳用戶:1234321@q
一種基于FPGA 實(shí)現(xiàn)的全并行結(jié)構(gòu)FFT 設(shè)計(jì)方法,采用全并行加流水結(jié)構(gòu), 可在一個(gè)時(shí)鐘節(jié)拍內(nèi)完成32 點(diǎn)FFT 運(yùn)算的功能, 設(shè)計(jì)最高運(yùn)算速度可達(dá)11ns
標(biāo)簽: FPGA FFT 并行 設(shè)計(jì)方法
上傳用戶:467368609
CRC校驗(yàn)碼并行計(jì)算的FPGA實(shí)現(xiàn),PDF打開
標(biāo)簽: FPGA CRC 校驗(yàn)碼
上傳時(shí)間: 2013-08-18
上傳用戶:vmznxbc
C6000系列之6701開發(fā)板相關(guān)文件及說明
標(biāo)簽: C6000 6701 開發(fā)板
上傳時(shí)間: 2013-08-20
上傳用戶:xuanjie
有限狀態(tài)機(jī)的設(shè)計(jì)\\r\\n包括仿真文件以及sof文件
標(biāo)簽: sof 有限狀態(tài)機(jī) 仿真
上傳用戶:18752787361
本文是一稿講述cpdl的說明文,對初學(xué)者來說是一篇很好的入門文件.
標(biāo)簽: cpdl 初學(xué)者
上傳時(shí)間: 2013-08-21
上傳用戶:dudu121
用fpga實(shí)現(xiàn)dsp 的fft算法 其中有幾個(gè)文檔文件和用vhdl寫的1024點(diǎn)的fft代碼
標(biāo)簽: fft fpga 1024 vhdl
上傳時(shí)間: 2013-08-22
上傳用戶:ukuk
本文件是基于FPGA的QPSK調(diào)制解調(diào)性能仿真
標(biāo)簽: FPGA QPSK 調(diào)制解調(diào) 性能仿真
上傳用戶:541657925
蟲蟲下載站版權(quán)所有 京ICP備2021023401號-1