亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

并行文件系統

  • 基于FPGA的便攜式振動頻譜分析儀

    該論文基于NIOS Ⅱ軟核處理器和Altera的FPGA技術,設計了一種便攜式的振動頻譜分析儀,用于旋轉機械的故障監測和診斷。以SOPC技術為手段,將信號采集和信號處理電路通過可編程片上系統來實現,其特點是將對ADC的控制、數字信號的濾波、快速傅立葉變換的設計,通過FPGA芯片集成在一起,以NIOS Ⅱ來完成32位CPU的狀態控制功能。工程機械、汽車車輛中都存在諸如發動機類的旋轉機械,這類設備的異常振動往往會影響正常工作,嚴重時還會出現各種重大事故,該分析儀可以實時地或定期地對發動機、齒輪箱等旋轉機械進行振動頻譜分析和監測,運用于民用機械能產生非常好的經濟效益。 該論文從四個方面進行了研究工作。其一,利用FPGA對ADC芯片的工作進行控制,使其在規定的時間內與DSP模塊進行數據交換,并對ADC各引腳時序進行控制,使兩者協調同步工作,編制了相應的VHDL語言程序。其二,采用SOPC Builder設計開發,實現了基于NIOS Ⅱ的32位CPU軟核,創建了相應的C/C++和匯編的宏代碼,使得軟件可以訪問用戶自定義邏輯。對頂層設計產生的VHDL的RTL代碼和仿真文件進行了綜合、編譯適配以及仿真。其三,配合Matlab和DSP Builder的強大功能進行DSP模塊設計,開發出了FIR和FFT等功能模塊,并且添加到SOPC系統中,使其可以由NIOS Ⅱ很容易的調用。其四,在NIOS Ⅱ系統中添加了uC/OS Ⅱ操作系統,提高了整個系統的穩定性,并且降低了開發難度,提高了系統升級的能力。由于整個設計是基于FPGA開發的,所以該系統包括了所有FPGA系統的特點,包括并行的DSP處理、在系統可編程、升級簡單等特點,極易使設計產品化。

    標簽: FPGA 便攜式 振動頻譜 分析儀

    上傳時間: 2013-04-24

    上傳用戶:amandacool

  • modelsim 6.5se 破解文件

    modelsim 6.5se 破解文件

    標簽: modelsim 6.5 se 破解文件

    上傳時間: 2013-08-02

    上傳用戶:bugtamor

  • stc單片機頭文件

    包括stc10系列,11系列和12系列的頭文件

    標簽: stc 單片機 頭文件

    上傳時間: 2013-06-21

    上傳用戶:奈雁歸dxh

  • 關于STM32的FAT32文件系統源代碼

    這是關于stm32的文件系統移植的源代碼

    標簽: 32 STM FAT 文件系統

    上傳時間: 2013-04-24

    上傳用戶:jlyaccounts

  • 在PC上用并行口模擬I2C總線的C源代碼

    在微機上模擬I2C總線的設計,用并行口的D0(PIN2)模擬SCL信號,用D1(PIN3)模擬SDA信號。

    標簽: I2C 并行口 模擬 總線

    上傳時間: 2013-07-14

    上傳用戶:xuanchangri

  • orcad轉pads格式文件的技術及實現方法

    orcad轉pads格式文件的技術及實現方法

    標簽: orcad pads 格式文件 實現方法

    上傳時間: 2013-04-24

    上傳用戶:ouyangtongze

  • 官方的UCOSii的移植文件

    KEIL平臺下,LPC23XX官方的UCOSii的移植文件,包含各種功能的測試程序

    標簽: UCOSii 移植

    上傳時間: 2013-06-10

    上傳用戶:陽光少年2016

  • Altium Designer10.0破解文件

    Altium.Designer.v10.0 破解文件 經親自測試管用 歡迎下載

    標簽: Designer Altium 10.0 破解文件

    上傳時間: 2013-04-24

    上傳用戶:小楓殘月

  • WINCC6.0幫助文件

    西門子上位機編程軟件WINCC6.0幫助文件

    標簽: WINCC 6.0

    上傳時間: 2013-07-06

    上傳用戶:songnanhua

  • 基于FPGA的ADC并行測試方法研究

    高性能ADC產品的出現,給混合信號測試領域帶來前所未有的挑戰。并行ADC測試方案實現了多個ADC測試過程的并行化和實時化,減少了單個ADC的平均測試時間,從而降低ADC測試成本。本文實現了基于FPGA的ADC并行測試方法。在閱讀相關文獻的基礎上,總結了常用ADC參數測試方法和測試流程。使用FPGA實現時域參數評估算法和頻域參數評估算法,并對2個ADC在不同樣本數條件下進行并行測試。    本研究通過在FPGA內部實現ADC測試時域算法和頻域算法相結合的方法來搭建測試系統,完成了音頻編解碼器WM8731L的控制模式接口、音頻數據接口、ADC測試時域算法和頻域算法的FPGA實現。整個測試系統使用Angilent33220A任意信號發生器提供模擬激勵信號,共用一個FPGA內部實現的采樣時鐘控制模塊。并行測試系統將WM8731.L片內的兩個獨立ADC的串行輸出數據分流成左右兩通道,并對其進行串并轉換。然后對左右兩個通道分別配置一個FFT算法模塊和時域算法模塊,并行地實現了ADC參數的評估算法。在樣本數分別為128和4096的實驗條件下,對WM8731L片內2個被測.ADC并行地進行參數評估,被測參數包括增益GAIN、偏移量OFFSET、信噪比SNR、信號與噪聲諧波失真比SINAD、總諧波失真THD等5個常用參數。實驗結果表明,通過在FPGA內配置2個獨立的參數計算模塊,可并行地實現對2個相同ADC的參數評估,減小單個ADC的平均測試時間。FPGA片內實時評估算法的實現節省了測試樣本傳輸至自動測試機PC端的時間。而且只需將HDL代碼多次復制,就可實現多個被測ADC在同一時刻并行地被評估,配置靈活。基于FPGA的ADC并行測試方法易于實現,具有可行性,但由于噪聲的影響,測試精度有待進一步提高。該方法可用于自動測試機的混合信號選項卡或測試子系統。

    標簽: FPGA ADC 并行測試 方法研究

    上傳時間: 2013-06-07

    上傳用戶:gps6888

主站蜘蛛池模板: 白河县| 儋州市| 乌什县| 钟山县| 邻水| 巴塘县| 德江县| 汉阴县| 武陟县| 策勒县| 迁安市| 鹤壁市| 香格里拉县| 阳江市| 霍城县| 睢宁县| 石河子市| 丹阳市| 乐都县| 威远县| 始兴县| 马鞍山市| 南郑县| 平利县| 晋江市| 忻城县| 西盟| 卢湾区| 密山市| 齐河县| 凯里市| 额敏县| 共和县| 鄂托克前旗| 四川省| 哈巴河县| 贡山| 揭东县| 上虞市| 汾阳市| 双柏县|