msp430的C++液晶(并行綠光12864)驅動。 (用msp430F247測試成功。)
msp430的C++液晶(并行綠光12864)驅動。 (用msp430F247測試成功。)...
msp430的C++液晶(并行綠光12864)驅動。 (用msp430F247測試成功。)...
msp430液晶(并行綠光12864)C驅動 用msp430F247成功測試...
隨著信息時代的到來,用戶對數據保護和傳輸可靠性的要求也在不斷提高。由于信道衰落,信號經信道傳輸后,到達接收端不可避免地會受到干擾而出現信號失真。因此需要采用差錯控制技術來檢測和糾正由信道失真引起的信息...
本文對于全并行Viterbi譯碼器的設計及其FPGA實現方案進行了研究,并最終將用FPGA實現的譯碼器嵌入到某數字通信系統之中?! ∈紫冉榻B了卷積碼及Viterbi譯碼算法的基本原理,并對卷積碼的...
可靠通信要求消息從信源到信宿盡量無誤傳輸,這就要求通信系統具有很好的糾錯能力,如使用差錯控制編碼。自仙農定理提出以來,先后有許多糾錯編碼被相繼提出,例如漢明碼,BCH碼和RS碼等,而C。Berrou等...
概覽 通過與傳統的儀器進行比較,了解軟件定義的PXI RF儀器在速度上的優勢。如WCDMA測量結果所示,基于多核處理器并行執行的labview測量算法與傳統儀器相比可以實現明顯的速度提...
針對全向天線高性能的要求,提出了一種并行饋電的天線陣列方案并完成設計。天線設計采用了三扇區合成全向覆蓋的方案。通過改變寄生單元的負載,調整扇區天線波束寬度,使之滿足扇區天線的-6dB波束為120&de...
介紹了一種在DSP 仿真環境下,采用C 語言對FLA SH 進行在系統編程( ISP)的 方法,同時介紹了TM S320VC5402 的Boo t loader 原理,給出了DSP 的并行FLA SH...
并口測試程序, 并通過并行數據測試信號輸出 狀態口測試外圍信號的輸入...
這是一個實用的并行計算源代碼,可以用來測試并行機的計算能力...