亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

并行通信

并行是指多比特數據同時通過并行線進行傳送,這樣數據傳送速度大大提高,但并行傳送的線路長度受到限制,因為長度增加,干擾就會增加,數據也就容易出錯。
  • 基于ARM的多路串行和以太網通信技術的研究與應用

    近年來,隨著控制系統規模的擴大和總線技術的發展,對數據采集和傳輸技術提出了更高的要求。目前,很多設備需要實現從單串口通信到多路串口通信的技術改進。同時,隨著以太網技術的發展和普及,這些設備的串行數據需要通過網絡進行傳輸,因而有必要尋求一種解決方案,以實現技術上的革新。 本文分別對串行通信和基于TCP/IP協議的以太網通信進行研究和分析,在此基礎上,設計一個嵌入式系統一基于APM處理器的多路串行通信與以太網通信系統,來實現F8-DCS系統中多路串口數據采集和以太網之間的數據傳輸。主要作了如下工作:首先,分析了當前串行通信的應用現狀和以太網技術的發展動態,通過比較傳統的多路串口通信系統的優缺點,設計出了一種采用CPID技術和CAN總線技術相結合的新型技術,并結合F8-DCS系統數據量大和實時性高的特點,對串行通訊幀同步的方法進行了詳細的研究。然后,根據課題的實際需求,對系統進行總體設計和功能模塊劃分,并詳細介紹了基于ARM7處理器的多路串口通信接口、以太網通信接口以及二者之間的數據傳輸接口的電路設計。在軟件設計上,對系統的啟動代碼、串行通信協議、串口驅動以及多串口與網口間雙向數據傳輸等進行了詳細的論述。最后,將上述技術應用于某大型火電廠主機F8-DCS系統I/O通訊網絡的測試與分析,達到了設計要求。

    標簽: ARM 多路 串行 以太網

    上傳時間: 2013-07-31

    上傳用戶:aeiouetla

  • 12位4通道并行串行模數轉換芯片ADS7824的原理及應用

    ADS7824是美國BB公司生產的12位開關電容式逐次逼近型模/數轉換芯片.它具有與CPU的并行/串行接口,功耗低,片上資源豐富,接口靈活等特點.文中詳細介紹了ADS7824的工作原理、引腳定義、工作

    標簽: 7824 ADS 4通道 并行

    上傳時間: 2013-07-08

    上傳用戶:yy307115118

  • 基于ARM嵌入式系統的網絡傳輸應用與研究

    以嵌入式微處理器和嵌入式操作系統為核心的嵌入式技術,已在很多領域得到了廣泛的應用。由于互聯網的應用日益普及,信息共享的程度不斷提高,傳統的串行通訊和并行通訊方式的缺點日益凸出,嵌入式設備的網絡化已經成為網絡發展的必然趨勢。Forrester Research的研究顯示,到2010年,將有95%的連網設備不再是傳統的計算機,而是帶網絡功能的嵌入式系統。 本文根據在PC104系統下實現網絡通信功能的成功案例,構建了基于ARM7微處理器和uCLinux操作系統的實驗平臺,完成了網絡接口設計,并實現了嵌入式系統的網絡通信功能。 本文采用PHILIPS公司的LPC2210微控制器作為主控芯片,采用高度集成的以太網芯片RTL8019AS作為網絡接口。選擇Linux操作系統進行裁剪和移植,分析并實現了嵌入式TCP/IP協議棧。編寫了底層網絡驅動程序,實現了嵌入式硬件平臺和PCLinux系統之間的基于網絡的數據傳輸;同時實現了嵌入式系統同WindowsXP系統之間的基于網絡的數據傳輸;通過對比實驗,對網絡數據傳輸協議和算法進行了研究和優化,完善了ARM嵌入式系統的網絡功能。 大量的數據傳輸及可靠性測試實驗表明,本文所設計的嵌入式系統網絡功能在可靠性、可用性及操作方便性方面都達到了預期的目標,具有實際的應用價值!

    標簽: ARM 嵌入式系統 網絡傳輸

    上傳時間: 2013-07-19

    上傳用戶:zzy7826

  • PDIUSBD12中文資料/數據手冊

    PDIUSBD12是一個性能優化的USB器件,通常用于基于微控制器的系統并與微控制器通過高速通用并行接口進行通信,也支持本地DMA傳輸。該器件采用模塊化的方法實現一個USB接口,允許在眾多可用的

    標簽: PDIUSBD 12 數據手冊

    上傳時間: 2013-07-20

    上傳用戶:fuzhoulinzexu

  • OFDM信道估計模塊運算部件的FPGA設計

    正交頻分復用(OnIlogonaJ Frequency Division Multiplexing,OFDM)技術通過將整個信道分為多個帶寬相等并行傳輸的子信道,通過將信息經過子信道獨立傳輸來實現通信,子信道的正交性可以保證最大限度的利用頻譜資源。OFDM系統通過循環前綴來消除符號間干擾(ISI),通過IDFT/DFT調制解調降低了系統實現的復雜度。由于其頻譜利用率高,抗多徑能力強,在多種通信場合中都得到了應用。雖然有著上述優點,但為了準確的恢復信號,信道估計是OFDM系統中必須實現的一環。 本文正是針對OFDM接收機中的信道估計模塊的運算部件的實現進行了研究。首先,研究了OFDM信道估計的LS算法,一階線性插值算法,二次多項式插值算法,建立了適用于寬帶通信系統的信道估計模塊模型。其次研究了加法器電路和乘法器電路的實現,包括進位行波加法器,曼徹斯特進位鏈,超前進位加法器和乘法原理,陣列乘法器,wallace樹乘法器及BOOTH編碼算法,并分析了各種電路的特性及優缺點。接著研究了幾種主要的除法器設計算法,包括數字循環算法,基于函數迭代的算法,以及CORDIC算法,結合信道估計的特點選擇了函數迭代和CORDIC算法作為具體實現的方法。最后,在前面的設計的基礎上在FPGA芯片上實現了前面的設計方案。

    標簽: OFDM FPGA 信道估計 模塊

    上傳時間: 2013-06-06

    上傳用戶:yyyyyyyyyy

  • IEEE 802.11信道編解碼及交織解交織的FPGA實現

    隨著糾錯編碼理論研究的不斷深入,糾錯碼的實際應用越來越廣泛。卷積碼作為其中重要的一種,已被大多數通信系統所采用。(2,1,7)卷積碼是一種短約束長度最佳碼,編、譯碼器易于實現,且具有較強的糾錯能力。 本文研究了IEEE 802.11協議中(2,1,7)卷積碼編碼、交織解交織及其軟判決高速Viterbi譯碼的實現問題。 首先介紹了IEEE 802.11無線局域網標準及規范,然后介紹了信道編解碼中卷積碼編碼及Viterbi譯碼算法和FPGA 設計方法,接著通過對(2,1,7)卷積碼特點的具體分析,吸取目前Viterbi譯碼算法和交織解交織算法的優點,采取一系列的改進措施,基于FPGA實現了IEEE 802.11信道編解碼及交織和解交織系統。這些改進措施包括采用并行FIFO、改進的ACS 單元、流水式塊處理結構、改進的SMDO方法、雙重交織策略,使得在同樣時鐘速率下,系統的性能大幅度提高。最后將程序下載到Altera公司的Cyclone 系列的FPGA(型號EP1C6Q240C8)器件上進測試,并對測試結果作了簡單分析。

    標簽: 802.11 IEEE FPGA 信道

    上傳時間: 2013-05-25

    上傳用戶:00.00

  • 保密通信中RS編解碼的FPGA實現

    由于信道中存在干擾,數字信號在信道中傳輸的過程中會產生誤碼.為了提高通信質量,保證通信的正確性和可靠性,通常采用差錯控制的方法來糾正傳輸過程中的錯誤.本文的目的就是研究如何通過差錯控制的方法以提高通信質量,保證傳輸的正確性和可靠性.重點研究一種信道編解碼的算法和邏輯電路的實現方法,并在硬件上驗證,利用碼流傳輸的測試方法,對設計進行測試.在以上的研究基礎之上,橫向擴展和課題相關問題的研究,包括FPGA實現和高速硬件電路設計等方面的研究. 糾錯碼技術是一種通過增加一定的冗余信息來提高信息傳輸可靠性的有效方法.RS碼是一種典型的糾錯碼,在線性分組碼中,它具有最強的糾錯能力,既能糾正隨機錯誤,也能糾正突發錯誤.在深空通信,移動通信以及數字視頻廣播等系統中具有廣泛的應用,隨著RS編碼和解碼算法的改進和相關的硬件實現技術的發展,RS碼在實際中的應用也將更加廣泛. 在研究中,對所研究的問題進行分解,集中精力研究課題中的重點和難點,在各個模塊成功實現的基礎上,成功的進行系統組合,協調各個模塊穩定的工作. 在本文中的EDA設計中,使用了自頂向下的設計方法,編解碼算法每一個子模塊分開進行設計,最后在頂層進行元件例化,正確實現了編碼和解碼的功能. 本文首先介紹相關的數字通信背景;接著提出糾錯碼的設計方案,介紹RS(31,15)碼的編譯碼算法和邏輯電路的實現方法,RTL代碼編寫和邏輯仿真以及時序仿真,并討論了FPGA設計的一般性準則以及高速數字電路設計的一些常用方法和注意事項;最后設計基于FPGA的硬件電路平臺,并利用靜態和動態的方法對編解碼算法進行測試. 通過對編碼和解碼算法的充分理解,本人使用Verilog HDL語言對算法進行了RTL描述,在Altera公司Cyclone系列FPGA平臺上面實現了編碼和解碼算法. 其中,編碼的最高工作頻率達到158MHz,解碼的最高工作頻率達到91MHz.在進行硬件調試的時候,整個系統工作在30MHz的時鐘頻率下,通過了硬件上的靜態測試和動態測試,并能夠正確實現預期的糾錯功能.

    標簽: FPGA 保密通信 RS編解碼

    上傳時間: 2013-07-01

    上傳用戶:liaofamous

  • 基于DSPs和FPGA的通信信號調制識別方法研究

    基于小波變換和神經網絡理論,對非穩定、大信噪比(SNR)變化的通信信號進行有效的特征提取和分類,實現了通信信號調制方式的分類識別.首先,采用基于多分辨分析框架的Mallat快速算法提取離散細節作為特征采,實驗得出db3小波非常適合作為特征提取小波,用小波變換大大壓縮了通信信號特征矢量,提取的信號特征矢量64點;然后依據神經網絡理論,分別采用BP網絡作為分類器對通信信號調制識別分類.從計算機模擬實驗結果可知,該方法能很好地完成通信信號調制識別分類任務,使識別正確率得到了明顯改善,同時降低了識別分類過程的復雜度,并且為通信信號調制識別的DSP實現提供了快速計算的理論基礎.其次,介紹了TMS320LF2407 DSP和FPGA的結構原理,并在此基礎上設計了數字信號處理板和制作調試電路板.最后,用匯編和C語言編制A/D程序、串口通信程序和應用程序,并在信號處理板上調試和運行.

    標簽: DSPs FPGA 通信信號 調制識別

    上傳時間: 2013-07-23

    上傳用戶:731140412

  • matlab通信仿真psk誤碼分析

    MATLAB仿真通信PSK誤碼分析,主要用來測試SNR從0到10時的系統性能-MATLAB simulation PSK communication error analysis

    標簽: matlab psk 通信 仿真

    上傳時間: 2013-04-24

    上傳用戶:924484786

  • 基于FPGA的JPEG編解碼芯片設計

    近年來,隨著微電子技術的高速發展,數字圖像壓縮編碼技術的逐漸成熟,實時圖象處理在多媒體、HDTV、圖像通信等領域有著越來越廣泛的應用,圖像壓縮/解壓的IC芯片也已成為多媒體技術的核心,實現這些算法芯片的研究成為信息產業的新熱點.該文基于FPGA設計了JPEG圖像壓縮編解碼芯片,通過改進算法優化結構,在合理地利用硬件資源的條件下,有效地挖掘出算法內在的并行性.在JPEG編碼器設計中,改進了JEONG的DCT變換算法,采用流水線優化算法解決時間并行性問題,提高了DCT/IDCT模塊的運算速度;設計了基于查找表結構的定點乘法器,便于在設計中共享乘法單元,以適應流水線設計的要求;依據Huffman編碼表的規律性,采用并行查找表結構,用較少的存儲單元完成Huffman編解碼的運算,同時也提高了編解碼速度.在JPEG解碼器設計中,根據Huffman碼字本身的特點和JPEG標準,設計了一種Huffman碼字分組結構,基于該結構提出分組Huffman查找表及地址編碼的設計方法,進而完成了新的快速Huffman解碼算法及其模塊設計.整個設計及其各個模塊都在ALTERA公司的EDA工具QUARTUSII平臺上進行了邏輯綜合及功能和時序仿真.綜合和仿真結果表明,基于FPGA的JPEG圖像編解碼芯片消耗很少的FPGA硬件資源,達到了較高的工作頻率,在速度和資源利用率方面均達到了較優的狀態,可滿足實時JPEG圖像編解碼的要求.在邏輯設計的基礎上,該設計可以進一步作硬件仿真和實驗,將源代碼燒錄進FPGA芯片,作為獨立器件或有自主知識產權的JPEG IP模塊,應用于可視電話、手機和會議電視等低成本JPEG編解碼系統的實現.

    標簽: FPGA JPEG 編解碼 芯片設計

    上傳時間: 2013-05-31

    上傳用戶:yuying4000

主站蜘蛛池模板: 泰州市| 盘山县| 灵寿县| 沙河市| 岐山县| 荥经县| 类乌齐县| 普定县| 资阳市| 阳江市| 仁化县| 兰坪| 鹤岗市| 湖口县| 潮安县| 吕梁市| 巢湖市| 澎湖县| 施秉县| 香格里拉县| 博乐市| 成安县| 祁阳县| 绥中县| 马龙县| 泾川县| 河池市| 泌阳县| 罗平县| 千阳县| 中超| 兴安县| 怀集县| 鄄城县| 泰州市| 历史| 抚松县| 庆云县| 孝义市| 伊吾县| 沈丘县|