條碼技術是隨通信技術,計算機技術的發展應運而生的自動識別技術的一種。根據二進制編碼規則對應形成的由對光反映率不同的條、空組成的圖形,經光電掃描識讀器掃描,將采集的信息經處理器進行處理,從而達到自動識別的目的。條碼技術自出現以來,得到了人們的普遍關注,發展十分迅速,已廣泛用于交通運輸、商業、醫療衛生、制造業、倉儲業、郵電業等領域,極大的提高了數據采集和信息處理的速度,提高了工作效率,并為管理的科學化、信息化和現代化作出了貢獻。目前常用的是一維條碼,但一維條碼最大的弱點就是表征的信息量是有限的,需要依賴外部數據庫支持,離開這個數據庫條碼本身就沒有意義了。二維條碼克服了這一弱點,它是在一維條碼基礎上形成的高密度、高信息量的條碼,可以將大量信息在小區域內編碼,它本身就是一個完整的數據文件,是實現證件、卡片等信息存儲、攜帶并可以通過機器自動識讀的理想方法。 本課題采用流行的嵌入式技術,采用S3C44BOX作為二維條碼PDF417識別器的數據采集終端,該終端內嵌μC/OS-Ⅱ操作系統,將應用分解成多任務,簡化了應用系統軟件設計;使控制系統的實時性得到了保證,提高了系統的可靠性和穩定性;同時也增強了系統的可擴展性和產品開發的可延續性。 本課題的主要任務是PDF417(Portable Data File)二維條碼圖像的識別。先由掃描儀或照相機獲取二維條碼的原始圖像,再由PC(Personal Computer)計算機中的圖象處理程序對圖象數據進行處理,然后在條碼中定位單個碼字符號的圖像,利用算法識別出單個碼字符號。本文在條碼圖像的預處理方面進行了算法改進,取得了較好的成果,能夠有效的去掉干擾噪聲和圖像定位。通過實驗結果表明:本課題研究的二維條碼識別系統是比較令人滿意的。
上傳時間: 2013-08-01
上傳用戶:caiiicc
作為先進制造業的核心技術之一,焊接控制技術的飛速發展,對我國焊接機運動控制系統的自動化和智能化水平提出了更高的要求。本課題研究的特種焊接機運動控制系統是多任務并發的實時系統,作為實時系統研究關鍵問題之一的實時調度問題一直都是實時控制系統中的研究熱點,因此對特種焊接機運動控制系統實時調度問題的研究對于保證焊接機的強實時性、高可靠性和高穩定性具有重要的現實意義。 針對特種焊接機實時多任務并行協調控制的特點,首先總結和分析了前人在焊接機運動控制系統相關技術方面取得的成果,在吸收前人先進技術的基礎上,對系統的實時調度問題和算法做了相關理論研究。同時結合實時控制系統的特點,進一步分析了幾種常見的實時操作系統,選擇μc/OS-Ⅱ實時操作系統作為研究的基礎,研究確定焊接機控制系統的實時調度方法。 給出了焊接機運動控制系統硬件平臺各個功能模塊電路的設計,搭建了以ARM微處理器為核心的焊接機運動控制系統硬件平臺。然后詳細分析了μc/OS-Ⅱ系統的任務調度、任務管理等內核基本功能模塊,針對焊接機運動控制系統實時調度存在的問題.對μc/OS-Ⅱ的內核及其任務調度算法進行擴展改進,研究一種混合的調度策略,即采用兩種調度策略實現對焊接機運動控制系統中普通任務和實時任務的調度,最大限度地提高系統的實時性。通過測試,驗證了對μc/OS-Ⅱ實時內核及其任務調度算法進行擴展改進設計的有效性和可行性,系統運行正常,滿足焊接機運動控制系統任務調度的要求。取得了復雜焊接機運動控制系統任務實時調度策略及算法的成果,對焊接控制領域自動化和智能化的發展具有實際應用價值。
上傳時間: 2013-04-24
上傳用戶:eddy77
本文以實現數字化的移動巡檢為目標,提出了嵌入式技術+GIS+GPS所組成的便攜式電力巡檢儀的解決方案。便攜式電力巡檢儀采用了目前最新的嵌入式技術,完全根據電力巡檢工作需要的功能進行最底層的硬件平臺、嵌入式操作系統和應用軟件的專項設計和開發。 便攜式電力巡檢儀的硬件平臺采用主流的ARM微處理器、GPS接收器和其他硬件資源,完全根據功能需求量身定做,不會造成硬件上的浪費,在實現需求功能的同時大大降低了成本。 經過認真的比較和實驗,將Windows CE.net作為便攜式電力巡檢儀的操作系統,它最大的優點就是人機界面操作以及應用軟件開發都比較簡單。在Platform Builder的平臺上研究并實現了中文版操作系統的定制,成功的將其移植到自主設計研究的硬件平臺上。 便攜式電力巡檢儀的應用軟件采用了eMbedded Visual C++和eSuperMap共同開發。根據線路巡檢工作的數據記錄項需求,確定了系統地屬性數據邏輯結構和空間數據分層體系,實現了嵌入式空間數據和屬性數據的集成。應用軟件具備對數據地圖的放大、縮小等基本操作,能夠對接收到的數據進行解析,實現GPS的數據采集和定位工作。能夠為用戶計算最短和最快路徑以及提供導航等服務,基本滿足移動巡檢的各項需要。 基于ARM的便攜式電力巡檢儀,采用嵌入式+GIS+GPS的電力巡檢系統設計方案,研究和開發了從硬件平臺到應用軟件的一系列內容,對提高電力巡檢工作的質量具有極大的促進作用和較高的實用價值。
上傳時間: 2013-06-14
上傳用戶:清風冷雨
1. 元器件的技術條件、技術性能、質量等級等均應滿足裝備的要求; 2. 優先選用經實踐證明質量穩定、可靠性高、有發展前途的標準元器件,不允許選用淘汰品種和禁用的元器件; 3. 應最大限度地壓縮元器件品種規格和生產廠家; 4. 未經設計定型的元器件不能在可靠性要求高的軍工產品中正式使用; 5. 優先選用有良好的技術服務、供貨及時、價格合理的生產廠家的元器件。對關鍵元器件要進行用戶對生產方的質量認定; 6. 在性能價格比相等時,應優先選用國產元器件。
上傳時間: 2013-06-28
上傳用戶:czl10052678
汽車儀表是駕駛員獲取汽車狀態信息的關鍵設備,對汽車的安全行駛起著重要的作用。近年來,隨著計算機、微電子和各種現場總線通信技術的廣泛應用,汽車電子技術得到了迅猛的發展,汽車儀表盤上顯示的信息不斷增加,傳統的機械式、電氣式組合儀表越來越無法滿足使用的需求。特別是隨著汽車GPS導航、自動駕駛等新技術的日趨成熟,汽車儀表成為集顯示、控制、通訊、娛樂為一體的汽車綜合信息顯示中心已經指日可待。 本文提出并設計了一種以ARM器件為CPU,以嵌入式Linux為操作系統的車載儀表盤系統。該儀表盤以嵌入式微處理器為核心,對汽車的各種信息狀態,如電池電壓、車速等參數進行采集、處理、顯示和報警提示,駕駛員根據報警提示的結果進行相應的處理,以使汽車安全正常行駛。儀表盤本身作為汽車CAN總線的一個節點,支持CAN通信,可以接收來自其它CAN節點的信息并顯示,也可以發送控制信息至其它CAN節點。該儀表盤在外型上不同于傳統的汽車儀表,其顯示端使用一個LCD顯示屏代替原有的顯示設備,汽車運行的所有狀態信息都在該屏上顯示,但為延續傳統的操作習慣,將原來的車速、發動機轉速等用指針顯示的信息在顯示屏上以模擬表的形式顯示。并對越限工況和各種違規操作,在顯示屏上以圖形指示燈的形式閃爍顯示并同時以真人語音進行提醒。 本文在簡要介紹了汽車儀表發展趨勢的基礎上,重點論述了嵌入式系統的開發流程和模式,包括開發平臺的搭建、驅動程序的開發、圖形顯示界面的開發和應用程序的設計。在嵌入式系統設計中,硬件、軟件的可裁剪是其最大的特點,因此,增加功能模塊(比如本系統中用到的CAN通信模塊、音頻輸出模塊等)是嵌入式系統設計中的一個重點和難點,所以本文重點之一是放在驅動模塊的設計上。同時,作為信息顯示中心,信息顯示要求及時、準確、有美感,因此,圖形界面的開發也是重點之一。 本課題所設計的汽車儀表,作為綜合信息顯示中心的一個雛形,可以方便地擴展GPS導航系統、汽車后視攝像系統、網絡系統等模塊,相信進一步的研究和開發,汽車綜合信息顯示中心將成為未來汽車上重要的一部分。
上傳時間: 2013-06-13
上傳用戶:情義強哥
雖然印制電路板(PCB)布線在高速電路中具有關鍵的作用,但它往往是電路設計過程的最后幾個步驟之一。高速 PCB 布線有很多方面的問題,關于這個題目已有人撰寫了大量的文獻。本文主要從實踐的角度來探討高速電路的布線問題。主要目的在于幫助新用戶當設計高速電路 PCB 布線時對需要考慮的多種不同問題引起注意。另一個目的是為已經有一段時間沒接觸PCB 布線的客戶提供一種復習資料。由于版面有限,本文不可能詳細地論述所有的問題,但是我們將討論對提高電路性能、縮短設計時間、節省修改時間具有最大成效的關鍵部分。
上傳時間: 2013-04-24
上傳用戶:DanXu
正交頻分復用(OnIlogonaJ Frequency Division Multiplexing,OFDM)技術通過將整個信道分為多個帶寬相等并行傳輸的子信道,通過將信息經過子信道獨立傳輸來實現通信,子信道的正交性可以保證最大限度的利用頻譜資源。OFDM系統通過循環前綴來消除符號間干擾(ISI),通過IDFT/DFT調制解調降低了系統實現的復雜度。由于其頻譜利用率高,抗多徑能力強,在多種通信場合中都得到了應用。雖然有著上述優點,但為了準確的恢復信號,信道估計是OFDM系統中必須實現的一環。 本文正是針對OFDM接收機中的信道估計模塊的運算部件的實現進行了研究。首先,研究了OFDM信道估計的LS算法,一階線性插值算法,二次多項式插值算法,建立了適用于寬帶通信系統的信道估計模塊模型。其次研究了加法器電路和乘法器電路的實現,包括進位行波加法器,曼徹斯特進位鏈,超前進位加法器和乘法原理,陣列乘法器,wallace樹乘法器及BOOTH編碼算法,并分析了各種電路的特性及優缺點。接著研究了幾種主要的除法器設計算法,包括數字循環算法,基于函數迭代的算法,以及CORDIC算法,結合信道估計的特點選擇了函數迭代和CORDIC算法作為具體實現的方法。最后,在前面的設計的基礎上在FPGA芯片上實現了前面的設計方案。
上傳時間: 2013-06-06
上傳用戶:yyyyyyyyyy
隨著全球經濟不斷增長和信息技術持續發展,越來越多用戶提出了對數據、語音和視訊等寬帶接入業務的需求。傳統的接入網技術己成為新一代寬帶通信網絡建設的瓶頸,通信網絡的寬帶化成為一個必然的趨勢。在眾多新興的接入技術中,寬帶無線接入技術以其特有的優勢成為近年來通信技術市場的最大亮點。基于IEEE802.16e的WiMAX技術作為一種面向無線城域網(WMAN)的寬帶接入方案,正以其優異的性能和廣闊的市場前景而倍受關注。 本文是基于WiMAX技術的網絡終端的設計,根據IEEE802.16e協議,物理層需要對收發信息進行編解碼、調制解調等的處理,其中包含很多運算密集的算法;這些處理有些適合硬件邏輯實現,有些適合數字信號處理器實現,所以設計采用了FPGAs+DSPs的實現方式。考慮對接收和發送數據的不同處理,在詳細分析上行和下行鏈路的工作過程的基礎上,對模塊的進行了詳細劃分,并對系統的FPGA部分進行了詳細設計。 設計中本文充分考慮了FPGA和DSP之間處理的優缺點,并注意避免器件之間通信的復雜化,在滿足器件之間數據流量的同時,盡量使數據流向簡單化,避免了延時增加和接口帶寬調度的復雜化。最終整個設計完成完整的802.16e網絡終端的物理層基帶處理功能。
上傳時間: 2013-06-01
上傳用戶:123456wh
JPEG2000是新一代的靜態圖像壓縮標準,它相比JPEG有很多新的特性,如漸進傳輸和感興趣區域編碼等,因而它具有廣闊的應用前景,特別是在數碼相機、PDA等便攜式設備中。 JPEG2000的核心主要包括小波變換和基于最優化截斷點的嵌入式塊編碼(EBCOT)算法,其計算復雜度遠遠高于JPEG,完全采用軟件方案實現將會占用大量的處理器時間和內存開銷,而且速度較慢,實時處理的能力較差。為了推廣JPEG2000在便攜式產品、消費類電子產品中的應用,打開巨大的潛在市場,研究硬件實現的算法實時處理方案具有重要的應用價值。 EBCOT算法是一個兩層的編碼引擎,其中的上下文編碼的運算量約占到總運算量的50%,是提高編碼速度的關鍵算法之一。由于上下文編碼大部分都是邏輯運算,沒有復雜的數學運算,但邏輯控制流程復雜繁瑣,對存儲器訪問頻繁,采用DSP或者其他的通用處理器通過指令控制實現該算法,未能顯著提高編碼速度。本文采用FPGA芯片,以電路邏輯的方式來實現該算法并進行優化,在研究和分析了上下文編碼算法運算特點的基礎上,設計了列判斷和交錯存儲相結合的硬件實現方案,并采用硬件描述語言Verilog在寄存器傳輸級描述了相應的硬件電路。通過功能仿真和邏輯綜合后,所獲得的上下文編碼模塊最大時鐘頻率為101MHz,且能在130ms內完成對一幅512×512灰度圖像的編碼,性能比Jasper軟件中的實現方案提高了75%。 JPEG2000的一個重要特性是其具有漸進傳輸的能力,而碼流組織是獲得漸進傳輸特性的技術關鍵。碼流組織通過在輸出碼流中安排數據包的先后順序來實現漸進傳輸的目的。本文對JPEG2000中實現漸進傳輸的機制進行了分析,并研究了碼流組織的算法實現。 為了對JPEG2000算法實現進行驗證,本文設計了基于FPGA和ARM的驗證實驗平臺,其中FPGA主要完成算法中運算量較大的小波變換、上下文編碼和算術編碼,而ARM處理器則完成碼流組織、數據打包以及和PC機的通信。本文在該平臺上對所設計的上下文編碼算法和碼流組織模塊的設計進行了驗證,實驗結果表明本文設計的算法模塊功能正確,并在一定程度上提高了編碼速度。
上傳時間: 2013-04-24
上傳用戶:獨孤求源
JPEG2000是新一代圖像壓縮標準,JPEG2000與傳統JPEG最大的不同,在于它放棄了JPEG所采用的以離散余弦變換(Discrete Cosine Transform)為主的區塊編碼方式,而采用以小波轉換(Wavelet Transform)為主的多解析編碼方式.離散小波變換算法是現代譜分析工具,在圖像處理與圖像分析領域正得到越來越廣泛的應用.由于JPEG2000標準具有復雜的算法,全部用軟件來實現將會占用很大的處理器時間開銷和內存開銷,尤其對于實時圖像傳輸和處理系統,因而用硬件電路來實現JPEG2000標準的部分或全部,就具有重要的意義,本課題的目的就是用硬件電路來實現JPEG2000標準中的離散小波變換部分,論文研究的主要工作就是設計了一個符合JPEG2000標準的、高性能的多級二維離散小波變換的硬件電路.論文研究的內容主要分為兩部分,第一部分首先分析了JPEG2000標準和離散小波變換的原理,重點研究了離散小波變換的快速算法,包括第一代小波變換所采用的卷積算法和第二代小波變換所采用的提升算法,然后具體分析了離散小波變換在JPEG2000中的具體實現.論文第二部分對兩種離散小波變換快速算法的硬件實現進行了比較,并選擇卷積濾波算法作為硬件實現的對象,并采用Daubechies9/7小波基.然后具體設計了離散小波變換的各個模塊,所有的模塊都是有硬件描述語言(Verilog HDL)來實現,經過仿真和邏輯綜合,在一塊自行設計的FPGA開發板上進行了驗證.仿真和驗證的結果表明了該小波變換的硬件電路符合JPEG2000標準,具有較高的速度和信噪比.
上傳時間: 2013-04-24
上傳用戶:h886166