在直流電氣傳動(dòng)系統(tǒng)中使用的可控直流電源大部分是晶閘管相控整流電源,而晶閘管觸發(fā)脈沖形成單元是晶閘管相控整流系統(tǒng)的重要組成部分.該設(shè)計(jì)采用現(xiàn)場(chǎng)可編程門陣列控制實(shí)現(xiàn)了晶閘管觸發(fā)器的數(shù)字化,與傳統(tǒng)的晶閘管觸發(fā)控制器相比有脈沖對(duì)稱度好等許多優(yōu)點(diǎn),具有廣闊的應(yīng)用前景.該論文首先系統(tǒng)分析了晶閘管觸發(fā)器的各種性能指標(biāo),并對(duì)常見(jiàn)的觸發(fā)器進(jìn)行了分類.通過(guò)分析不同類型觸發(fā)器的優(yōu)缺點(diǎn),最終確定采用三相同步的絕對(duì)觸發(fā)方式,這種方式在控制器內(nèi)部資源允許的前提下,在外圍電路很少的情況下就能實(shí)現(xiàn)高性能控制,簡(jiǎn)化了系統(tǒng)設(shè)計(jì).其次,對(duì)開(kāi)發(fā)硬件和軟件以及編程語(yǔ)言進(jìn)行了介紹.另外,詳細(xì)闡述了采用現(xiàn)場(chǎng)可編程門陣列EPFl0K10器件實(shí)現(xiàn)具有相序自適應(yīng)、缺相保護(hù)等功能的晶閘管觸發(fā)器的軟硬件設(shè)計(jì).最后,使用自主開(kāi)發(fā)的觸發(fā)器構(gòu)成一套三相全控橋整流設(shè)備,并給出了實(shí)驗(yàn)結(jié)果和波形分析.試驗(yàn)結(jié)果表明,該論文設(shè)計(jì)的基于FPGA/CPLD的晶閘管智能觸發(fā)控制器能夠滿足一般工業(yè)控制要求,達(dá)到了預(yù)期的目的.
上傳時(shí)間: 2013-04-24
上傳用戶:baitouyu
隨著星載電子系統(tǒng)復(fù)雜度、小型化需求的提高,SoC已經(jīng)成為應(yīng)對(duì)未來(lái)星載電子系統(tǒng)設(shè)計(jì)需求的解決途徑。為了簡(jiǎn)化設(shè)計(jì)流程并且提高部件的可重用性,在目前的SoC設(shè)計(jì)中引入了稱之為平臺(tái)的體系結(jié)構(gòu)模板,用它來(lái)描述采用已有的標(biāo)準(zhǔn)核來(lái)開(kāi)發(fā)SoC的方法。在星載電子系統(tǒng)中常用部件的分類設(shè)計(jì),最終建立一個(gè)包括多種功能部件,互連部件和處理部件的設(shè)計(jì)平臺(tái),從而有效的提高星載電子系統(tǒng)的設(shè)計(jì)能力。在當(dāng)前NASA和ESA的空間應(yīng)用中,PCI總線廣泛作為背板總線和局部總線,有鑒于此,本研究選擇PCI總線作為星載電子系統(tǒng)設(shè)計(jì)平臺(tái)要提供的一個(gè)互連部件對(duì)其進(jìn)行設(shè)計(jì)。 針對(duì)這一需求,本論文采用自項(xiàng)向下的設(shè)計(jì)方法對(duì)PCI總線從設(shè)備控制器的設(shè)計(jì)與實(shí)現(xiàn)進(jìn)行了研究,對(duì)PCI總線協(xié)議做了深刻的分析,完成了PCI總線目標(biāo)設(shè)備控制器的設(shè)計(jì),采用Verilog HDL對(duì)其進(jìn)行了RTL級(jí)的描述。 在該課題的研究中,采用了目前集成電路設(shè)計(jì)中常見(jiàn)的自頂向下設(shè)計(jì)方法,使用硬件描述語(yǔ)言Verilog HDL對(duì)其進(jìn)行描述,重點(diǎn)分析了PCI總線設(shè)備控制器的設(shè)計(jì)。以PCI總線協(xié)議的分析和理解為基礎(chǔ),對(duì)PCI總線設(shè)備控制器進(jìn)行了功能分析和結(jié)構(gòu)劃分。根據(jù)PCI總線設(shè)備控制器的功能和結(jié)構(gòu)劃分,對(duì)PCI總線目標(biāo)設(shè)備控制器的設(shè)計(jì)思路和各個(gè)子模塊電路的設(shè)計(jì)和實(shí)現(xiàn)進(jìn)行了詳細(xì)的分析闡述,并且通過(guò)編寫測(cè)試激勵(lì)程序完成了功能仿真。應(yīng)用FPGA作為物理驗(yàn)證和實(shí)現(xiàn)載體,進(jìn)行了面向FPGA的電路綜合,進(jìn)行了布局布線后的時(shí)序仿真,證明所實(shí)現(xiàn)的PCI目標(biāo)設(shè)備控制器符合基本功能要求,在以上基礎(chǔ)上完成了PCI目標(biāo)設(shè)備控制器的FPGA實(shí)現(xiàn)。通過(guò)這整個(gè)論文的工作,按照設(shè)計(jì)、仿真、綜合驗(yàn)證及布局布線的步驟,完成了PCI總線目標(biāo)設(shè)備控制器IP軟核的設(shè)計(jì)。
標(biāo)簽: FPGA PCI 設(shè)備 控制器
上傳時(shí)間: 2013-06-07
上傳用戶:tccc
本文針對(duì)目前國(guó)內(nèi)外基于FPGA實(shí)現(xiàn)模糊控制器的理論、EDA軟件工具的使用以及FPGA 技術(shù)的發(fā)展,對(duì)模糊控制器的設(shè)計(jì)作了有益的探索,并達(dá)到了預(yù)期的實(shí)驗(yàn)效果。文章綜述了模糊控制理論的產(chǎn)生、發(fā)展、應(yīng)用現(xiàn)狀以及今后的發(fā)展方向;介紹了模糊邏輯、模糊控制的基本原理和模糊控制器的結(jié)構(gòu);闡述了常規(guī)模糊控制器的設(shè)計(jì)過(guò)程。文章介紹了運(yùn)用 VHDL語(yǔ)言進(jìn)行模糊控制器的設(shè)計(jì)過(guò)程。對(duì)模糊控制過(guò)程中隸屬度函數(shù)的存儲(chǔ)采用了分段存儲(chǔ)法,其設(shè)計(jì)方法簡(jiǎn)單,提高了運(yùn)算速度和運(yùn)算精度。采用了“最大-最小”函數(shù)法簡(jiǎn)化了模糊控制規(guī)則的推理過(guò)程。運(yùn)用“倒數(shù)相乘法”實(shí)現(xiàn)除法器的設(shè)計(jì),能夠?qū)崿F(xiàn)任意數(shù)的除法運(yùn)算,且精度較高。并以模糊空調(diào)溫度控制器為例進(jìn)行了理論說(shuō)明和模糊設(shè)計(jì),并給出了相應(yīng)的VHDL代碼。整體設(shè)計(jì)及其各個(gè)模塊都在ALTERA公司的EDA 工具Quartus Ⅱ和Modelsim SE平臺(tái)上進(jìn)行了邏輯綜合及功能時(shí)序仿真,綜合與仿真的結(jié)果表明,基于FPGA的模糊控制器芯片消耗較少的硬件資源,達(dá)到了較高的設(shè)計(jì)性能,在速度和資源利用率方面均達(dá)到了較優(yōu)的狀態(tài),通過(guò)在 FPGA開(kāi)發(fā)板上的驗(yàn)證與測(cè)試,測(cè)試結(jié)果表明,所設(shè)計(jì)的模糊控制器可滿足實(shí)時(shí)模糊控制的要求。關(guān)鍵詞:模糊邏輯 模糊控制器 VHDL FPGA
上傳時(shí)間: 2013-04-24
上傳用戶:003030
以嵌入式ARM9控制器LPC3250為核心,并采用同時(shí)采樣A/D轉(zhuǎn)換器,設(shè)計(jì)了手持式三相不平衡度測(cè)試儀。可以同時(shí)測(cè)量8路交流信號(hào)的有效值、相位及三相電壓電流的序量和不平衡度,且具有良好的人機(jī)界面。系統(tǒng)通過(guò)提高采樣率并引入全相位FFT算法,可大幅提高幅值與相位測(cè)量精度,從而提高不平衡度的測(cè)量精度。系統(tǒng)可以將被測(cè)參數(shù)、趨勢(shì)值、波形數(shù)據(jù)等存入SD卡,并通過(guò)網(wǎng)絡(luò)接口實(shí)現(xiàn)遠(yuǎn)端通信,從而實(shí)現(xiàn)遠(yuǎn)程監(jiān)控。
標(biāo)簽: ARM9 三相 不平衡 試儀設(shè)計(jì)
上傳時(shí)間: 2013-11-19
上傳用戶:看到了沒(méi)有
溫度控制器V1.5 顯示為三個(gè)共陽(yáng)極LED 溫度傳感器用單總線DS18B20 CPU為2051,四個(gè)按鍵,分別為UP,DOWN,SET 溫度調(diào)節(jié)上限為125度,下限為-55度 只能用于單只18B20
上傳時(shí)間: 2015-04-17
上傳用戶:qazxsw
現(xiàn)代先進(jìn)微處理器有非常高的集成度和復(fù)雜度,又有寄存器堆、Cache等嵌入式部件,而且芯片管腳數(shù)相對(duì)較少,必須要有一定的自測(cè)試設(shè)計(jì)和其它的可測(cè)試性設(shè)計(jì)來(lái)簡(jiǎn)化測(cè)試代碼,提高故障覆蓋率。本文簡(jiǎn)要討論NRS4000微處理器芯片的以邊界掃描測(cè)試為主體,以自測(cè)試為補(bǔ)充的可測(cè)試性設(shè)計(jì)框架。著重介紹芯片的邊界掃描設(shè)計(jì)和芯片中譯碼控制器PLA和微程序ROM以及采用內(nèi)嵌RAM結(jié)構(gòu)的指令Cache和寄存器堆的內(nèi)建自測(cè)試設(shè)計(jì)。仿真結(jié)果表明,這些可測(cè)試性設(shè)計(jì)大大縮短了測(cè)試代碼的長(zhǎng)度。
上傳時(shí)間: 2015-07-25
上傳用戶:moshushi0009
DMX512控制器源程序,用C語(yǔ)言寫的,單片機(jī)是AVR的,完全按照DMX512的協(xié)議寫的,有接收和送灰度程序
上傳時(shí)間: 2013-12-04
上傳用戶:ANRAN
帶simth補(bǔ)償?shù)膒id控制器主要用于純滯后系統(tǒng)的pid溫度控制,屬于改進(jìn)型的pid控制器。本simulink仿真為畢業(yè)設(shè)計(jì)內(nèi)容,運(yùn)行效果良好。本例設(shè)定溫度200度,參數(shù)之類可以根據(jù)需要自由修改
標(biāo)簽: pid simth 補(bǔ)償 控制器
上傳時(shí)間: 2016-01-01
上傳用戶:jqy_china
溫度控制器 顯示為三個(gè)共陽(yáng)極LED 溫度傳感器用單總線DS18B20 CPU為89C51,三個(gè)按鍵,分別為UP,DOWN,SET 2個(gè)檢測(cè), 溫度調(diào)節(jié)上限為125度,下限為-55度
上傳時(shí)間: 2016-03-25
上傳用戶:LouieWu
勻速升溫控制是個(gè)復(fù)雜的過(guò)程,具有大慣性、純滯后、非線性等特點(diǎn),難以得到精確的數(shù)學(xué)模型。考慮到這些特點(diǎn),為提高控制精度,將Fuzzy-PID算法應(yīng)用于電阻爐溫度控制系統(tǒng),當(dāng)誤差較大時(shí)采用模糊控制,誤差較小時(shí)采用模糊PID控制,實(shí)現(xiàn)了2種控制方法的優(yōu)勢(shì)互補(bǔ),在此基礎(chǔ)上,給出了Fuzzy-PID控制器設(shè)計(jì)、硬件結(jié)構(gòu)和軟件設(shè)計(jì),實(shí)驗(yàn)曲線表明該控制算法可以獲得滿意的控制效果,采用模糊PID控制的效果明顯優(yōu)于常規(guī)PID控制。
上傳時(shí)間: 2016-08-27
上傳用戶:wangzhen1990
蟲蟲下載站版權(quán)所有 京ICP備2021023401號(hào)-1