亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

引導程序

  • 51單片機C語言應用程序設(shè)計實例精講.rar

    51單片機應用程序設(shè)計實例,包括C語言程序和電路圖

    標簽: 51單片機C語言 應用程序 設(shè)計實例

    上傳時間: 2013-07-02

    上傳用戶:mj16166

  • 51電子鐘C程序.rar

    基于51單片機的電子時鐘C程序源代碼程序

    標簽: 電子鐘 C程序

    上傳時間: 2013-06-06

    上傳用戶:wfl_yy

  • 基于AVR單片機GPS控制系統(tǒng)C程序.rar

    本源程序是基于AVR單片機環(huán)境下,對GPS模塊信號進行分離、處理以及信息顯示的功能。

    標簽: AVR GPS 單片機

    上傳時間: 2013-04-24

    上傳用戶:woshiyaosi

  • 基于FPGA的SCI串行通信接口的研究與實現(xiàn).rar

    國家863項目“飛行控制計算機系統(tǒng)FC通信卡研制”的任務是研究設(shè)計符合CPCI總線標準的FC通信卡。本課題是這個項目的進一步引伸,用于設(shè)計SCI串行通信接口,以實現(xiàn)環(huán)上多計算機系統(tǒng)間的高速串行通信。 本文以此項目為背景,對基于FPGA的SCI串行通信接口進行研究與實現(xiàn)。論文先概述SCI協(xié)議,接著對SCI串行通信接口的兩個模塊:SCI節(jié)點模型模塊和CPCI總線接口模塊的功能和實現(xiàn)進行了詳細的論述。 SCI節(jié)模型包含Aurora收發(fā)模塊、中斷進程、旁路FIFO、接受和發(fā)送存儲器、地址解碼、MUX。在SCI節(jié)點模型的實現(xiàn)上,利用FPGA內(nèi)嵌的RocketIO高速串行收發(fā)器實現(xiàn)主機之間的高速串行通信,并利用Aurora IP核實現(xiàn)了Aurora鏈路層協(xié)議;設(shè)計一個同步FIFO實現(xiàn)旁路FIFO;利用FPGA上的塊RAM實現(xiàn)發(fā)送和接收存儲器;中斷進程、地址解碼和多路復合分別在控制邏輯中實現(xiàn)。 CPCI總線接口包括PCI核、PCI核的配置模塊以及用戶邏輯三個部分。本課題中,采用FPGA+PCI軟核的方法來實現(xiàn)CPCI總線接口。PCI核作為PCI總線與用戶邏輯之間的橋梁:PCI核的配置模塊負責對PCI核進行配置,得到用戶需要的PCI核;用戶邏輯模塊負責實現(xiàn)整個通信接口具體的內(nèi)部邏輯功能;并引入中斷機制來提高SCI通信接口與主機之間數(shù)據(jù)交換的速率。 設(shè)計選用硬件描述語言VerilogHDL和VHDL,在開發(fā)工具Xilinx ISE7.1中完成整個系統(tǒng)的設(shè)計、綜合、布局布線,利用Modelsim進行功能及時序仿真,使用DriverWorks為SCI串行通信接口編寫WinXP下的驅(qū)動程序,用VC++6.0編寫相應的測試應用程序。最后,將FPGA設(shè)計下載到FC通信卡中運行,并利用ISE內(nèi)嵌的ChipScope Pro虛擬邏輯分析儀對設(shè)計進行驗證,運行結(jié)果正常。 文章最后分析傳輸性能上的原因,指出工作中的不足之處和需要進一步完善的地方。

    標簽: FPGA SCI 串行通信接口

    上傳時間: 2013-04-24

    上傳用戶:竺羽翎2222

  • 基于FPGA控制的高速數(shù)據(jù)采集系統(tǒng)設(shè)計與實現(xiàn).rar

    數(shù)據(jù)采集系統(tǒng)是信號與信息處理系統(tǒng)中不可缺少的重要組成部分,同時也是軟件無線電系統(tǒng)中的核心模塊,在現(xiàn)代雷達系統(tǒng)以及無線基站系統(tǒng)中的應用越來越廣泛。為了能夠滿足目前對軟件無線電接收機自適應性及靈活性的要求,并充分體現(xiàn)在高性能FPGA平臺上設(shè)計SOC系統(tǒng)的思路,本文提出了由高速高精度A/D轉(zhuǎn)換芯片、高性能FPGA、PCI總線接口、DB25并行接口組成的高速數(shù)據(jù)采集系統(tǒng)設(shè)計方案及實現(xiàn)方法。其中FPGA作為本系統(tǒng)的控制核心和傳輸橋梁,發(fā)揮了極其重要的作用。通過FPGA不僅完成了系統(tǒng)中全部數(shù)字電路部分的設(shè)計,并且使系統(tǒng)具有了較高的可適應性、可擴展性和可調(diào)試性。 在時序數(shù)字邏輯設(shè)計上,充分利用FPGA中豐富的時序資源,如鎖相環(huán)PLL、觸發(fā)器,緩沖器FIFO、計數(shù)器等,能夠方便的完成對系統(tǒng)輸入輸出時鐘的精確控制以及根據(jù)系統(tǒng)需要對各處時序延時進行修正。 在存儲器設(shè)計上,采用FPGA片內(nèi)存儲器??筛鶕?jù)系統(tǒng)需要隨時進行設(shè)置,并且能夠方便的完成數(shù)據(jù)格式的合并、拆分以及數(shù)據(jù)傳輸率的調(diào)整。 在傳輸接口設(shè)計上,采用并行接口和PCI總線接口的兩種數(shù)據(jù)傳輸模式。通過FPGA中的宏功能模塊和IP資源實現(xiàn)了對這兩種接口的邏輯控制,可使系統(tǒng)方便的在兩種傳輸模式下進行切換。 在系統(tǒng)工作過程控制上,通過VB程序編寫了應用于PC端的上層控制軟件。并通過并行接口實現(xiàn)了PC和FPGA之間的交互,從而能夠方便的在PC機上完成對系統(tǒng)工作過程的控制和工作模式的選擇。 在系統(tǒng)調(diào)試方面,充分利用QuartuslI軟件中自帶的嵌入式邏輯分析儀SignalTaplI,實時準確的驗證了在系統(tǒng)整個傳輸過程中數(shù)據(jù)的正確性和時序性,并極大的降低了用常規(guī)儀器觀測FPGA中眾多待測引腳的難度。 本文第四章針對FPGA中各功能模塊的邏輯設(shè)計進行了詳細分析,并對每個模塊都給出了精確的仿真結(jié)果。同時,文中還在其它章節(jié)詳細介紹了系統(tǒng)的硬件電路設(shè)計、并行接口設(shè)計、PCI接口設(shè)計、PC端控制軟件設(shè)計以及用于調(diào)試過程中的SignalTapⅡ嵌入式邏輯分析儀的使用方法,并且也對系統(tǒng)的仿真結(jié)果和測試結(jié)果給出了分析及討論。最后還附上了系統(tǒng)的PCB版圖、FPGA邏輯設(shè)計圖、實物圖及注釋詳細的相關(guān)源程序清單。

    標簽: FPGA 控制 高速數(shù)據(jù)

    上傳時間: 2013-07-09

    上傳用戶:sdfsdfs

  • 模擬SPI控制nRF24L01程序.rar

    51單片機沒有帶SPI控制器。模擬SPI控制nRF24L01程序參考

    標簽: SPI 24L L01 nRF

    上傳時間: 2013-04-24

    上傳用戶:changeboy

  • 1602字符液晶滾動演示程序.zip

    1602字符液晶滾動演示程序1602字符液晶滾動演示程序

    標簽: 1602 zip 字符 液晶

    上傳時間: 2013-07-28

    上傳用戶:klin3139

  • 在仿真環(huán)境下實現(xiàn)TMS320C6000系列DSP的程序自引導.rar

    在仿真環(huán)境下實現(xiàn)TMS320C6000系列DSP的程序自引導

    標簽: C6000 320C 6000 TMS

    上傳時間: 2013-08-03

    上傳用戶:tdyoung

  • 單片機c程序900例(超級經(jīng)典).rar

    單片機c程序900例(超級經(jīng)典)單片機c程序900例(超級經(jīng)典)單片機c程序900例(超級經(jīng)典)

    標簽: 900 單片機 程序

    上傳時間: 2013-04-24

    上傳用戶:66666

  • C語言趣味程序百例精解.rar

    C語言趣味程序百例精解看題目就大概知道了

    標簽: C語言 程序

    上傳時間: 2013-05-21

    上傳用戶:huangld

主站蜘蛛池模板: 苏尼特右旗| 龙川县| 始兴县| 米易县| 蒙自县| 元阳县| 阿拉善右旗| 漳浦县| 安仁县| 万安县| 东阳市| 开远市| 罗平县| 慈溪市| 灵台县| 卢氏县| 姚安县| 自贡市| 亚东县| 绍兴市| 丰城市| 雅江县| 启东市| 祁阳县| 岑巩县| 新宾| 龙山县| 郴州市| 弋阳县| 瑞安市| 富川| 区。| 荆州市| 藁城市| 岳阳市| 大关县| 罗山县| 福泉市| 施甸县| 富阳市| 忻州市|