亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

很不錯了我經(jīng)(jīng)常玩了一個游戲

  • 基于FPGA的DMBT信道調(diào)制的設(shè)計研究

    隨著科技的發(fā)展和社會的進步,數(shù)字電視已逐漸成為現(xiàn)代電視的主流。利用今年是奧運年的契機,研究和推廣數(shù)字電視廣播具有重大的意義。2006年8月底我國出臺的數(shù)字多媒體/電視廣播(DMB-T)標準,確立了中國自己的技術(shù)標準。以此來發(fā)展擁有自主知識產(chǎn)權(quán)的數(shù)字電視事業(yè),不僅可以滿足廣大人民群眾日益增長的物質(zhì)、文化要求,還可以帶動相關(guān)產(chǎn)業(yè)快速發(fā)展。 本課題在深入研究DMB-T國家標準的基礎(chǔ)上,首先對系統(tǒng)的調(diào)制系統(tǒng)進行了設(shè)計規(guī)劃,然后對信道調(diào)制的星座映射、系統(tǒng)信息插入、幀體數(shù)據(jù)處理、PN序列插入的幀形成模塊和成形濾波模塊進行了設(shè)計和仿真,并驗證了其正確性。 3780個子載波的時域同步正交多載波技術(shù)(TDS-OFDM)是DMB-T調(diào)制系統(tǒng)的關(guān)鍵技術(shù)之一。由于載波數(shù)不是2的整數(shù)次冪,考慮到實現(xiàn)的有效性,不能采用現(xiàn)已成熟的基-2或基-4的快速傅立葉變換(FFT)算法。針對調(diào)制系統(tǒng)中特有的3780點IFFT,課題深入分析和比較了Cooley-Tukey、Winograd和素因子三種離散快速傅立葉變換算法的特點和性能,綜合利用了三種算法優(yōu)勢,考慮了算法的復(fù)雜度、運算的速度、資源的消耗,設(shè)計出一種新的算法,進行了Matlab驗證和基于FPGA(現(xiàn)場可編程門陣列)的仿真。分析表明,該算法所需的加法、乘法次數(shù)已很逼近4096點FFT算法。 DMB-T發(fā)射端的基帶成形濾波采用了平方根升余弦滾降濾波,由于其0.05的滾降系數(shù)在實現(xiàn)中比較苛刻,所以是設(shè)計的難點之一。本課題利用Matlab工具采用了等紋波最優(yōu)濾波的方法設(shè)計了169階數(shù)字濾波器,其阻帶衰減達到了46.9dB,完全符合標準的要求;利用四倍插值的方法實現(xiàn)了I、Q合路的該濾波器的FPGA設(shè)計,并進行了設(shè)計優(yōu)化,顯著降低了濾波器的運算量,大大節(jié)約了實現(xiàn)該濾波器所需的乘法器資源。

    標簽: FPGA DMBT 信道 調(diào)制

    上傳時間: 2013-06-28

    上傳用戶:camelcamel690

  • 基于單片機的數(shù)控電流源

    基于單片機的數(shù)控電流源 很好的文章 我是為了積分下東西的 對不起了

    標簽: 單片機 數(shù)控電流源

    上傳時間: 2013-07-06

    上傳用戶:xoxoliguozhi

  • 幾種用于FPGA的新型有效混合布線算法

    采用現(xiàn)場可編程門陣列(FPGA)可以快速實現(xiàn)數(shù)字電路,但是用于生成FPGA編程的比特流文件的CAD工具在編制大規(guī)模電路時常常需要數(shù)小時的時間,以至于許多設(shè)計者甚至通過在給定FPGA上采用更多的資源,或者以犧牲電路速度為代價來提高編制速度。電路編制過程中大部分時間花費在布線階段,因此有效的布線算法能極大地減少布線時間。 許多布線算法已經(jīng)被開發(fā)并獲得應(yīng)用,其中布爾可滿足性(SAT)布線算法及幾何查找布線算法是當(dāng)前最為流行的兩種。然而它們各有缺點:基于SAT的布線算法在可擴展性上有很大缺陷;幾何查找布線算法雖然具有廣泛的拆線重布線能力,但當(dāng)實際問題具有嚴格的布線約束條件時,它在布線方案的收斂方面存在很大困難。基于此,本文致力于探索一種能有效解決以上問題的新型算法,具體研究工作和結(jié)果可歸納如下。 1、在全面調(diào)查FPGA結(jié)構(gòu)的最新研究動態(tài)的基礎(chǔ)上,確定了一種FPGA布線結(jié)構(gòu)模型,即一個基于SRAM的對稱陣列(島狀)FPGA結(jié)構(gòu)作為研究對象,該模型僅需3個適合的參數(shù)即能表示布線結(jié)構(gòu)。為使所有布線算法可在相同平臺上運行,選擇了美國北卡羅來納州微電子中心的20個大規(guī)模電路作為基準,并在布線前采用VPR399對每個電路都生成30個布局,從而使所有的布線算法都能夠直接在這些預(yù)制電路上運行。 2、詳細研究了四種幾何查找布線算法,即一種基本迷宮布線算法Lee,一種基于協(xié)商的性能驅(qū)動的布線算法PathFinder,一種快速的時延驅(qū)動的布線算法VPR430和一種協(xié)商A

    標簽: FPGA 布線算法

    上傳時間: 2013-05-18

    上傳用戶:ukuk

  • VC編程經(jīng)驗總結(jié)

    VC編程經(jīng)驗總結(jié).rar一本不錯的介紹VC編程的書 CSDN介紹屏保的好像不多,我來補個空缺,呵呵 :) 對于屏幕保護程序,大家應(yīng)該不會陌生。屏幕保護程序的后綴名是.scr,其實它就是一個可執(zhí)行的.exe文件。 VC提供了一個支持屏幕保護的開發(fā)庫scrnsave.lib,這個庫已經(jīng)定制了一個屏幕保護程序的框架結(jié)構(gòu),開發(fā)者只需要在完成相應(yīng)的函數(shù)和提供相應(yīng)的資源就可以寫出自己的屏幕保護程序。

    標簽: 編程 經(jīng)驗

    上傳時間: 2013-07-10

    上傳用戶:candice613

  • FPGA布局算法研究和軟件實現(xiàn)

    FPGA布局算法和軟件位于工藝映射和布線之間,是一個承上啟下的階段,對最終的布通率和時序都有著重要的影響。 本論文的工作之一便是研究旨在提高布通率的布局算法。在研究了國內(nèi)外裝箱和布局算法的基礎(chǔ)上,本文提出了一種新的結(jié)合了裝箱的布局算法框架,并稱之為"低溫交替改善的"布局算法。其基本思想是,在模擬退火的低溫階段交替的優(yōu)化裝箱和布局。本文給了基于學(xué)術(shù)界標準布局布線軟件VPR的一個軟件實現(xiàn),并且提出了低溫的判定條件以及一種新的選擇待交換邏輯單元的方法。采用三種不同的裝箱算法作為布局輸入,基于VPR的低溫交替改善的布局算法實現(xiàn),在布通率上,比VPR分別提高了21.3%、15.5%、10.7%。而帶來的平均額外時間開銷不到20%。 FPGA布局軟件實現(xiàn)對整個FPGA CAD流程的運行效率,算法的可擴展性也有著不可忽視的影響。現(xiàn)代FPGA有著多樣而復(fù)雜的邏輯和布線資源。而學(xué)術(shù)界的布局軟件'VPR所面向的FPGA卻只能處理十分簡單的FPGA結(jié)構(gòu),對于宏、總線、多時鐘等實際應(yīng)用中很重要的部分都沒有考慮。本文提出了"邏輯單元層"的概念,用具有特定幾何結(jié)構(gòu)的邏輯單元層來統(tǒng)一處理多種類型的邏輯資源。針對相對位置約束在現(xiàn)代FPGA布局軟件中的重要地位,我們提出了一種處理相對位置約束的方法。這些討論均已經(jīng)在面向Xilinx SpartanⅡ芯片布局的原型系統(tǒng)中得到了實現(xiàn),初步證實了這些方法的可擴展性和實用性。

    標簽: FPGA 布局 算法研究 軟件實現(xiàn)

    上傳時間: 2013-06-21

    上傳用戶:ezgame

  • FPGA布線算法的研究

    現(xiàn)場可編程門陣列(FPGA)是一種可實現(xiàn)多層次邏輯器件。基于SRAM的FPGA結(jié)構(gòu)由邏輯單元陣列來實現(xiàn)所需要的邏輯函數(shù)。FPGA中,互連線資源是預(yù)先定制的,這些資源是由各種長度的可分割金屬線,緩沖器和.MOS管實現(xiàn)的,所以相對于ASIC中互連線所占用的面積更大。為了節(jié)省芯片面積,一般都采用單個MOS晶體管來連接邏輯資源。MOS晶體管的導(dǎo)通電阻可以達到千歐量級,可分割金屬線段的電阻相對于MOS管來說是可以忽略的,然而它和地之間的電容達到了0.1pf[1]。為了評估FPGA的性能,用HSPICE仿真模型雖可以獲得非常精確的結(jié)果,但是基于此模型需要花費太多的時間。這在基于時序驅(qū)動的工藝映射和布局布線以及靜態(tài)時序分析中都是不可行的。于是,非常迫切地需要一種快速而精確的模型。 FPGA中連接盒、開關(guān)盒都是由MOS管組成的。FPGA中的時延很大部分取決于互連,而MOS傳輸晶體管在互連中又占了很大的比重。所以對于MOS管的建模對FPGA時延估算有很大的影響意義。對于MOS管,Muhammad[15]采用導(dǎo)通電阻來代替MOS管,然后用。Elmore[3]時延和Rubinstein[4]時延模型估算互連時延。Elmore時延用電路的一階矩來近似信號到達最大值50%時的時延,而Rubinstein也是通過計算電路的一階矩估算時延的上下邊界來估算電路的時延,然而他們都是用來計算RC互連時延。傳輸管是非線性器件,所以沒有一個固定的電阻,這就造成了Elmore時延和Rubinstein時延模型的過于近似的估算,對整體評估FPGA的性能帶來負面因素。 本論文提出快速而精確的現(xiàn)場可編程門陣列FPGA中的互連資源MOS傳輸管時延模型。首先從階躍信號推導(dǎo)出適合50%時延的等效電阻模型,然后在斜坡輸入的時候,給出斜坡輸入時的時延模型,并且給出等效電容的計算方法。結(jié)果驗證了我們精確的時延模型在時間上的開銷少的性能。 在島型FPGA中,單個傳輸管能夠被用來作為互連線和互連線之間的連接,或者互連線和管腳之間的連接,如VPR把互連線和管腳作為布線資源,管腳只能單獨作為輸入或者輸出管腳,以致于它們不是一個線網(wǎng)的起點就是線網(wǎng)的終點。而這恰恰忽略了管腳實際在物理上可以作為互連線來使用的情況(VPR認為dogleg現(xiàn)象本身對性能提高不多)。本論文通過對dogleg現(xiàn)象進行了探索,并驗證了在使用SUBSET開關(guān)盒的情況下,dogleg能提高FPGA的布通率。

    標簽: FPGA 布線 法的研究

    上傳時間: 2013-07-24

    上傳用戶:yezhihao

  • FPGA測試方法研究

    FPGA(Field Programmable Gate Arrays)是目前廣泛使用的一種可編程器件,F(xiàn)PGA的出現(xiàn)使得ASIC(Application Specific Integrated Circuits)產(chǎn)品的上市周期大大縮短,并且節(jié)省了大量的開發(fā)成本。目前FPGA的功能越來越強大,滿足了目前集成電路發(fā)展的新需求,但是其結(jié)構(gòu)同益復(fù)雜,規(guī)模也越來越大,內(nèi)部資源的種類也R益豐富,但同時也給測試帶來了困難,F(xiàn)PGA的發(fā)展對測試的要求越來越高,對FPGA測試的研究也就顯得異常重要。 本文的主要工作是提出一種開關(guān)盒布線資源的可測性設(shè)計,通過在FPGA內(nèi)部加入一條移位寄存器鏈對開關(guān)盒進行配置編程,使得開關(guān)盒布線資源測試時間和測試成本減少了99%以上,而且所增加的芯片面積僅僅在5%左右,增加的邏輯資源對FPGA芯片的使用不會造成任何影響,這種方案采用了小規(guī)模電路進行了驗證,取得了很好的結(jié)果,是一種可行的測試方案。 本文的另一工作是采用一種FPGA邏輯資源的測試算法對自主研發(fā)的FPGA芯片F(xiàn)DP250K的邏輯資源進行了嚴格、充分的測試,從FPGA最小的邏輯單元LC開始,首先得到一個LC的測試配置,再結(jié)合SLICE內(nèi)部兩個LC的連接關(guān)系得到一個SLICE邏輯單元的4種測試配置,并且采用陣列化的測試方案,同時測試芯片內(nèi)部所有的邏輯單元,使得FPGA內(nèi)部的邏輯資源得完全充分的測試,測試的故障覆蓋率可達100%,測試配置由配套編程工具產(chǎn)生,測試取得了完滿的結(jié)果。

    標簽: FPGA 測試 方法研究

    上傳時間: 2013-06-29

    上傳用戶:Thuan

  • 基于ARM和FPGA的遠程監(jiān)控系統(tǒng)設(shè)計

    基于嵌入式技術(shù)的遠程監(jiān)控系統(tǒng)可以達到動態(tài)、無死角的監(jiān)控目的,可以對一些特殊環(huán)境進行遠程監(jiān)視和控制,且不受濕度、溫度等條件的影響,廣泛應(yīng)用于軍事、交通、智能家居、醫(yī)療監(jiān)護等多個領(lǐng)域。可以解決傳統(tǒng)監(jiān)控系統(tǒng)將圖像采集設(shè)備固定在一個地方而使監(jiān)控范圍有限,適用場合少等弊端。    本文設(shè)計了一款基于ARM和FPGA的遠程監(jiān)控系統(tǒng)。首先在對遠程監(jiān)控系統(tǒng)功能分析的基礎(chǔ)上,設(shè)計了以ARM為主控制器和FPGA為輔助控制器的硬件電路,采用ARM芯片控制圖像采集、速度采集、網(wǎng)絡(luò)傳輸?shù)雀蓴_小的模塊,采用FPGA芯片控制電機驅(qū)動、舵機驅(qū)動、電池監(jiān)控等干擾大的模塊,大大提高了系統(tǒng)的穩(wěn)定性;其次設(shè)計了基于WinCE操作系統(tǒng)的圖像采集、GPIO、PWM、外中斷EINT-19的流接口驅(qū)動程序;同時設(shè)計了基于WinCE操作系統(tǒng)的圖像采集及壓縮、網(wǎng)絡(luò)通信、車模速度采集的應(yīng)用程序;FPGA內(nèi)部邏輯電路采用Verilog語言完成電源監(jiān)控、舵機控制、直流電機控制等功能。    本系統(tǒng)集圖像采集和壓縮、運動控制、網(wǎng)絡(luò)傳輸于一體。其圖像采集速度達30幀/秒,圖像分辨率達640x480,JPEG壓縮比達10:1,控制命令響應(yīng)時間為1s,網(wǎng)絡(luò)傳輸速率達10Mbps。其功能擴展容易,功耗低,體積小,抗干擾能力強,具有很好的市場前景。

    標簽: FPGA ARM 遠程監(jiān)控 系統(tǒng)設(shè)計

    上傳時間: 2013-06-18

    上傳用戶:heart520beat

  • 基于SCA的可移植FPGA波形結(jié)構(gòu)及組件

    軟件通信體系架構(gòu)(SCA)可以實現(xiàn)一個具有開放性、標準化、模塊化的通用軟件無線電平臺,從而使軟件無線電平臺的成本得到顯著降低,應(yīng)用靈活性得到極大增強。雖然SCA通過CORBA機制很好地解決了通用處理器設(shè)備波形組件的互連互通和可移植問題,但是這種機制不能很好地適用于FPGA這種專用處理器。隨著FPGA處理性能的不斷提升,它在SCA系統(tǒng)中的作用越來越突出。因此,如何在SCA系統(tǒng)中很好地集成FPGA波形,如何提高FPGA波形的可移植性就成為當(dāng)前軟件無線電研究領(lǐng)域中一個非常重要的研究課題。    論文首先通過對現(xiàn)有的旨在解決FPGA波形可移植性的協(xié)議和規(guī)范進行了研究,深入分析了它們的優(yōu)缺點。接下來對MHAL規(guī)范、CP289協(xié)議、OCP接口規(guī)范中的方法加以融合和優(yōu)化,提出了新的FPGA可移植波形結(jié)構(gòu)。這個結(jié)構(gòu)既為FPGA波形設(shè)計了標準的通信接口,又實現(xiàn)了波形應(yīng)用的分離,同時還通過OCP接口實現(xiàn)了波形組件運行環(huán)境的標準化,真正實現(xiàn)了波形的可移植。    其次,論文根據(jù)提出的波形結(jié)構(gòu),結(jié)合CP289協(xié)議中的操作要求,在原本過于簡單的MHAL消息格式的基礎(chǔ)上進行了細化,同時具體給出了MHAL消息封裝結(jié)構(gòu)和MHAL消息解析結(jié)構(gòu)的處理流程,實現(xiàn)了FPGA波形在SCA系統(tǒng)中的標準通信。論文通過對CP289協(xié)議的深入研究,結(jié)合實際工程應(yīng)用,提出了具體化的容器結(jié)構(gòu),并進一步進行了容器中組件控制模塊、互連模塊和本地服務(wù)模塊的設(shè)計,實現(xiàn)了波形應(yīng)用的分離。論文以O(shè)CP規(guī)范為基礎(chǔ),依據(jù)CP289協(xié)議中對組件接口的約束,設(shè)計了幾種典型的組件OCP接口,使得波形組件設(shè)計與系統(tǒng)實現(xiàn)相分離,并真正實現(xiàn)了波形運行環(huán)境的標準化。    最后,論文根據(jù)所設(shè)計的波形結(jié)構(gòu)和組件接口設(shè)計了一個FPGA驗證波形,通過波形的實現(xiàn),證明FPGA波形組件可以像GPP波形組件一樣可加載、可裝配、可部署、可裝配,驗證了論文所設(shè)計的FPGA波形是與SCA兼容的。另外,通過對波形組件移植試驗,驗證了所設(shè)計的波形結(jié)構(gòu)和組件接口能夠為波形組件提供很好的可移植性。   

    標簽: FPGA SCA 移植 波形

    上傳時間: 2013-04-24

    上傳用戶:moonkoo7

  • ATmega8芯片的USB下載器制作全過程及問題解決

    ·做了幾次課程設(shè)計,因為電腦主板后面沒有串口下載線插口,每次下載程序時都要到同學(xué)電腦那里去弄,好麻煩,而且現(xiàn)在的市場上主板也越來越小有口串口的了,特別是筆記本電腦,苦于如此,在網(wǎng)上搜了很多資料,按照網(wǎng)上的電路圖用mega8做了個USB下載器,但是遇到了不少問題,自己摸索了很久才搞明白,現(xiàn)把一些問題及解決辦法給出,希望對有需要的網(wǎng)友有幫助,還有本人制作的全資料,貢獻給大家 下面是全資料,里面有個我做的

    標簽: ATmega8 USB 芯片 下載器

    上傳時間: 2013-06-13

    上傳用戶:hw1688888

主站蜘蛛池模板: 陆川县| 万山特区| 晋宁县| 秭归县| 蒲城县| 阿勒泰市| 苍梧县| 瓦房店市| 汉川市| 宝兴县| 积石山| 涟源市| 横山县| 阿鲁科尔沁旗| 岳阳市| 红桥区| 怀安县| 新安县| 迁西县| 平定县| 民乐县| 当阳市| 大悟县| 大厂| 武隆县| 太仆寺旗| 白水县| 中西区| 阳原县| 泰州市| 巫山县| 聊城市| 会同县| 炎陵县| 康马县| 濉溪县| 南安市| 德清县| 洮南市| 玉林市| 台北市|