從歷年選考題-看電控之重點(diǎn) 從歷年選考題-看電控之重點(diǎn) 從歷年選考題-看電控之重點(diǎn)
標(biāo)簽: 從歷年選考題-看電控之重點(diǎn)電控
上傳時(shí)間: 2019-05-08
上傳用戶:cyb21
許多電信和計(jì)算應(yīng)用都需要一個(gè)能夠從非常低輸入電壓獲得工作電源的高效率降壓型 DC/DC 轉(zhuǎn)換器。高輸出功率同步控制器 LT3740 就是這些應(yīng)用的理想選擇,該器件能把 2.2V 至 22V 的輸入電源轉(zhuǎn)換為低至 0.8V 的輸出,並提供 2A 至 20A 的負(fù)載電流。其應(yīng)用包括分布式電源繫統(tǒng)、負(fù)載點(diǎn)調(diào)節(jié)和邏輯電源轉(zhuǎn)換。
上傳時(shí)間: 2013-12-30
上傳用戶:arnold
甘肅省國(guó)家公務(wù)員考試職位表2021年的,是甘肅省的
標(biāo)簽: 2021 國(guó)考職位表甘肅
上傳時(shí)間: 2021-11-08
上傳用戶:153
LT®3837 從一個(gè) 4.5V 至 20V 輸入獲取工作電壓,但可通過采用一個(gè) VCC 穩(wěn)壓器和 / 或變壓器上的一個(gè)偏壓繞組使該轉(zhuǎn)換器的輸入範(fàn)圍向上擴(kuò)展。
標(biāo)簽: DCDC 反激式控制器 輸入電壓 轉(zhuǎn)換器
上傳時(shí)間: 2013-11-01
上傳用戶:
一般認(rèn)為Windows CE是一個(gè)適合嵌入式應(yīng)用的通用作業(yè)系統(tǒng),然而,從系統(tǒng)的角度來看,Windows CE並不只是一個(gè)作業(yè)系統(tǒng),它還包括對(duì)多種目標(biāo)處理器以及週邊設(shè)備的支援,並提供了系統(tǒng)開發(fā)工具、應(yīng)用開發(fā)工具、整合的應(yīng)用程式
標(biāo)簽: Windows 嵌入式 系統(tǒng)
上傳時(shí)間: 2015-07-01
上傳用戶:asasasas
這是最新OFDM的完整文件教材 是目前國(guó)內(nèi)許多教授授課時(shí)使用的 內(nèi)容很充實(shí),從OFDM的原理到同步、調(diào)變、數(shù)位電視,都有完善的說明
上傳時(shí)間: 2013-12-09
上傳用戶:JIUSHICHEN
本考試系統(tǒng)考試題題型均為單選題,考生分?jǐn)?shù)為:考生答題正確題數(shù)/總題數(shù)*100分 本考試系統(tǒng)如有考生登陸過,就視為已經(jīng)考試,并限制不能再考,若要恢復(fù)考生考試需要 進(jìn)入后臺(tái)后點(diǎn)補(bǔ)考后才能繼續(xù)考試. 考生在考試中不能刷新考試頁面,如果刷新就視為作弊,若需要補(bǔ)考,需要等所有考有考生考試完畢后 重起IIS后,清空該生考試記錄后才能考試. 后臺(tái)地址:admin/login.asp 后臺(tái)用戶名:admin 密碼:admin
標(biāo)簽: 100 分?jǐn)?shù) 分
上傳時(shí)間: 2015-10-11
上傳用戶:偷心的海盜
一個(gè)可以計(jì)算分壓電路的源碼。 可透過輸出與輸入電壓,計(jì)算電阻的大小;或透過輸入電壓與電阻,計(jì)算最後輸出之電壓
標(biāo)簽: 分
上傳時(shí)間: 2014-12-09
上傳用戶:hoperingcong
本文是以數(shù)位訊號(hào)處理器DSP(Digital Singal Processor)之核心架構(gòu)為主體的數(shù)位式溫度控制器開發(fā),而其主要分為硬體電路與軟體程式兩部分來完成。而就硬體電路來看分為量測(cè)電路模組、DSP周邊電路及RS232通訊模組、輸出模組三個(gè)部分,其中在輸出上可分為電流輸出、電壓輸出以及binary command給加熱驅(qū)動(dòng)裝置, RS232 除了可以與PC聯(lián)絡(luò)外也可以與具有CPU的熱能驅(qū)動(dòng)器做命令傳輸。在計(jì)畫中分析現(xiàn)有工業(yè)用加熱驅(qū)動(dòng)裝置和溫度曲線的關(guān)係,並瞭解其控制情況。軟體方面即是溫控器之中央處理器程式,亦即DSP控制程式,其中包括控制理論、感測(cè)器線性轉(zhuǎn)換程式、I/O介面及通訊協(xié)定相關(guān)程式。在控制法則上,提出一個(gè)新的加熱體描述模型,然後以前饋控制為主並輔以PID控制,得到不錯(cuò)的控制結(jié)果。
標(biāo)簽: Processor Digital Singal DSP
上傳時(shí)間: 2013-12-24
上傳用戶:zjf3110
設(shè)計(jì)高速電路必須考慮高速訊 號(hào)所引發(fā)的電磁干擾、阻抗匹配及串音等效應(yīng),所以訊號(hào)完整性 (signal integrity)將是考量設(shè)計(jì)電路優(yōu)劣的一項(xiàng)重要指標(biāo),電路日異複雜必須仰賴可 靠的軟體來幫忙分析這些複雜的效應(yīng),才比較可能獲得高品質(zhì)且可靠的設(shè)計(jì), 因此熟悉軟體的使用也將是重要的研究項(xiàng)目之一。另外了解高速訊號(hào)所引發(fā)之 各種效應(yīng)(反射、振鈴、干擾、地彈及串音等)及其克服方法也是研究高速電路 設(shè)計(jì)的重點(diǎn)之一。目前高速示波器的功能越來越多,使用上很複雜,必須事先 進(jìn)修學(xué)習(xí),否則無法全盤了解儀器之功能,因而無法有效發(fā)揮儀器的量測(cè)功能。 其次就是高速訊號(hào)量測(cè)與介面的一些測(cè)試規(guī)範(fàn)也必須熟悉,像眼圖分析,探針 效應(yīng),抖動(dòng)(jitter)測(cè)量規(guī)範(fàn)及高速串列介面量測(cè)規(guī)範(fàn)等實(shí)務(wù)技術(shù),必須充分 了解研究學(xué)習(xí),進(jìn)而才可設(shè)計(jì)出優(yōu)良之教學(xué)教材及教具。
標(biāo)簽: 高速電路
上傳時(shí)間: 2021-11-02
上傳用戶:jiabin
蟲蟲下載站版權(quán)所有 京ICP備2021023401號(hào)-1