GSM是全球使用最為廣泛的一種無線通信標準,不僅在民用領域,也在鐵路GSM-R等專用領域發揮著極為重要的作用。由于無線信道具有瑞利衰落和延時效應,在通信系統的收發兩端也存在不完全匹配等未知因素,因此接收的信號疊加有各種誤差因素的影響。GSM接收機的實現離不開系統的同步,為了得到更好的同步質量,就必須對GSM基帶同步技術進行研究,選擇一種最合適的同步算法。GSM的同步既有時間同步,也有頻率同步。 @@ 軟件無線電是當前通信領域引入注目的熱點之一。長期以來,GSM的接收和解調都是由專用的ASIC芯片來完成的,通過軟件來實現GSM接收機的基帶算法,體現了軟件無線電技術的思想,選擇用它們來實現的GSM接收機具有靈活、可靠、擴展性好的優點。 @@ 論文主要討論GSM接收機同步算法與基于FPGA和DSP的GSM接收機設計, @@ 主要內容包括: @@ 通過相關理論知識的學習,設計驗證了GSM基帶同步算法。對FB時間同步,討論了包絡檢測和FFT變換兩種不同的方法;對SB時間同步,介紹實相關和復相關兩種方法;對頻率同步,給出了一種對FB運用相關運算來精確估計頻率誤差的算法。 @@ 設計了使用GSM射頻收發芯片RDA6210并通過實驗室的ALTERA EP3C25FPGA開發板進行控制的GSM射頻端的解決方案,論文對RDA6210的性能和控制方式進行了詳細的介紹,設計了芯片的控制模塊,得到了下變頻后的GSM基帶信號。 @@ 設計了基于RF前端+FPGA的GSM接收機方案。利用ALTERA EP2S180開發平臺來完成基帶數據的處理。針對ALTERA EP2S180開發平臺模數轉換器AD9433的特點使用THS4501設計了單獨的差分運算放大器模塊;設計了平臺的數據存儲方案并將該平臺得到的基帶采樣數據用于同步算法的仿真。 @@ 設計了基于RF前端+DSP的GSM接收機方案。利用模數轉換器AD9243、FPGA芯片和TMS320C6416TDSP芯片來完成基帶數據的處理。設計了McBSP+EDMA傳輸的數據存儲方案。 @@ 給出了接收機硬件測試的結果,從多方面驗證了所設計硬件平臺的可靠性。 @@關鍵詞:GSM接收機;同步;RF; FPGA;DSP;
上傳時間: 2013-07-01
上傳用戶:sh19831212
如今電力電子電路的控制旨在實現高頻開關的計算機控制,并向著更高頻率、更低損耗和全數字化的方向發展。現場可編程門陣列器件(Field Programmable Gate Arrays)是近年來嶄露頭角的一類新型集成電路,它具有簡潔、經濟、高速度、低功耗等優勢,又具有全集成化、適用性強,便于開發和維護(升級)等顯著優點。與單片機和DSP相比,FPGA的頻率更高、速度更快,這些特點順應了電力電子電路的日趨高頻化和復雜化發展的需要。因此,在越來越多的領域中FPGA得到了日益廣泛的發展和應用。 本文提出了一種采用現場可編程門陣列(FPGA)器件實現數字化變頻調速控制系統的設計方案。該系統能產生三相六路正弦脈寬調制(SPWM)波形;調制頻率范圍為0~4KHZ,分7級控制;16位的速度控制分辨率;載波頻率分8級控制,最高可達24KHZ;系統接口兼容Intel系列和Motorola系列單片機;該系統控制簡單、精確,易修改,可現場編程;同時具有脈沖延時小、最小脈沖刪除、過壓和過流保護功能等特點,可應用于PWM變頻調速系統的全數字化控制。文中對方案的實現進行了詳細的論述,主要包括系統設計的理論分析,系統結構設計及在FPGA硬件上的實現,最終驗證了該控制系統的可行性和有效性。 數字化設計是本系統的特點,系統最終生成的三相SPWM脈沖是基于三相正弦調制波和三角載波比較得到的。設計時,充分結合FPGA器件的結構特點,利用一種改進結構的數字控制振蕩器(NCO)來產生正弦波樣本,在一定程度上解決了傳統NCO產生正弦波的精度和頻率相互制約的問題;把分時復用數字通信原理結合到系統的設計中,設計出分時運算電路,使得系統在同步時鐘下,生成三相正弦調制波而不影響系統的速度,同三角載波邏輯比較后,最終得到三相SPWM脈沖序列。
上傳時間: 2013-07-05
上傳用戶:duoshen1989
PROTEUS教程合集pdf文件,其中包括一些proteus的用法,和一部分元器件中英文對照,等等……
上傳時間: 2013-04-24
上傳用戶:gokk
C語言程序_300實例集C語言程序_300實例集
上傳時間: 2013-08-03
上傳用戶:asd_123
在衛星遙感設備中,隨著遙感技術的發展和對傳輸式觀測衛星遙感圖像質量要求的不斷提高,航天遙感圖像的分辨率和采樣率也越來越高,由此引起高分辨率遙感圖像數據存儲量和傳輸數據量的急劇增長,然而衛星信道帶寬有限。為了盡量保持高分辨率遙感圖像所具有的信息,必須解決輸入數據碼率和傳輸信道帶寬之間的矛盾。所以星載高分辨率遙感圖像數據的高保真、實時、大壓縮比壓縮技術就成了解決這一矛盾的關鍵技術。FPGA器件為實現數據壓縮提供了一種壓縮算法的硬件實現的一個理想的平臺。FPGA器件集成度高,體積小,通過用戶編程實現專門應用的功能。它允許電路設計者利用基于計算機的開發平臺,經過設計輸入,仿真,測試和校驗,直到達到預期的結果,減少了開發周期。小波變換能夠適應現代圖像壓縮所需要的如多分辨率、多層質量控制等要求,在較大壓縮比下,小波圖像壓縮質量明顯好于DCT變換,因此小波變換成為新一代壓縮標準JPEG2000的核心算法。同時,小波變換的提升算法結構簡單,能夠實現快速算法,有利于硬件實現,因此提升小波變換對于采用FPGA或ASIC來實現圖像變換來說是很好的選擇。本文針對衛星遙感圖像的數據流,主要研究可以對衛星圖像進行實時二維小波變換的方案。針對提升小波變換的VLSI結構和FPGA設計中的關鍵技術,從邊界延拓、濾波器結構、整數小波、定點運算、原位運算等方面進行了研究和討論,并且完成了針對衛星遙感圖像的分塊二維9/7提升小波變換的FPGA實現。采用VerIlog語言對設計進行了仿真驗證,并將仿真結果同matlab仿真結果進行了比較,比較結果表明該方案能實現對衛星遙感圖像數據流的二維提升小波變換的功能。同時QuartusII綜合結果也表明,系統時鐘能夠工作在很高的頻率,可以滿足高速實時對衛星圖像的小波變換處理。
上傳時間: 2013-06-15
上傳用戶:00.00
隨著國民經濟的快速發展,我國對于電力的需求和依賴性也越來越大。同時,對變電站及電網的安全和穩定也提出了更高的要求。2008年的南方冰雪災害造成了電力設施及輸電線路的重大損失,嚴重危害了電網的正常工作,影響了人民的正常生活和工廠的正常運行。電力部門需要一種能夠實時監控變電站設備的監控系統,第一時間監測到電力設備的損壞和人為因素的破壞,迅速做出處理,將損失減小到最低值。隨著電力部門網路化的全面普及,各個變電站有了相應的通訊網絡,使得監控系統網絡傳輸成為可能。 課題探索了低功耗、高性能、低成本并具有豐富芯片資源的嵌入式處理器和內核精簡、性能強悍、源碼開放及開發成本低的操作系統,設計和實現了基于ARM9和嵌入式Linux操作系統的變電站監控系統,實現了對變電站設備的實時視頻監控、紅外線監測和煙霧火災探測等功能。系統硬件采用模塊化設計,主控制器模塊采用三星公司的S3C2410A高性能芯片作為嵌入式微處理器,設計了外圍接口電路和其它外圍設備電路;視頻監控模塊采用OV511系列USB攝像頭進行圖像采集;紅外線防盜監測模塊采用熱釋電紅外線傳感器配合菲涅爾透鏡設計了報警電路;煙霧火災探測模塊采用Motorola公司生產的離子型煙霧檢測芯片MC14468,設計了監測電路。系統軟件開發分兩層,下層軟件開發構建了交叉編譯環境,移植了嵌入式Linux操作系統并利用Video4Linux API庫函數接口完成了視頻圖像采集程序的設計,同時對攝像頭驅動程序進行了提取和編譯;上層軟件開發實現了對采集的視頻數據在網絡中傳輸,使用Visual C++設計了客戶端監控應用界面,實現人機交互,并對所采集視頻圖像進行了最優化處理。 課題針對現有監控系統存在的不足進行改進,集視頻監控、紅外線防盜監測和火災報警等功能于一體,充分發揮嵌入式系統和計算機網絡的優勢,設計出了功能豐富,性能優良的變電站監控系統。提高了變電站運行和維護的安全性及可靠性,并逐步實現了電網的可視化監控和調度,使電網調控運行更為安全、可靠。
上傳時間: 2013-04-24
上傳用戶:glitter
本文主要介紹了以上位機PC 為核心的RS-485 總線技術實現的集溫、濕度監測和報警等功能為一體的糧倉監控系統,設計了一種零延時的RS-232/RS-485 智能型轉換器,制訂了上位機與下位單片機之間
上傳時間: 2013-07-17
上傳用戶:程嬰sky
指令集仿真器是目前嵌入式系統研究中一個極其重要的領域,一個靈活高效且準確度高的仿真器不僅可以實現對嵌入式系統硬件環境的仿真,而且是現代微處理器結構設計過程中性能評估的重要工具. 仿真器的性能已經成為影響整個設計效率的重要因素,在現有的指令集仿真技術中,編譯型仿真技術雖然可以獲得高的仿真速度,但其對應用的假設過于嚴格,限制了其在商業領域中的應用;解釋型仿真器雖被普遍使用,但其缺點也很明顯,由于模擬過程中需要耗費大量時間用于指令譯碼,解釋型模擬器速度往往很有限,使用性能較低。由此可見,如何減少仿真過程中的指令譯碼時間,是提高仿真器的性能的關鍵。 本文旨在提出一個指令集仿真器的原型,重點解決指令解碼過程中的速度瓶頸,在其基礎可以進行擴充和改進,以適應不同硬件平臺的需要。文章首先從ARM指令集的指令功能和編碼格式入手,通過分析和比較找出了一般常用指令的編碼和實現規律,并在此基礎上進行了高級語言的描述,其后提出了改進版解釋型指令集仿真器的設計方案,包括為提高仿真器性能,減少譯碼時間,創新性的在流程設計中加入了預解碼的步驟,同時用自己設計的壓縮算法解決了因預解碼產生大量譯碼信息而帶來的內存過度消耗難題。接下來,描述了仿真器的實現,包括指令的取指、譯碼、執行等基本功能,并著重描述了如何通過劃分存儲域和存儲塊的方式模擬真實存儲器的讀寫訪問實現。 另外,需要特別指出的是,針對仿真器中普遍存在的調試難問題,本文從一線程序開發人員的角度,在調試模塊的設計中除了斷點設置、程序暫停、恢復等基本功能外,還添加了各類監視設備和程序跟蹤的功能,以期能提高本仿真器的實用性。 在文章的結尾,提出了仿真器的驗證方案,并按照該方案對仿真器進行了功能和性能上的驗證,最后對進一步的工作進行了展望。
上傳時間: 2013-08-02
上傳用戶:宋桃子
在Quartus II 9.0環境下編寫的VHDL代碼,實現二分頻、三分頻、四分頻功能。
上傳時間: 2013-04-24
上傳用戶:哈哈hah
核能譜儀中的數據采集系統,集核探測技術、電子技術、計算機技術為一體,以多道脈沖幅度分析器為核心部件,能夠快速、準確地提取出核素的相關信息及參數。現已于勘探、建材放射性檢測及環境放射性監測等領域得到廣泛應用。隨著嵌入式技術的發展,以32位ARM為核心的微控制器已被引入進來,提高了數據采集的速度和精度,同時嵌入式操作系統的引入也為功能擴展、系統集成提供了高效的開發平臺。 本論文介紹的核數據采集系統即以ARM微控制器LPC2148和實時操作系統μC/OS-II為平臺,譜數據采集為基本功能,在此基礎上擴展GPS和GPRS模塊,可實現GPS信息和核信號的實時、同步接收,保存和顯示,并可將采集的數據通過GPRS網絡及時傳到采集中心進行譜數據處理和GPS差分定位,為野外多點測量及遠程監測提供了有效的手段。 課題以教育部的高等學校博士學科點專項科研基金項目“基于3GS技術的便攜式核地球物理數據采集系統研究(項目編號:20040616014)”為依托,本人在已有研究成果的基礎上,進行了相關改進和系統集成: (1)選用軌對軌運算放大器,改進了峰值檢測電路,增大了脈沖峰值的測量精度。 (2)數據采集系統以32位ARM微控制器LPC2148為核心,外圍電路帶有LCD顯示,系統具有低功耗、小型化、高性價比等特點。 (3)實現了核數據采集系統對GPS、GPRS的集成。 (4)完成嵌入式μC/OS-II操作系統在LPC2148上的移植、操作系統的搭建,及各功能模塊的設計與集成。
上傳時間: 2013-04-24
上傳用戶:標點符號