這份 資 安 事 件 應 變 小抄,專給想要 調查安全事件的 網 管 人 員 。 記住:面對事件時, 跟著 資 安 事 件 應 變 方 法 的流程,記下記錄不要驚慌。如果需要請立刻聯絡臺
上傳時間: 2020-10-13
上傳用戶:
硅光設計書籍,包括微環諧振器,MZI,布拉格光柵,包括原理,仿真和優化過程的詳細說明。
標簽: 硅光設計
上傳時間: 2022-01-01
上傳用戶:
FPGA的作用與簡介.pdf1. 什么是 FPGA ? 一個 FPGA 是一種包含有一個可重配置的門陣列邏輯電路矩陣的設備。通過配置, FPGA 的內部電路以一定方式相連接,從而創建了軟件應用的一個硬件實現。與處 理器不同,FPGA 使用專用硬件進行邏輯處理,而不具有操作系統。FPGA 在本質 上是完全并行的,故不同的處理操作不必競爭相同的資源。因此,增加額外的處理 時,應用某一部分的性能不會受影響。而且,多個控制循環可以以不同的速率在單 個 FPGA 設備上運行。基于 FPGA 的控制系統可以加強關鍵互鎖邏輯,也可以通 過設計防止操作人員強奪 I/O。然而,不同于擁有固定硬件資源的硬連接的印制電 路板(PCB)設計,基于 FPGA 的系統可以完全重新連接其內部電路,以支持控制 系統在現場部署后可以重新配置。FPGA 設備提供了專用硬件電路所特有的性能與 可靠性。 單個 FPGA 可以通過在單個集成電路(IC)芯片上集成數百萬個邏輯門以代替數 以千計的分立元件。一個 FPGA 芯片的內部資源包括一個被 I/O 組塊環圍的可配置 邏輯組塊(CLB)矩陣。在 FPGA 矩陣內,信號通過可編程的互連開關和連線傳遞。 CompactRIO 入門教程 2 CompactRIO 入 門 教 程 圖 2.FPGA 芯片的內部構造
標簽: fpga
上傳時間: 2022-02-18
上傳用戶:
飛凌嵌入式-LS1043A LS1046A核心板硬件設計手冊第一章 NXP QorIQ LS104xA 簡介 QorIQ? LS104xA 處理器是恩智浦面向嵌入式網絡推出的一款四核 64 位 ARM?處理器。LS1023A (雙 核版本)和 LS104xA (四核版本)可通過支持無風扇設計的靈活 I/O 封裝,提供超過 10 Gbps 的性能。這款 SoC 是專為小規格網絡和工業應用而設計的解決方案,針對經濟型低端 PCB 進行了 BOM 優化,降低了 電源成本,采用了單時鐘設計。全新 0.9V 版本的 LS104xA 和 LS1023A 能夠面向無線 LAN 和以太網供電 系統提供額外的功耗節省。全新 23x23 封裝方式,支持引腳兼容設計,可擴展至 LS1046A (四核 A72 處 理器)。QorIQ LS104xA 能夠提升雙核 32 位 ARM 產品的性能,并且延續了 QorIQ 系列一貫的 I/O 靈活性, 集成了 QUICC Engine?,繼續提供對 HDLC、TDM 或 Profibus 的無縫支持。 FET104xA-C 核心板 CPU 采用的是 LS1043AXE8QQB 和 LS1046AXE8T1A。如下為 LS1043A 和 LS1046A 的應用處理框圖:
標簽: 嵌入式
上傳時間: 2022-03-06
上傳用戶:
隨著電力電子技術的飛速發展,高頻開關電源由于其諸多優點已經廣泛深入到國防、工業、民用等各個領域,與人們的工作、生活密切相關,由此引發的電網諧波污染也越來越受到人們的重視,對其性能,體積,效率,功率密度等的要求也越來越高。因此,研究具有高功率因數、高效率的ACDC變換技術,對于抑制諧波污染、節釣能源及實現綠色電能變換具有重要意義通過分析目前功率因數校正PFC)技術與直流變換(DcDC)技術的研究現狀,采用了具有兩級結構的AcDc變換技術,對PFC控制技術,直流變換軟開關實現等內容進行了研究。前級PFC部分采用先進的單周期控制技術,通過對其應用原理、穩定性與優勢性能的研究,實璄了主電路及控電路的參數設計與優化,簡化了PFC控制電路結構、根據控制電路特點與系統環路穩性要求,完成了電流環路與整個控制環路設計,確保了系統穩定性,提高了系統動態響應。通過建立電路閉環仿真模型,驗證了單周期控制抑制輸入電壓與負載擾動的優勢性能及連續功率因數校正的優點,優化了電路參數后級直流變換主電路采用LLC諧振拓撲,通過變頻控制使直流變換環節具有軾開關特性。分析了不同開關頻率范圍內電路工作原理,并建立了基波等效電路,采用基波分析法對VLc需城電路的電反增益性,輸入阻抗持性進行了研究,確定了電路軟開關工作范圖。以基波分析結果為基礎進行了合理的電路參數優化設計,保證了直流變換環節在全輸入電壓范圍、全負載范圍內能實現橋臂開關管零電壓開通zVS},較大范圍內邊整流二極管零電流關斷區CS),并將諧振電路中的電壓電流應力降到最小,極大的提高了系統效率同時,為了提高系統功率密度,選擇了優化的磁性元器件結構,實現了諧振感性元件與變壓器的磁性器件集成,大大減小了變換電路的體積在理論研究與參數設計的基礎上,搭建了實驗樣機,分別對PFC部分和DcDC部分進行了實驗驗證與結果分析。經實驗驗證ACDc變換電路功率因數在0.988以上,直瓿變換電路能實現全范圖軟開關,實現了高效率AcDC變換。關鍵詞:ACDC變換:功率因數校正:;高效率;LLC諧振電路:單周期控制
上傳時間: 2022-03-24
上傳用戶:
主要內容介紹 Allegro 如何載入 Netlist,進而認識新式轉法和舊式轉法有何不同及優缺點的分析,透過本章學習可以對 Allegro 和 Capture 之間的互動關係,同時也能體驗出 Allegro 和 Capture 同步變更屬性等強大功能。Netlist 是連接線路圖和 Allegro Layout 圖檔的橋樑。在這裏所介紹的 Netlist 資料的轉入動作只是針對由 Capture(線路圖部分)產生的 Netlist 轉入 Allegro(Layout部分)1. 在 OrCAD Capture 中設計好線路圖。2. 然後由 OrCAD Capture 產生 Netlist(annotate 是在進行線路圖根據第五步產生的資料進行編改)。 3. 把產生的 Netlist 轉入 Allegro(layout 工作系統)。 4. 在 Allegro 中進行 PCB 的 layout。 5. 把在 Allegro 中產生的 back annotate(Logic)轉出(在實際 layout 時可能對原有的 Netlist 有改動過),並轉入 OrCAD Capture 裏進行回編。
上傳時間: 2022-04-28
上傳用戶:kingwide
N-Thread簡介RT-Thread,來自中國的開源實時操作系統延生于2006年:硬實時操作系統核心;,低資源占用的軟件系統平臺;o RTThread本自依賴于社區方式發展,開源、永遠開源:(GPv2許可證)社區多樣性的發展萬式支持眾多的處理器:ARM7TDMI.ARM920T.ARM926EJ-SEIARM Cortex;MIPS外理器:PowerPC/x86/NIOSIII眾多發展方向:微處理器:帶MMU的處理器;甚至是多核處理器N-Thread目前驅動框架。基于名 對象化設備模型:上層應用A 查找相應設備名獲得設備句柄即可采用標準的設備接口進行硬件 的訪問操作;NThread目前驅動框架口通過 套設備模型,可以做到應用與底層設備的無關性。口當前支持:符設備,塊設備、網絡設備、聲音設備等。改進需水,實際設備 還有很多;,隨著支持平臺增多,驅動維護變得困難;>如何得到一個剪表方便,驅動容易編寫的框架;,更多的面向對象特性,H象操作方法形成ops列表;? 改進目標,設備驅動模型應能夠覆蓋大多數設例如串D,CAN,以太網,USB,SPI設備,SDIO設備,Fas備,LCD圖形設備。針對于上層應用,其操作接口精簡而統一;針勸底層驅動,易于編寫,要輯結構清晰。能夠重用已有的設備驅動;
標簽: RT-Thread
上傳時間: 2022-06-22
上傳用戶:jason_vip1
摘要:研究基于移動存儲介質的低成本、高性能車栽影音系統,結合FreeRTOS操作系統調度的實時性和VisualState狀態機機制控制流程,該系統實時性強,并且性能穩定,具有廣闊的市場前景,關鍵詞:車載影音;碟片:USB/SD:FreeRTOS;VisualState狀態機引言隨著車載影音娛樂系統的普及,要求車載影音系統方案具有更高的穩定性、操作簡便性,也對成本控制提出了更大的挑戰。新一代車載影音系統省去了碟片攜帶不方便且成本較高的光驅控制部分,用現代存儲設備(如U盤、SD卡)為載體,借助高科技解碼技術,可將網上下載的多種格式的影音文件進行播放的車載影音娛樂系統進行升級,同時還整合了收音機、藍牙免提式接打電話、AUX輸入音頻等功能。整個系統使用FreeRTOS操作系統,實時響應各種中斷服務,同時采用狀態機控制機制,使整個流程控制更加清晰、穩定。1硬件電路設計硬件MCU采用集成了USB/SD接口的STM32F103系列、電源管理芯片、AUX輸入檢測電路、藍牙模塊、調諧收音芯片TEFG621、鍵盤及顯示段碼屏,系統框架如圖1所示。為了滿足低功耗設計,各個模塊都有獨立1/0去控制對應電源。
上傳時間: 2022-06-26
上傳用戶:
內置譯碼器的步進電機微步進驅動芯片
上傳時間: 2013-06-07
上傳用戶:eeworm
專輯類-執行器件相關專輯-43冊-296M 內置譯碼器的步進電機微步進驅動芯片.pdf
上傳時間: 2013-04-24
上傳用戶:tianjinfan