本論文主要對無線擴(kuò)頻集成電路設(shè)計(jì)中的信道編解碼算法進(jìn)行研究并對其FPGA實(shí)現(xiàn)思路和方法進(jìn)行相關(guān)研究。 近年來無線局域網(wǎng)IEEE802.11b標(biāo)準(zhǔn)建議物理層采用無線擴(kuò)頻技術(shù),所以開發(fā)一套擴(kuò)頻通信芯片具有重大的現(xiàn)實(shí)意義。無線擴(kuò)頻通信系統(tǒng)與常規(guī)通信相比,具有很強(qiáng)的抗干擾能力,并具有信息蔭蔽、多址保密通信等特點(diǎn)。無線信道的特性較復(fù)雜,因此在無線擴(kuò)頻集成電路設(shè)計(jì)中,加入信道編碼是提高芯片穩(wěn)定性的重要方法。 在了解擴(kuò)頻通信基本原理的基礎(chǔ)上,本文提出了“串聯(lián)級聯(lián)碼+兩次交織”的信道編碼方案。串聯(lián)的級聯(lián)碼由外碼——(15,9,4)里德-所羅門(Reed-Solomon)碼,和內(nèi)碼-(2,1,3)卷積碼構(gòu)成,交織則采用交織深度為4的塊交織。重點(diǎn)對RS碼的時(shí)域迭代譯碼算法和卷積碼的維特比譯碼算法進(jìn)行了詳細(xì)的討論,并完成信道編譯碼方案的性能仿真及用FPGA實(shí)現(xiàn)的方法。 計(jì)算機(jī)仿真的結(jié)果表明,采用此信道編碼方案可以較好的改善現(xiàn)有仿真系統(tǒng)的誤符號率。 本論文的內(nèi)容安排如下:第一章介紹了無線擴(kuò)頻通信技術(shù)的發(fā)展?fàn)顟B(tài)以及國內(nèi)外開發(fā)擴(kuò)頻通信芯片的現(xiàn)狀,并給出了本論文的研究內(nèi)容和安排。第二章主要介紹了擴(kuò)頻通信的基本原理,主要包括擴(kuò)頻通信的定義、理論基礎(chǔ)和分類,直接序列擴(kuò)頻通信方式的數(shù)學(xué)模型。第三章介紹了基本的信道編碼原理,信道編碼的分類和各自的特點(diǎn)。第四章給出了本課題選擇的信道編碼方案——“串聯(lián)級聯(lián)碼+兩次交織”,詳細(xì)討論了方案中里德-所羅門(Reed-Solomon)碼和卷積碼的基本原理、編碼算法和譯碼算法。最后給出編碼方案的實(shí)際參數(shù)。第五章對第四章提出的編碼方案進(jìn)行了性能仿真。第六章結(jié)合項(xiàng)目實(shí)際,討論了FPGA開發(fā)基帶擴(kuò)頻通信系統(tǒng)的設(shè)計(jì)思路和方法。首先對FPGA開發(fā)流程以及實(shí)際開發(fā)的工具進(jìn)行了簡要的介紹,然后給出了擴(kuò)頻通信系統(tǒng)的總體設(shè)計(jì)。對發(fā)射和接收子系統(tǒng)中信道編碼、解碼等相關(guān)功能模塊的實(shí)現(xiàn)原理和方法進(jìn)行分析。第七章對論文的工作進(jìn)行總結(jié)。
標(biāo)簽: FPGA 無線擴(kuò)頻 信道編解 技術(shù)研究
上傳時(shí)間: 2013-07-07
上傳用戶:時(shí)代電子小智
磁通反向電機(jī)(FRM)是一種新型的雙凸極永磁(DSPM)電機(jī),它把高磁能的永磁體放在定子極的表面,永磁體易于安裝.隨著轉(zhuǎn)子旋轉(zhuǎn),FRM定子繞組所交鏈的永磁磁通改變極性,這意味著比磁通脈振產(chǎn)生更大的磁通變化.由于FRM的繞組利用率高、結(jié)構(gòu)簡單、轉(zhuǎn)動(dòng)慣量小及適于高速運(yùn)轉(zhuǎn)等優(yōu)點(diǎn),可廣泛應(yīng)用于汽車制造業(yè)、航空航天等工業(yè)領(lǐng)域.本文將從模型建立、分析方法、性能分析等方面對該電機(jī)進(jìn)行深入研究.首先,為了解FRM基本理論和掌握其基本規(guī)律,寫出FRM的基本方程式;由于電機(jī)的雙凸極結(jié)構(gòu)以及飽和和非線性的影響,整個(gè)系統(tǒng)為一強(qiáng)非線性系統(tǒng).對該電機(jī)作適當(dāng)簡化,建立其線性數(shù)學(xué)模型,這樣有利于對FRM的定性分析,弄清其內(nèi)部的基本電磁關(guān)系和基本特性.討論了繞組電感、繞組磁鏈、感應(yīng)電動(dòng)勢及繞組電流、電磁轉(zhuǎn)矩等靜態(tài)特性,推導(dǎo)出FRM的功率密度計(jì)算公式.其次,為準(zhǔn)確計(jì)算FRM性能,要考慮磁路飽和、鐵磁材料的非線性以及永磁磁場與電樞反應(yīng)磁場之間的相互影響等因素,要建立FRM的非線性模型,提出用變網(wǎng)絡(luò)等效磁路法進(jìn)行分析.具體方法是建立FRM的非線性變網(wǎng)絡(luò)等效磁路模型,推導(dǎo)等效磁路中各部分磁導(dǎo)的計(jì)算公式,用節(jié)點(diǎn)磁位法建立相應(yīng)的方程,通過求解該非線性等效磁路方程,得到磁路各部分的磁通分布,進(jìn)一步求得靜態(tài)特性,計(jì)算出電磁參數(shù).然后用FRM樣機(jī)的實(shí)驗(yàn)結(jié)果驗(yàn)證理論分析的正確性.樣機(jī)的理論分析結(jié)果同實(shí)驗(yàn)結(jié)果進(jìn)行比較表明,本文所介紹的FRM變網(wǎng)絡(luò)等效磁路模型具有較好的精度及通用性,基于等效磁網(wǎng)絡(luò)模型的FRM電磁計(jì)算是可行的,計(jì)算結(jié)果是正確的.最后對磁通反向汽車發(fā)電機(jī)的功率密度進(jìn)行分析.導(dǎo)出了磁通反向汽車發(fā)電機(jī)功率密度的計(jì)算公式,分析了影響電機(jī)功率密度的因素,并與電勵(lì)磁汽車發(fā)電機(jī)進(jìn)行了比較.
標(biāo)簽: 磁通 反向電機(jī) 數(shù)學(xué)模型 性能分析
上傳時(shí)間: 2013-07-30
上傳用戶:ljthhhhhh123
橫向磁通電機(jī)是近些年來出現(xiàn)的一種新型結(jié)構(gòu)的電機(jī),由于其轉(zhuǎn)矩密度和功率密度大的優(yōu)點(diǎn)受到了廣泛的關(guān)注,但我國對該種電機(jī)的研究尚處于起步階段。 本課題是國家863計(jì)劃項(xiàng)目——“新型稀土永磁電機(jī)設(shè)計(jì)與集成技術(shù)(課題編號:2002AA324020)”中有關(guān)橫向磁通永磁同步電動(dòng)機(jī)的部分。本課題的目標(biāo)就是要充分發(fā)揮橫向磁通電機(jī)功率密度和轉(zhuǎn)矩密度大的優(yōu)點(diǎn),克服其功率因數(shù)低的缺點(diǎn),對橫向磁通永磁同步電動(dòng)機(jī)的磁場進(jìn)行計(jì)算、分析,找出功率因數(shù)偏低的原因,并提出相應(yīng)的改進(jìn)方法和建議。在此基礎(chǔ)上進(jìn)行樣機(jī)的研制,對理論成果進(jìn)行驗(yàn)證,并力爭樣機(jī)在性能和工藝指標(biāo)上有所突破,部分指標(biāo)達(dá)到國際領(lǐng)先水平。 本文介紹了橫向磁通永磁電機(jī)的特點(diǎn)及運(yùn)行原理,并按照不同的分類方式介紹了橫向磁通電機(jī)的各種結(jié)構(gòu)。三維磁場的有限元計(jì)算十分復(fù)雜、計(jì)算量大,因此傳統(tǒng)電機(jī)均采用簡化的二維磁場進(jìn)行計(jì)算。但是橫向磁通電機(jī)由于結(jié)構(gòu)特殊,無法采用簡化的二維磁場的計(jì)算方法進(jìn)行分析。因此本文利用ANSYS軟件建立了樣機(jī)模型,對樣機(jī)進(jìn)行了三維電磁場分析。在電磁場計(jì)算的基礎(chǔ)上,進(jìn)行了電機(jī)空載反電勢,空載漏磁系數(shù),電磁轉(zhuǎn)矩等相關(guān)參數(shù)的計(jì)算,討論了橫向磁通永磁同步電動(dòng)機(jī)的結(jié)構(gòu)變化對參數(shù)的影響。本文特別針對橫向磁通永磁電機(jī)功率因數(shù)較低這一問題進(jìn)行了分析,找出了功率因數(shù)偏低的原因,提出了相應(yīng)的改善方法和建議,對橫向磁通電機(jī)的理論研究和設(shè)計(jì)應(yīng)用分析方法進(jìn)行了探討。本文利用電磁場計(jì)算的結(jié)果,完成了電機(jī)運(yùn)行特性仿真,克服了采用傳統(tǒng)磁路等效的方法帶來的誤差。最后,通過與樣機(jī)測試結(jié)果的對照研究,驗(yàn)證和完善分析方法,并為進(jìn)一步獲得性能更加優(yōu)異的樣機(jī)奠定了基礎(chǔ)。
標(biāo)簽: 磁通 永磁同步電動(dòng)機(jī) 性能分析 磁場
上傳時(shí)間: 2013-04-24
上傳用戶:a296386173
單片機(jī)讀寫U盤的模塊 USB118 _不用電腦也能讀寫U盤中的文件! ■ 型 號: USB118AD USB118A 關(guān)鍵詞:U盤、單片機(jī)、USB2.0、USB Host、USB主設(shè)備、設(shè)備黑匣子、數(shù)據(jù)記錄 ■ 簡 介 目前,基于USB2.0接口的移動(dòng)存儲設(shè)備已經(jīng)被廣泛使用,尤其是采用USB-FLASH技術(shù)的U盤產(chǎn)品的容量由幾年前的16M增加到現(xiàn)在的4G以上。我們知道,U盤通常是作為計(jì)算機(jī)的外部存儲設(shè)備,能否脫離計(jì)算機(jī)直接向U盤讀寫文件呢?答案是肯定的。USB118系列嵌入式U盤讀寫模塊提供了通過串口或SPI口讀寫U盤的簡單途徑,由此結(jié)合單片機(jī)的RS232串口或高速SPI總線就可以實(shí)現(xiàn)對U盤上的文件讀寫。 USB118AD型高速U盤讀寫模塊是對USB118A模塊的性能進(jìn)行改進(jìn)后的USB2.0接口的高速模塊,具有與USB118A模塊完全兼容的串口,同時(shí)增加了高速的SPI接口,主要應(yīng)用于便攜儀器或者嵌入式數(shù)據(jù)采集系統(tǒng)的外掛式海量存儲。 ■ 特 征 ◆ 不必了解USB協(xié)議,直接嵌入用戶系統(tǒng) ◆ 兼容1G以上U盤、移動(dòng)硬盤 ◆ USB2.0接口,提供USB HOST接口 ◆ RS232串口波特率:57600/115200/9600bps ◆ 高速SPI接口文件傳輸速度:150KByte/Sec ◆ 支持文件系統(tǒng):FAT16/FAT32 ◆ 創(chuàng)建Word、 Excel、二進(jìn)制等各種類型文件 ◆ 提供單片機(jī)編程實(shí)例C51源代碼 ◆ 提供模塊測試板及電腦串口測試軟件 ◆ 直流5V供電,電流100mA(不含U盤) ◆ 模塊只有火柴盒大小:51.6×43×12mm ■ 應(yīng) 用 ◆ 海量數(shù)據(jù)采集存儲 ◆ 設(shè)備黑箱子 ◆ 考勤機(jī)數(shù)據(jù)記錄 ◆ 石油儀器儀表 ◆ 紡織機(jī)械 ◆ 水文監(jiān)測 ◆ 無紙記錄儀
標(biāo)簽: USB 單片機(jī) U盤讀寫模塊 讀寫U盤
上傳時(shí)間: 2013-06-03
上傳用戶:1234567890qqq
為了對蓄電池的性能進(jìn)行在線檢測和故障診斷,介紹了用以提供檢測蓄電池的交流恒流源的設(shè)計(jì)思想和實(shí)現(xiàn)方法。通過實(shí)驗(yàn)進(jìn)行了實(shí)例應(yīng)用和驗(yàn)證,取得了較好的效果,為蓄電池的在線檢測提供了一種實(shí)用的方法。關(guān)鍵
上傳時(shí)間: 2013-06-05
上傳用戶:JGR2013
隨著新的控制算法的應(yīng)用和電子技術(shù)的發(fā)展,移動(dòng)機(jī)器人正朝著高速度、高精度、開放化、智能化、網(wǎng)絡(luò)化方向發(fā)展,對控制系統(tǒng)也提出了更高的要求。移動(dòng)機(jī)器人要實(shí)現(xiàn)高速度、高精度的位置控制和軌跡跟蹤,必須依賴先進(jìn)的控制策略和優(yōu)良的運(yùn)動(dòng)控制系統(tǒng)。 導(dǎo)航是移動(dòng)機(jī)器人最具挑戰(zhàn)性的能力之一,機(jī)器人感知、定位、認(rèn)知及運(yùn)動(dòng)控制的性能是決定導(dǎo)航成功的關(guān)鍵因素。根據(jù)課題“仿生導(dǎo)航系統(tǒng)”的要求,本文選擇“主控制器+運(yùn)動(dòng)控制器+英特網(wǎng)遠(yuǎn)程無線監(jiān)控”結(jié)構(gòu)進(jìn)行導(dǎo)航移動(dòng)機(jī)器人控制系統(tǒng)的設(shè)計(jì)。首先分析導(dǎo)航移動(dòng)機(jī)器人體系結(jié)構(gòu),建立機(jī)器人運(yùn)動(dòng)學(xué)模型,最后詳細(xì)闡述控制系統(tǒng)的全部開發(fā)過程,包括控制系統(tǒng)需求分析、總體設(shè)計(jì)、功能模塊的劃分及軟硬件的設(shè)計(jì)與實(shí)現(xiàn),并對無線通信及英特網(wǎng)通訊做了一些基礎(chǔ)研究,開發(fā)了無線通訊模塊軟件和上位機(jī)軟件。 在控制系統(tǒng)的硬件設(shè)計(jì)方面,主要包括基于 LPC2138 的主控制單元、基于HCTL-1100 的運(yùn)動(dòng)控制單元、基于 6N137 的光電隔離單元、基于 LMD18200 的功率放大單元、傳感器接口單元及上位機(jī)無線通訊單元的電路設(shè)計(jì)。軟件方面,在μC/OS-Ⅱ?qū)崟r(shí)操作系統(tǒng)的多任務(wù)環(huán)境下,利用其任務(wù)調(diào)度功能,合理地協(xié)調(diào)和組織了控制系統(tǒng)的各項(xiàng)硬件資源,提高了整個(gè)系統(tǒng)的實(shí)時(shí)性和可靠性。上位機(jī)采用的無線通訊、Internet 通訊以及可視化監(jiān)控程序界面,讓用戶可以方便直觀地遠(yuǎn)程觀察和控制機(jī)器人。 該控制系統(tǒng)的研制為仿生傳感器性能測試提供了一個(gè)良好的實(shí)驗(yàn)平臺,經(jīng)過實(shí)驗(yàn),驗(yàn)證了系統(tǒng)的可行性,系統(tǒng)的各項(xiàng)功能及控制精度滿足設(shè)計(jì)要求。
標(biāo)簽: ARM 導(dǎo)航 移動(dòng) 機(jī)器人控制
上傳時(shí)間: 2013-05-22
上傳用戶:Zxcvbnm
現(xiàn)場可編程門陣列FPGA具有性能好、規(guī)模大、可重復(fù)編程、開發(fā)投資小等優(yōu)點(diǎn),在現(xiàn)代電子產(chǎn)品中應(yīng)用得越來越廣泛。隨著微電子技術(shù)的高速發(fā)展,成本的不斷下降,F(xiàn)PGA正逐漸成為各種電子產(chǎn)品不可或缺的重要部件。 FPGA軟件復(fù)雜的設(shè)置和不同的算法、FPGA硬件多樣的結(jié)構(gòu)和豐富的功能、各個(gè)廠商互不兼容的軟硬件等差異,都不僅使如何挑選合適的軟硬件用于產(chǎn)品設(shè)計(jì)成為FPGA用戶棘手的問題,而且使構(gòu)造一個(gè)精確合理的FPGA軟硬件性能的測試方法變得十分復(fù)雜。 基準(zhǔn)測試是用一個(gè)基準(zhǔn)設(shè)計(jì)集按照統(tǒng)一的測試規(guī)范評估和量化目標(biāo)系統(tǒng)的軟件或硬件性能,是目前計(jì)算機(jī)領(lǐng)域應(yīng)用最廣泛、最主要的性能測試技術(shù)。 通過分析影響FPGA軟硬件性能基準(zhǔn)測試的諸多因素,比如基準(zhǔn)設(shè)計(jì)的挑選、基準(zhǔn)設(shè)計(jì)的優(yōu)化,F(xiàn)PGA軟件的設(shè)置和約等,本文基于設(shè)計(jì)和硬件分類、優(yōu)化策略分類的基準(zhǔn)測試規(guī)范,提出了一組詳盡的度量指標(biāo)。 基準(zhǔn)測試的規(guī)范如下,首先根據(jù)測試目的配置測試環(huán)境、挑選基準(zhǔn)設(shè)計(jì)和硬件分類,針對不同的FPGA軟硬件優(yōu)化基準(zhǔn)設(shè)計(jì),然后按照速度優(yōu)先最少優(yōu)化、速度優(yōu)先最大優(yōu)化、資源和功耗優(yōu)先最少優(yōu)化、資源和功耗優(yōu)先最大優(yōu)化四種優(yōu)化策略分別編譯基準(zhǔn)設(shè)計(jì),并收集延時(shí)、成本、功耗和編譯時(shí)間這四種性能數(shù)據(jù),最后使用速度優(yōu)先最少優(yōu)化下的性能集、速度優(yōu)先最少優(yōu)化性能集、資源和功耗優(yōu)先最少優(yōu)化下的性能集、資源和功耗優(yōu)先最大優(yōu)化下的性能集、速度優(yōu)先最少和最大優(yōu)化之間性能集的差、速度優(yōu)先最少優(yōu)化下性能集的比較等十個(gè)度量指標(biāo)量化性能,生成測試報(bào)告。 最后,本基準(zhǔn)測試規(guī)范被應(yīng)用于評估和比較Altera和Xilinx兩廠商軟硬件在低成本領(lǐng)域帶處理器應(yīng)用方面的性能。
標(biāo)簽: FPGA 軟硬件 性能 基準(zhǔn)測試
上傳時(shí)間: 2013-04-24
上傳用戶:zhangyi99104144
數(shù)字信息在有噪聲的信道中傳輸時(shí),受到噪聲的影響,誤碼總是不可避免的。根據(jù)香農(nóng)信息理論,只要使Es/N0足夠大,就可以達(dá)到任意小的誤碼率。采用差錯(cuò)控制編碼,即信道編碼技術(shù),可以在一定的Es/N0條件下有效地降低誤碼率。按照對信息元處理方式不同,信道編碼分為分組碼與卷積碼兩類。卷積碼的k0和n0較小,實(shí)現(xiàn)最佳譯碼與準(zhǔn)最佳譯碼更加容易。卷積碼運(yùn)用廣泛,被ITU選入第三代移動(dòng)通信系統(tǒng),作為包括WCDMA,CDMA2000和TD-SCDMA在內(nèi)的信道編碼的標(biāo)準(zhǔn)方案。 本文研究了CDMA2000業(yè)務(wù)通道中的幀結(jié)構(gòu),對CDMA2000系統(tǒng)中的卷積碼特性及維特比譯碼的性能限進(jìn)行了分析,并基于MATLAB平臺做了相應(yīng)的譯碼性能仿真。我們設(shè)計(jì)了一種可用于CDMA2000通信系統(tǒng)的通用、高速維特比譯碼器。該譯碼器在設(shè)計(jì)上具有以下創(chuàng)新之處:(1)采用通用碼表結(jié)構(gòu),支持可變碼率;幀控制模塊和頻率控制器模塊的設(shè)計(jì)中采用計(jì)數(shù)器、定時(shí)器等器件實(shí)現(xiàn)了可變幀長、可變數(shù)據(jù)速率的數(shù)據(jù)幀處理方式。(2)結(jié)合流水線結(jié)構(gòu)思想,利用四個(gè)ACS模塊并行運(yùn)行,加快數(shù)據(jù)處理速度;在ACS模塊中,將路徑度量值存貯器的存儲結(jié)構(gòu)進(jìn)行優(yōu)化,防止數(shù)據(jù)讀寫的阻塞,縮短存儲器讀寫時(shí)間,使譯碼器的處理速度更快。(3)為了防止路徑度量值和幸存路徑長度的溢出,提出了保護(hù)處理策略。我們還將設(shè)計(jì)結(jié)果在APEXEP20K30E芯片上進(jìn)行了硬件實(shí)現(xiàn)。該譯碼器芯片具有可變的碼率和幀長處理能力,可以運(yùn)行于40MHZ系統(tǒng)時(shí)鐘下,內(nèi)部最高譯碼速度可達(dá)625kbps。本文所提出的維特比譯碼器硬件結(jié)構(gòu)具有很強(qiáng)的通用性和高速性,可以方便地應(yīng)用于CDMA2000移動(dòng)通信系統(tǒng)。
上傳時(shí)間: 2013-06-24
上傳用戶:lingduhanya
本論文主要對無線擴(kuò)頻集成電路設(shè)計(jì)中的信道編解碼算法進(jìn)行研究并對其FPGA實(shí)現(xiàn)思路和方法進(jìn)行相關(guān)研究。 近年來無線局域網(wǎng)IEEE802.11b標(biāo)準(zhǔn)建議物理層采用無線擴(kuò)頻技術(shù),所以開發(fā)一套擴(kuò)頻通信芯片具有重大的現(xiàn)實(shí)意義。無線擴(kuò)頻通信系統(tǒng)與常規(guī)通信相比,具有很強(qiáng)的抗干擾能力,并具有信息蔭蔽、多址保密通信等特點(diǎn)。無線信道的特性較復(fù)雜,因此在無線擴(kuò)頻集成電路設(shè)計(jì)中,加入信道編碼是提高芯片穩(wěn)定性的重要方法。 在了解擴(kuò)頻通信基本原理的基礎(chǔ)上,本文提出了“串聯(lián)級聯(lián)碼+兩次交織”的信道編碼方案。串聯(lián)的級聯(lián)碼由外碼——(15,9,4)里德-所羅門(Reed-Solomon)碼,和內(nèi)碼-(2,1,3)卷積碼構(gòu)成,交織則采用交織深度為4的塊交織。重點(diǎn)對RS碼的時(shí)域迭代譯碼算法和卷積碼的維特比譯碼算法進(jìn)行了詳細(xì)的討論,并完成信道編譯碼方案的性能仿真及用FPGA實(shí)現(xiàn)的方法。 計(jì)算機(jī)仿真的結(jié)果表明,采用此信道編碼方案可以較好的改善現(xiàn)有仿真系統(tǒng)的誤符號率。 本論文的內(nèi)容安排如下:第一章介紹了無線擴(kuò)頻通信技術(shù)的發(fā)展?fàn)顟B(tài)以及國內(nèi)外開發(fā)擴(kuò)頻通信芯片的現(xiàn)狀,并給出了本論文的研究內(nèi)容和安排。第二章主要介紹了擴(kuò)頻通信的基本原理,主要包括擴(kuò)頻通信的定義、理論基礎(chǔ)和分類,直接序列擴(kuò)頻通信方式的數(shù)學(xué)模型。第三章介紹了基本的信道編碼原理,信道編碼的分類和各自的特點(diǎn)。第四章給出了本課題選擇的信道編碼方案——“串聯(lián)級聯(lián)碼+兩次交織”,詳細(xì)討論了方案中里德-所羅門(Reed-Solomon)碼和卷積碼的基本原理、編碼算法和譯碼算法。最后給出編碼方案的實(shí)際參數(shù)。第五章對第四章提出的編碼方案進(jìn)行了性能仿真。第六章結(jié)合項(xiàng)目實(shí)際,討論了FPGA開發(fā)基帶擴(kuò)頻通信系統(tǒng)的設(shè)計(jì)思路和方法。首先對FPGA開發(fā)流程以及實(shí)際開發(fā)的工具進(jìn)行了簡要的介紹,然后給出了擴(kuò)頻通信系統(tǒng)的總體設(shè)計(jì)。對發(fā)射和接收子系統(tǒng)中信道編碼、解碼等相關(guān)功能模塊的實(shí)現(xiàn)原理和方法進(jìn)行分析。第七章對論文的工作進(jìn)行總結(jié)。
標(biāo)簽: FPGA 無線擴(kuò)頻 信道編解 技術(shù)研究
上傳時(shí)間: 2013-07-18
上傳用戶:hbsunhui
當(dāng)前,嵌入式系統(tǒng)已經(jīng)廣泛地應(yīng)用到人們生活的各個(gè)領(lǐng)域。同時(shí),隨著嵌入式處理器性能的不斷增強(qiáng),特別是32位高性能嵌入式微處理器的廣泛使用,嵌入式操作系統(tǒng)逐漸成為嵌入式系統(tǒng)中最重要的組成部分。而在各種嵌入式操作系統(tǒng)中,IAnux憑借其代碼公開,性能穩(wěn)定,網(wǎng)絡(luò)功能強(qiáng)大等多方面的優(yōu)勢,在嵌入式系統(tǒng)中被廣泛地采用,得到了嵌入式系統(tǒng)設(shè)計(jì)者的普遍認(rèn)可。研究Linux操作系統(tǒng)理論,進(jìn)行嵌入式Linux系統(tǒng)的移植和應(yīng)用程序的開發(fā),具有重要的理論意義和現(xiàn)實(shí)意義。 研究課題以32位ARM架構(gòu)的嵌入式處理器$3C2410A為硬件平臺核心,系統(tǒng)地介紹了S3C2410A處理器和系統(tǒng)的硬件組成。在此基礎(chǔ)上重點(diǎn)研究了嵌入式Linux系統(tǒng)的構(gòu)建和移植,其中首先研究了基于Linux的嵌入式交叉開發(fā)環(huán)境的構(gòu)建。之后詳細(xì)地研究了系統(tǒng)引導(dǎo)程序的原理,分析了系統(tǒng)引導(dǎo)程序VIVI的結(jié)構(gòu)并在此基礎(chǔ)上實(shí)現(xiàn)了VIVI的移植。接下來論文研究了ARM Linux內(nèi)核結(jié)構(gòu)和啟動(dòng)引導(dǎo)過程,討論了ARM Linux內(nèi)核移植及配置編譯的具體方法和過程。作為嵌入式Linux移植的另外一個(gè)重點(diǎn),課題還詳細(xì)地研究了嵌入式Linux根文件系統(tǒng)的結(jié)構(gòu)、根文件系統(tǒng)內(nèi)容的構(gòu)建以及如何為嵌入式系統(tǒng)進(jìn)行多文件系統(tǒng)的選擇。在完成Linux內(nèi)核與文件系統(tǒng)的移植后研究了嵌入式Linux驅(qū)動(dòng)程序的原理,設(shè)計(jì)了S3C2410A微處理器擴(kuò)展CAN總線接口,給出了ARM Linux上CAN設(shè)備驅(qū)動(dòng)程序?qū)崿F(xiàn)方法。課題最后還研究了嵌入式Linux系統(tǒng)下的圖形用戶界面,在分析國內(nèi)外嵌入式GUI的特點(diǎn)和MiniGUI的技術(shù)優(yōu)勢基礎(chǔ)上,介紹了為嵌入式Linux系統(tǒng)配置、編譯和安裝MiniGUI的方法,而且以一個(gè)狀態(tài)顯示界面程序?yàn)閷?shí)例介紹了MiniGUI程序的設(shè)計(jì)方法。
標(biāo)簽: Linux ARM 嵌入式 系統(tǒng)研究
上傳時(shí)間: 2013-04-24
上傳用戶:wangyi39
蟲蟲下載站版權(quán)所有 京ICP備2021023401號-1